亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx

xilinx(賽靈思)是全球領先的可編程邏輯完整解決方案的供應商。xilinx研發、制造并銷售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP(IntellectualProperty)核。
  • ispLEVER Classic0

    在為所有 xilinx® Virtex®-6 和 Spartan®-6 FPGA 產品系列提供全面生產支持的同時,ISE 12 版本作為業界唯一一款領域專用設計套件,不斷發展和演進,可以為邏輯、數字信號處理(DSP)、嵌入式處理以及系統級設計提供互操作性設計流程和工具配置。此外,賽靈思還在 ISE 12 套件中采用了大量軟件基礎架構,并改進了設計方法,從而不僅可縮短運行時間,提高系統集成度,而且還能在最新一代器件產品系列和目標設計平臺上擴展 IP 互操作性

    標簽: ispLEVER Classic0

    上傳時間: 2013-07-26

    上傳用戶:青春給了作業95

  • ispLEVER2

    ispLEVER2.0是一套完整的EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖件。軟件支持原有Lattice公司的GAL、ispLSI、MACH、ispGDX、ORCA2、ORCA3、ORCA4和最新的ispMACH器件。xilinx.ISE.Design.Suite(北京市電子設計競賽指定軟件)

    標簽: ispLEVER2

    上傳時間: 2013-04-24

    上傳用戶:weddps

  • ModleSim 10.0a0

    modelsim么就是個比較強大的功能仿真軟件。然后作為互助軟件。modelsim和altera、xilinx等提供了專用的優化版本

    標簽: ModleSim 10.0

    上傳時間: 2013-06-01

    上傳用戶:cc111

  • 有線數字電視廣播系統信道編碼

    隨著數字電視全國范圍丌播時間表的臨近,數字電視技術得到很大發展,數字電視信號在信源基帶數據和信道傳輸等方面已經進一步標準化,數字電視傳播途徑也越來越廣,在衛星、地面及有線電視網中傳輸數字電視信號得到迅速發展。借著2008年奧運的東風,數字電視領域的應用研究方興未艾。 本課題目的是完成有線數字電視廣播系統的重要設備--調制器的設計和實現,核心器件選用FPGA芯片。系統硬件實現以國家標準GY/T 170-2001(有線數字電視廣播信道編碼與調制規范)為主要依據,以xilinx公司的Virtex系列(Virtex 4,Virtex 5)芯片及相關開發板(ML402、ML506)為平臺,主要任務是基于相關標準對其實用技術進行研究和開發。完成了信道編碼和調制的模塊劃分、Verilog HLD程序的編寫(或IP核的調用)和仿真以及在板調試和聯調等工作,設計目的是在提高整個系統集成度的前提下實現多頻點調制。 本文在研究現有數字電視網絡技術和相關產品的基礎上,以國標GY/T170-2001為主要依據并參閱了其他的相關標準,提出了多頻點QAM調制器的實現方案。整個工作包括:模塊劃分,完成了基帶物理接口(輸入)、包頭反轉與隨機化、RS編碼、卷積交織、碼流變換、差分編碼、星座映射、基帶成型(包括Nyquist濾波器、半帶濾波器、CIC濾波器的設計或模塊調用)、高端DAC的配置(輸出)等模塊的Verilog HLD程序的編寫(或者IP核調用)和仿真等工作;成功進行了開發板板級調試,調試的過程中充分利用xilinx公司的開發板和調試軟件ChipScope,成功設計了驗證方案并進行了模塊驗證;最后進行了各模塊聯調工作,設計了系統驗證方案并成功完成對整個系統的驗證工作。 經測試表明,該系統主要性能達到國家相關標準GY/T 198-2003(有線數字電視廣播QAM調制器技術要求和測量方法)規定的技術指標,可以進入樣機試生產環節。

    標簽: 有線數字電視 廣播系統 信道編碼

    上傳時間: 2013-04-24

    上傳用戶:jiangfire

  • FPGA布局算法研究和軟件實現

    FPGA布局算法和軟件位于工藝映射和布線之間,是一個承上啟下的階段,對最終的布通率和時序都有著重要的影響。 本論文的工作之一便是研究旨在提高布通率的布局算法。在研究了國內外裝箱和布局算法的基礎上,本文提出了一種新的結合了裝箱的布局算法框架,并稱之為"低溫交替改善的"布局算法。其基本思想是,在模擬退火的低溫階段交替的優化裝箱和布局。本文給了基于學術界標準布局布線軟件VPR的一個軟件實現,并且提出了低溫的判定條件以及一種新的選擇待交換邏輯單元的方法。采用三種不同的裝箱算法作為布局輸入,基于VPR的低溫交替改善的布局算法實現,在布通率上,比VPR分別提高了21.3%、15.5%、10.7%。而帶來的平均額外時間開銷不到20%。 FPGA布局軟件實現對整個FPGA CAD流程的運行效率,算法的可擴展性也有著不可忽視的影響。現代FPGA有著多樣而復雜的邏輯和布線資源。而學術界的布局軟件'VPR所面向的FPGA卻只能處理十分簡單的FPGA結構,對于宏、總線、多時鐘等實際應用中很重要的部分都沒有考慮。本文提出了"邏輯單元層"的概念,用具有特定幾何結構的邏輯單元層來統一處理多種類型的邏輯資源。針對相對位置約束在現代FPGA布局軟件中的重要地位,我們提出了一種處理相對位置約束的方法。這些討論均已經在面向xilinx SpartanⅡ芯片布局的原型系統中得到了實現,初步證實了這些方法的可擴展性和實用性。

    標簽: FPGA 布局 算法研究 軟件實現

    上傳時間: 2013-06-21

    上傳用戶:ezgame

  • 機電系統智能控制器設計及應用

    基于xilinx FPGA的機電系統智能控制器設計及應用

    標簽: 機電系統 智能控制器

    上傳時間: 2013-07-26

    上傳用戶:change0329

  • 基于CCSDS算法的星載圖像壓縮系統

    CCSDS組織(空間數據系統咨詢委員會)于2005年公布了新的圖像壓縮標準,該標準算法采用基于小波變換的比特平面編碼方法,支持無損有損壓縮編碼和精確碼率控制并具有較好的抗誤碼能力和非常高的圖像壓縮性能,能滿足實際應用中的多種需求。同時該算法具有較低的算法復雜度,易于低功耗硬件實現,并且對航天圖像具有較高的適應性,因此,在航天應用方面具有廣闊的前景。    本論文主要針對CCSDS圖像壓縮算法的FPGA硬件實現,在有限的硬件資源下,提出高速高效的CCSDS圖像壓縮編碼器設計方案并在已有的FPGA硬件平臺上加以實現。本文首先對CCSDS圖像壓縮算法的編碼原理進行詳細介紹;然后提出DWT、BPE和碼流組織這三大模塊的并行化硬件實現方案,并給出了進行批量仿真測試的仿真平臺設計方案。最后在xilinx VIRTEX-II FPGA平臺上經過成功驗證,測試結果表明系統各項技術指標可滿足星載圖像壓縮的要求。

    標簽: CCSDS 算法 星載 圖像壓縮系統

    上傳時間: 2013-06-13

    上傳用戶:wanghui2438

  • 基于FPGA的OFDM基帶系統研究

    近幾年來,OFDM技術引起了人們的廣泛注意,根據這項新技術,很多相關協議被提出來。其中WiMax代表空中接口滿足IEEE802.16標準的寬帶無線通信系統,IEEE標準在2004年定義了空中接口的物理層(PHY),即802.16d協議。該協議規定數據傳輸采用突發模式,調制方式采用OFDM技術,傳輸速率較高且實現方便、成本低廉,已經成為首先推廣應用的商業化標準。本文對IEEE802.16d OFDM系統物理層進行了研究,并在xilinx公司的Virtexpro II芯片上實現了基帶算法。    ⑴探討了OFDM基本原理及其關鍵技術。根據IEEE802.16d OFDM系統的物理層發送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統在有無循環前綴(CP)、多徑數目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實現的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結合計算量的大小提出了一種新的聯合同步算法,以及得出了LS信道估計算法最適合802.16d系統的結論。    ⑵完成了基帶發射機和接收機的FPGA硬件電路實現。為了使系統的時鐘頻率更高,采用了流水線的結構。設計中采用編寫Verilog程序和使用IP核相結合的辦法,實現了新的聯合同步算法,并且通過簡化結構,避免了信道估計算法中的繁瑣除法。利用ISE9.2i和Modelsim6.Oc軟件平臺對程序進行設計、綜合和仿真,并將仿真結果和MATLAB軟件計算結果相對比。結果表明,采用16位數據總線可達到理想的精度。    ⑶采用串口通信的方式對基帶系統進行了驗證。通過串口通信從功能上表明該系統確實可行。

    標簽: FPGA OFDM 基帶 系統研究

    上傳時間: 2013-04-24

    上傳用戶:zhangyigenius

  • 基于FPGA的USB通信系統的設計

    隨著科學技術水平的不斷提高,數字集成電路被廣泛應用。通用串行總線USB(Universal Serial Bus)是計算機與外圍設備互連的標準接口之一,是一種點對點的通信接口,可同時支持多個外圍設備。USB2.0規范的通信速率非常高,其峰值可達480Mbit/s,使得它已經成為目前最流行的外設接口標準。FPGA芯片是今后電子產品發展的趨勢,帶有USB接口的FPGA系統將有很好的市場需求和發展前景。    論文主要從研究FPGA的結構、xilinx公司Spartan3F系列中的XC3S400的引腳功能、了解FPGA開發流程、熟悉USB2.0的通信協議以及驅動的一些基本知識入手,目的是完成帶有USB接口的FPGA的PCB板的制作和FPGA內部程序的編寫以及USB固件的開發。結合了Cypress公司的上位機,開發了基于USB接口的FPGA和PC機通信系統,能夠進行數據傳輸。論文研究了xilinx的3S400芯片的內部結構和各個引腳的功能,設計了關于xilinx的3S400最小系統電路圖,在xilinx的FPGA的開發環境,編寫了FPGA的代碼。由于FPGA內嵌的USB2.0的內核價格昂貴,需要向生產FPGA的芯片廠商購買,因此論文選擇了外接USB芯片,雖然增加了PCB板的面積,但其開發成本較低,且技術成熟,大多數USB通信研究者進行廣泛研究。論文在詳細介紹了USB2.0的通信協議,Cypress公司生產的CY7C68013芯片的結構,以及其固件的開發基礎上,開發了基于FPGA的USB與PC機的通信系統,該通信系統可以和上位機進行點對點的數據傳輸,為大批量的數據通信產品的開發提供了研究和生產的基礎。

    標簽: FPGA USB 通信系統

    上傳時間: 2013-07-26

    上傳用戶:xz85592677

  • sp605 pcb

    xilinx spartan6 demo board sp605 pcb, allegro15.7

    標簽: 605 pcb sp

    上傳時間: 2013-06-18

    上傳用戶:xiaoyunyun

主站蜘蛛池模板: 明光市| 潜山县| 扶余县| 通城县| 灌云县| 江山市| 河西区| 象山县| 绥滨县| 会同县| 罗定市| 长宁区| 赞皇县| 平凉市| 祁东县| 韶关市| 大丰市| 河源市| 桐城市| 鹤壁市| 辽阳县| 玉环县| 鸡西市| 静海县| 西华县| 娄烦县| 内乡县| 韶山市| 陆川县| 西宁市| 香格里拉县| 武山县| 秦安县| 宜黄县| 云林县| 上栗县| 措美县| 石景山区| 浑源县| 二连浩特市| 白沙|