亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

國產ADC

  • ADC的源程式

    ADC的源程式,把51的正負極接至ADC,再將ADC.asm檔compile後,ACD便會產生將類比轉成數位訊號的效果

    標簽: ADC 程式

    上傳時間: 2013-12-31

    上傳用戶:569342831

  • 類比與介面裝置(AIPD)新產品研討會

    類比與介面裝置(AIPD)新產品研討會

    標簽: AIPD

    上傳時間: 2013-08-03

    上傳用戶:eeworm

  • LED產業長期發展仍看好

    LED產業長期發展仍看好

    標簽: LED

    上傳時間: 2013-04-15

    上傳用戶:eeworm

  • LED產業長期發展仍看好.pdf

    New-尚未歸類-412冊-8.64G LED產業長期發展仍看好.pdf

    標簽: LED

    上傳時間: 2013-07-03

    上傳用戶:元宵漢堡包

  • 采用軟件校正的TMS320f2812內置ADC采樣值方案.rar

    采用軟件校正的TMS320f2812內置ADC采樣值方案

    標簽: f2812 2812 320f TMS

    上傳時間: 2013-08-02

    上傳用戶:wang5829

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。 通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent 33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。 在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。 FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。 關鍵詞:ADC測試;并行;參數評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • 時分交替ADC系統數字校準算法

    隨著現代通信與信號處理技術的不斷發展,對于高速高精度AD轉換器的需求越來越大。但是,隨著集成電路工藝中電路特征線寬的不斷減小,在傳統單通道ADC框架下同時實現高速、高精度的數模轉換愈加困難。此時,時分交替ADC 作為...

    標簽: ADC 時分 數字校準

    上傳時間: 2013-07-08

    上傳用戶:mylinden

  • 基于FPGA的ADC并行測試方法研究

    高性能ADC產品的出現,給混合信號測試領域帶來前所未有的挑戰。并行ADC測試方案實現了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數測試方法和測試流程。使用FPGA實現時域參數評估算法和頻域參數評估算法,并對2個ADC在不同樣本數條件下進行并行測試。    本研究通過在FPGA內部實現ADC測試時域算法和頻域算法相結合的方法來搭建測試系統,完成了音頻編解碼器WM8731L的控制模式接口、音頻數據接口、ADC測試時域算法和頻域算法的FPGA實現。整個測試系統使用Angilent33220A任意信號發生器提供模擬激勵信號,共用一個FPGA內部實現的采樣時鐘控制模塊。并行測試系統將WM8731.L片內的兩個獨立ADC的串行輸出數據分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現了ADC參數的評估算法。在樣本數分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數評估,被測參數包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數。實驗結果表明,通過在FPGA內配置2個獨立的參數計算模塊,可并行地實現對2個相同ADC的參數評估,減小單個ADC的平均測試時間。FPGA片內實時評估算法的實現節省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現,具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統。

    標簽: FPGA ADC 并行測試 方法研究

    上傳時間: 2013-06-07

    上傳用戶:gps6888

  • LM3S ADC例程多種采樣觸發方式

    LM3S系列ADC例程:多種采樣觸發方式

    標簽: LM3S ADC 采樣 觸發

    上傳時間: 2013-05-29

    上傳用戶:6546544

  • LM3S系列ADC例程內置的溫度傳感器

    LM3S系列ADC例程:內置的溫度傳感器

    標簽: LM3S ADC 內置 溫度傳感器

    上傳時間: 2013-04-24

    上傳用戶:qunquan

主站蜘蛛池模板: 祁东县| 乐至县| 奎屯市| 德保县| 嘉峪关市| 特克斯县| 张家港市| 北海市| 丁青县| 平山县| 马尔康县| 鄯善县| 江永县| 龙口市| 宁波市| 临安市| 文昌市| 南和县| 宁城县| 丰顺县| 察隅县| 安阳县| 万全县| 乌审旗| 乳山市| 宣恩县| 武邑县| 辽源市| 万盛区| 南川市| 宣恩县| 搜索| 陆丰市| 青阳县| 巴彦淖尔市| 叙永县| 宁国市| 克山县| 年辖:市辖区| 上蔡县| 古浪县|