浮點運算部件的硬件設(shè)計,已經(jīng)經(jīng)過測試,可以提高設(shè)計效率.
資源簡介:浮點運算部件的硬件設(shè)計,已經(jīng)經(jīng)過測試,可以提高設(shè)計效率.
上傳時間: 2014-02-10
上傳用戶:sunjet
資源簡介:研究實現(xiàn)MUSIC算法的DSP+FPGA、浮點運算與定點運算混合的硬件設(shè)計方案。\\r\\n
上傳時間: 2013-08-08
上傳用戶:wsq921779565
資源簡介:研究實現(xiàn)MUSIC算法的DSP+FPGA、浮點運算與定點運算混合的硬件設(shè)計方案。
上傳時間: 2014-07-04
上傳用戶:lacsx
資源簡介:正交頻分復(fù)用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技術(shù)通過將整個信道分為多個帶寬相等并行傳輸?shù)淖有诺?,通過將信息經(jīng)過子信道獨立傳輸來實現(xiàn)通信,子信道的正交性可以保證最大限度的利用頻譜資源。OFDM系統(tǒng)通過循環(huán)前綴來消除符號間干擾(ISI...
上傳時間: 2013-06-06
上傳用戶:yyyyyyyyyy
資源簡介:本設(shè)計是用32位的并行全加器的,可以實現(xiàn)浮點運算!
上傳時間: 2014-01-22
上傳用戶:WMC_geophy
資源簡介:隨著電子工業(yè)應(yīng)用領(lǐng)域需求的增長,要實現(xiàn)復(fù)雜程度較高的數(shù)字電子系統(tǒng),對數(shù)據(jù)處理能力提出越來越高的要求。定點運算已經(jīng)很難滿足高性能數(shù)字系統(tǒng)的需要,而浮點數(shù)相對于定點數(shù),具有表述范圍寬,有效精度高等優(yōu)點,在航空航天、遙感、機器人技術(shù)以及涉及指數(shù)運...
上傳時間: 2013-04-24
上傳用戶:咔樂塢
資源簡介:密集型的矩陣運算在信號處理和圖像處理中被廣泛應(yīng)用,而且往往需要系統(tǒng)進行實時運算,這就需要系統(tǒng)具有很高的吞吐率。因此尋找矩陣運算的高速實現(xiàn)方法是很有意義的。FPGA的運算速度快并且可以并行運算,和其它矩陣運算的實現(xiàn)方式相比,F(xiàn)PGA有其獨特的優(yōu)勢。本...
上傳時間: 2013-06-08
上傳用戶:小楓殘月
資源簡介:密集型的矩陣運算在信號處理和圖像處理中被廣泛應(yīng)用,而且往往需要系統(tǒng)進行實時運算,這就需要系統(tǒng)具有很高的吞吐率。因此尋找矩陣運算的高速實現(xiàn)方法是很有意義的。FPGA的運算速度快并且可以并行運算,和其它矩陣運算的實現(xiàn)方式相比,F(xiàn)PGA有其獨特的優(yōu)勢。本...
上傳時間: 2013-07-20
上傳用戶:561596
資源簡介:用VHDL語言在CPLD/FPGA上實現(xiàn)浮點運算的方法
上傳時間: 2013-09-05
上傳用戶:life840315
資源簡介:定點運算DSP在應(yīng)用中已取得了極大的成功,而且仍然是DSP應(yīng)用的主體。然而,隨著對DSP處理速度與精度、存儲器容量、編程的靈活性和方便性要求的不斷提高、自80年代中后期以來,各DSP生產(chǎn)廠家陸續(xù)推出了各自的32bit浮點運算DSP。
上傳時間: 2013-10-10
上傳用戶:jiiszha
資源簡介:51單片機的上網(wǎng)實現(xiàn),上網(wǎng)程序清單C51-浮點運算功能
上傳時間: 2014-01-03
上傳用戶:yy541071797
資源簡介:msp430浮點庫,浮點運算很好的例子!
上傳時間: 2015-03-19
上傳用戶:lgnf
資源簡介:研究浮點運算的工具。在匯編下研究使用浮點運算,分析浮點格式的工具
上傳時間: 2015-04-02
上傳用戶:wab1981
資源簡介:用VHDL語言在CPLD/FPGA上實現(xiàn)浮點運算的方法
上傳時間: 2015-04-27
上傳用戶:fandeshun
資源簡介:這是一個VHDL寫的數(shù)學(xué)運算的硬件設(shè)計庫,還算比較完整
上傳時間: 2015-05-04
上傳用戶:xjz632
資源簡介:這是一個用51單片機實現(xiàn)的能進行浮點運算(包括浮點乘法,除法等)的計算器
上傳時間: 2015-06-11
上傳用戶:huql11633
資源簡介:浮點加法器的VHDL算法設(shè)計 浮點加法器的VHDL算法設(shè)計
上傳時間: 2014-01-13
上傳用戶:z754970244
資源簡介:利用FPGA實現(xiàn)浮點運算的verilog代碼 希望能夠給需要做這方面研究的同仁有所幫助
上傳時間: 2013-12-22
上傳用戶:gyq
資源簡介:運行于80C196上的浮點運算程序asm
上傳時間: 2014-01-15
上傳用戶:kernaling
資源簡介:一個簡單的計算器,實現(xiàn)加減乘除和浮點運算
上傳時間: 2015-11-06
上傳用戶:xiaodu1124
資源簡介:純C寫的48位軟件模擬浮點運算,可移植 測試版,V0.0000.01 需進一步測試及優(yōu)化
上傳時間: 2014-01-05
上傳用戶:songyue1991
資源簡介:經(jīng)典的浮點運算VHDL源代碼,是FPGA開發(fā)和VHDL學(xué)習(xí)的好資料!
上傳時間: 2016-01-02
上傳用戶:lhw888
資源簡介:一篇關(guān)于DSP芯片的定點運算的文章 對用定點dsp實現(xiàn)浮點運算大有幫助
上傳時間: 2014-01-14
上傳用戶:gaome
資源簡介:哈工大 計算機學(xué)院 組成原理大作業(yè) 運用程序模擬浮點數(shù)的運算 1. 用戶輸入十進制的階碼和尾數(shù) 2. 根據(jù)浮點運算的法則進行運算。 3. 浮點四則運算:加減法可以使用同一種對階方法,乘除法可以使用同一種對階方 4. 對運算的方法得到的結(jié)果進行檢查,看是否...
上傳時間: 2016-02-28
上傳用戶:sammi
資源簡介:計算機組成原理 .有試驗報告 程序可以完成由定點運算實現(xiàn)浮點運算,根據(jù)用戶的輸入和運算符的選擇進行相應(yīng)的操作,并能對用戶的錯誤輸入給出提示信息,并且在用戶選擇連續(xù)操作時可以無需重啟程序,多次連續(xù)運算。有該程序可以方便地實現(xiàn)加、減、乘、除操作,...
上傳時間: 2016-03-06
上傳用戶:ynzfm
資源簡介:32位浮點乘法器的設(shè)計,講的挺好的,供參考啊
上傳時間: 2013-11-28
上傳用戶:manking0408
資源簡介:浮點運算的底層原理,淺顯易懂,像我這么笨的人都看懂了,明白了從來不清楚的補碼、浮點等原理。
上傳時間: 2014-01-06
上傳用戶:lmeeworm
資源簡介:實現(xiàn)功能: 1)具備整型數(shù)據(jù)、浮點型數(shù)據(jù)的算術(shù)(加、減、乘、除)運算功能。 依次輸入第一個運算數(shù)、運算符(+,-,*,/),第二個運算數(shù),然后輸出結(jié)果。 結(jié)果可以作為下一個運算的第一運算數(shù)。按‘C’清屏,按‘X’退出。 例如:輸入:2 + 5 輸出:7...
上傳時間: 2013-12-12
上傳用戶:ynzfm
資源簡介:基于FGPA的浮點FIR濾波器的設(shè)計與實現(xiàn)
上傳時間: 2016-05-30
上傳用戶:redmoons
資源簡介:用C++實現(xiàn)的利用整型數(shù)實現(xiàn)浮點運算的系列方法重載.
上傳時間: 2016-10-08
上傳用戶:妄想演繹師