文通過ALTERA公司的quartus II軟件,用Verilog HDL語言完成多功能數字鐘的設計。主要完成的功能為:計時功能,24小時制計時顯示;通過七段數碼管動態顯示時間;校時設置功能,可分別設置時、分、秒;跑表的啟動、停止 、保持顯示和清除。
資源簡介:文通過ALTERA公司的quartus II軟件,用Verilog HDL語言完成多功能數字鐘的設計。主要完成的功能為:計時功能,24小時制計時顯示;通過七段數碼管動態顯示時間;校時設置功能,可分別設置時、分、秒;跑表的啟動、停止 、保持顯示和清除。
上傳時間: 2013-12-09
上傳用戶:皇族傳媒
資源簡介:ALTERA 公司的quartus ii中文用戶指南
上傳時間: 2016-04-24
上傳用戶:youke111
資源簡介:此源碼是利用ALTERA公司的NIOS II IDE開發的,功能是通過spi 核控制AD/DA發三角波
上傳時間: 2013-12-15
上傳用戶:c12228
資源簡介:此源碼是利用ALTERA公司的nios II IDE開發的源碼,功能是在開發板上實現鍵盤控制的AD/DA發送接受正弦波、4×4小鍵盤按鍵通過串口顯示、定時器控制led燈循環點亮的功能。
上傳時間: 2013-12-26
上傳用戶:yuzsu
資源簡介:此源碼是利用ALTERA公司的nios II IDE開發的,主要功能是利用中斷實現按鈕響應
上傳時間: 2014-01-06
上傳用戶:BOBOniu
資源簡介:此源碼是用ALTERA公司的nios II IDE開發的,基于DE2核心板的SD卡播放wav格式音頻文件的程序
上傳時間: 2015-09-11
上傳用戶:mhp0114
資源簡介:ALTERA公司的max+plus2軟件的詳細使用演示,從入門到精通
上傳時間: 2013-12-06
上傳用戶:huangld
資源簡介:主要是通過ALTERA公司的Cuclone系列的FPGA-EP1C3T144C8產生余弦波的源代碼 基于LPM-ROM余弦波一周期含有256個10位數據;
上傳時間: 2013-12-04
上傳用戶:lanjisu111
資源簡介:電子書-ALTERA FPGA_CPLD設計 quartus ii軟件FPGA設計 基礎篇+高級篇合集
上傳時間: 2022-02-16
上傳用戶:
資源簡介:ALTERA公司quartus II軟件的邏輯分析使用流程,中文版本。該文件詳細說明了使用SingalTapII的流程和基本使用方法,對使用FPGA的人有很大幫助。
上傳時間: 2013-12-27
上傳用戶:頂得柱
資源簡介:采用ALTERA公司的FPGA芯片,在MAX+plus II軟件平臺上實現多路HDLC電路
上傳時間: 2013-08-16
上傳用戶:ommshaggar
資源簡介:2006ALTERA大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技術。系統以 ALTERA公司的 Cyclone 系列 FPGA 為數字平臺,將微處理器、總線、數字頻率合成器、存儲器和 I/O 接口等硬件設備集中在一片 FPGA 上...
上傳時間: 2015-09-02
上傳用戶:coeus
資源簡介:介紹了一種基于軟件無線電思想的頻分多址中頻數字化接收機系統設計方案。它采用ALTERA公司的FPGA構成核 心單元,通過不同的軟件配置實現對三路頻分多址信號的解調。
上傳時間: 2016-10-11
上傳用戶:cmc_68289287
資源簡介:本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應的開發軟件為目標載體進行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結構和特點以及相應的開發軟件MAX和Plusa和quartus的使用
上傳時間: 2013-09-05
上傳用戶:llwap
資源簡介:本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應的開發軟件為目標載體進行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結構和特點以及相應的開發軟件MAX和Plusa和quartus的使用
上傳時間: 2013-12-03
上傳用戶:lijianyu172
資源簡介:這個源碼是用ALTERA公司的開發工具NIOS II IDE開發的基于軟核處理器的AD、DA控制程序,通過spi 核控制AD、DA的時序,實現正弦波發送和接收
上傳時間: 2015-09-11
上傳用戶:上善若水
資源簡介:隨著各種通信系統數量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調制技術不斷被應用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡調制技術,具有較高的頻譜利用率和功率利用率,廣泛應用于衛星通信系統和地面...
上傳時間: 2013-07-14
上傳用戶:aappkkee
資源簡介:基于FPGA數字電壓表的設計 EDA是電子設計自動化(Electronic Design Automation)的縮寫,在20世紀60年代中期從計算機輔助設計(CAD)、計算機輔助制造(CAM)、計算機輔助測試(CAT)和計算機輔助工程(CAE)的概念發展而來的。 EDA技術就是以計算機為...
上傳時間: 2013-11-24
上傳用戶:無聊來刷下
資源簡介:基于FPGA數字電壓表的設計 EDA是電子設計自動化(Electronic Design Automation)的縮寫,在20世紀60年代中期從計算機輔助設計(CAD)、計算機輔助制造(CAM)、計算機輔助測試(CAT)和計算機輔助工程(CAE)的概念發展而來的。 EDA技術就是以計算機為...
上傳時間: 2013-10-22
上傳用戶:Shaikh
資源簡介:ALTERA公司的IP core,對于初學硬件描述語言,想要利用quartus軟件自帶的鎖相環電路庫函數實現自己想要的功能有些幫助
上傳時間: 2015-08-15
上傳用戶:lxm
資源簡介:本手冊針對的讀者是 quartus II 軟件的初學者,它概述了可編程邏輯設計中 quartus II 軟件的功能。
上傳時間: 2015-12-02
上傳用戶:6546544
資源簡介:可以破解ALTERA公司的QUATUSII 7.1 版軟件.
上傳時間: 2013-11-27
上傳用戶:hjshhyy
資源簡介:quartus II 配置視頻教程,針對的讀者是 quartus II 軟件的初學者
上傳時間: 2014-01-01
上傳用戶:TF2015
資源簡介:現代通信系統要求通信距離遠、通信容量大、傳輸質量好。作為其關鍵技術之一的調制解調技術一直是人們研究的一 個重要方向。討論和仿真實現了基于FPGA的數字化DPSK調制解調系統。用ALTERA公司的FPGA開發平臺quartus II 3.0實現了一 個對基帶信號的DPSK調制解...
上傳時間: 2016-06-15
上傳用戶:shawvi
資源簡介:ALTERA公司的NIOS2SOPC平臺上的看門狗試驗程序。 quartus2軟件版本5.0 NIOS2IDE軟件版本5.0 硬件平臺根據軟件需求在quartus2軟件中構建
上傳時間: 2013-12-29
上傳用戶:woshiayin
資源簡介:ALTERA公司的NIOS2SOPC平臺上的USB使用試驗程序。 quartus2軟件版本5.0 NIOS2IDE軟件版本5.0 硬件平臺根據軟件需求在quartus2軟件中構建。
上傳時間: 2013-12-24
上傳用戶:wxhwjf
資源簡介:高級FPGA教學實驗指導書-邏輯設計部分.pdf QuatusII5.0 是ALTERA 公司的最新產品。MaxplusII 是一套非常成功的PLD 開發軟件, 雖然quartusII 已經推出了4 年,并且ALTERA 宣布不再對MaxplusII 進行升級,但至今仍 有非常多的工程師在使用MaxplusII。 ALTE...
上傳時間: 2016-10-06
上傳用戶:zycidjl
資源簡介:介紹了基于ALTERA 公司的CPLD 芯片FL EX10 K,以及利用VHDL 語言實現多位二進 制碼轉換成8421BCD 碼的原理、設計思路和軟件實現。
上傳時間: 2016-11-03
上傳用戶:manking0408
資源簡介:quartusII簡介手冊+中文版 本手冊針對的讀者是 quartus II 軟件的初學者,它概述了可編程邏輯設計中 quartus II 軟件的功能。 不過,本手冊并不是 quartus II 軟件的詳盡參考手 冊。 相反,本手冊只是一本指導書,它解釋軟件的功能以及顯示這些功能如 何...
上傳時間: 2013-12-21
上傳用戶:hj_18
資源簡介:這是一個在quartus II軟件中編寫的vhdl程序。程序下載后可用蜂鳴器播放音樂
上傳時間: 2016-11-09
上傳用戶:xwd2010