電子鬧鐘:基于fpga的電子鬧鐘設(shè)計(jì),采用模塊化方式
資源簡(jiǎn)介:電子鬧鐘:基于fpga的電子鬧鐘設(shè)計(jì),采用模塊化方式
上傳時(shí)間: 2014-08-23
上傳用戶(hù):13681659100
資源簡(jiǎn)介:畢業(yè)設(shè)計(jì):基于fpga的IIR濾波器設(shè)計(jì)
上傳時(shí)間: 2017-07-20
上傳用戶(hù):cmc_68289287
資源簡(jiǎn)介:基于fpga的電子密碼鎖的設(shè)計(jì),內(nèi)有Verilog HDL源碼和各仿真圖像
上傳時(shí)間: 2016-09-06
上傳用戶(hù):chens000
資源簡(jiǎn)介:顛覆未來(lái):基于fpga的可重構(gòu)計(jì)算機(jī),暢想了可重構(gòu)計(jì)算機(jī)的未來(lái)
上傳時(shí)間: 2013-11-22
上傳用戶(hù):Vici
資源簡(jiǎn)介:顛覆未來(lái):基于fpga的可重構(gòu)計(jì)算機(jī),暢想了可重構(gòu)計(jì)算機(jī)的未來(lái)
上傳時(shí)間: 2013-11-22
上傳用戶(hù):bensonlly
資源簡(jiǎn)介:這篇論文的中文名字是:基于fpga的智能攝像機(jī)的設(shè)計(jì)和實(shí)現(xiàn)。對(duì)于將要開(kāi)發(fā)智能攝像的工程師來(lái)說(shuō),這篇論文將提供很大的幫助。
上傳時(shí)間: 2013-12-01
上傳用戶(hù):ddddddos
資源簡(jiǎn)介:并行轉(zhuǎn)串行的VHDL描述:基于fpga的SPI發(fā)送模塊的設(shè)計(jì)
上傳時(shí)間: 2016-06-21
上傳用戶(hù):kelimu
資源簡(jiǎn)介:圖像技術(shù)的應(yīng)用 : 包括:基于fpga的圖像處理系統(tǒng); 基于圖像特征的景象匹配輔助導(dǎo)航系統(tǒng)中的關(guān)鍵技術(shù)研究; 圖像導(dǎo)航技術(shù)的發(fā)展和應(yīng)用
上傳時(shí)間: 2017-01-31
上傳用戶(hù):love_stanford
資源簡(jiǎn)介:基于fpga的PCI接口設(shè)計(jì)的源代碼以及其仿真測(cè)試文件
上傳時(shí)間: 2013-08-05
上傳用戶(hù):lou45566
資源簡(jiǎn)介:基于fpga的智能控制器設(shè)計(jì)及測(cè)試方法研究
上傳時(shí)間: 2013-08-08
上傳用戶(hù):aa7821634
資源簡(jiǎn)介:基于fpga的嵌入式系統(tǒng)設(shè)計(jì),2007年上海fpga高級(jí)研修班張衛(wèi)軍老師講義
上傳時(shí)間: 2013-08-14
上傳用戶(hù):qwe1234
資源簡(jiǎn)介:基于fpga的PID控制器設(shè)計(jì)研究,適合用fpga開(kāi)發(fā)控制系統(tǒng)的專(zhuān)業(yè)人員參考
上傳時(shí)間: 2013-08-15
上傳用戶(hù):xlcky
資源簡(jiǎn)介:基于fpga的UARTIP核設(shè)計(jì)與實(shí)現(xiàn).pdf
上傳時(shí)間: 2013-08-22
上傳用戶(hù):kaje
資源簡(jiǎn)介:基于fpga的嵌入式系統(tǒng)設(shè)計(jì)。相對(duì)fpga的迅速發(fā)展及盛行,基于此類(lèi)技術(shù)的嵌入式軟件系統(tǒng)開(kāi)發(fā)必不可少,頂上去。
上傳時(shí)間: 2013-08-27
上傳用戶(hù):萍水相逢
資源簡(jiǎn)介:基于fpga的嵌入式系統(tǒng)設(shè)計(jì),對(duì)新入門(mén)的兄弟很有啟發(fā)的。
上傳時(shí)間: 2013-08-27
上傳用戶(hù):thesk123
資源簡(jiǎn)介:基于fpga的can 總線設(shè)計(jì),采用verilog語(yǔ)言編寫(xiě)。在fpga的開(kāi)發(fā)環(huán)境下,新建一個(gè)工程,然后將本文件中的各個(gè)源代碼添加進(jìn)工程里,即可運(yùn)行仿真。
上傳時(shí)間: 2013-09-03
上傳用戶(hù):498732662
資源簡(jiǎn)介:根據(jù)無(wú)人機(jī)系統(tǒng)的控制特點(diǎn),提出了一種基于fpga的無(wú)人機(jī)控制器設(shè)計(jì)方案,并完成了該方案的軟硬件設(shè)計(jì)。該方案將鍵盤(pán)掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到fpga內(nèi)部,簡(jiǎn)化了控制器硬件結(jié)構(gòu)。實(shí)際應(yīng)用表明,該無(wú)人機(jī)控制器具有指令群...
上傳時(shí)間: 2013-11-24
上傳用戶(hù):南國(guó)時(shí)代
資源簡(jiǎn)介:基于fpga的交通燈設(shè)計(jì) 里面有全部代碼和詳細(xì)步驟簡(jiǎn)潔易懂
上傳時(shí)間: 2013-11-19
上傳用戶(hù):hewenzhi
資源簡(jiǎn)介:基于fpga的防火墻系統(tǒng)設(shè)計(jì)_源碼.part02.rar
上傳時(shí)間: 2013-06-13
上傳用戶(hù):huxz911
資源簡(jiǎn)介:基于fpga的LED顯示屏設(shè)計(jì)基于fpga的LED顯示屏設(shè)計(jì)
上傳時(shí)間: 2013-06-15
上傳用戶(hù):m62383408
資源簡(jiǎn)介:提出了一種基于fpga的VGA顯示設(shè)計(jì)方案,采用狀態(tài)機(jī)對(duì)其狀態(tài)轉(zhuǎn)變進(jìn)行描述。
上傳時(shí)間: 2013-04-24
上傳用戶(hù):邶刖
資源簡(jiǎn)介:根據(jù)無(wú)人機(jī)系統(tǒng)的控制特點(diǎn),提出了一種基于fpga的無(wú)人機(jī)控制器設(shè)計(jì)方案,并完成了該方案的軟硬件設(shè)計(jì)。該方案將鍵盤(pán)掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到fpga內(nèi)部,簡(jiǎn)化了控制器硬件結(jié)構(gòu)。實(shí)際應(yīng)用表明,該無(wú)人機(jī)控制器具有指令群...
上傳時(shí)間: 2013-10-30
上傳用戶(hù):jiahao131
資源簡(jiǎn)介:基于fpga的交通燈設(shè)計(jì) 里面有全部代碼和詳細(xì)步驟簡(jiǎn)潔易懂
上傳時(shí)間: 2013-12-30
上傳用戶(hù):31633073
資源簡(jiǎn)介:基于fpga的can 總線設(shè)計(jì),采用verilog語(yǔ)言編寫(xiě)。在fpga的開(kāi)發(fā)環(huán)境下,新建一個(gè)工程,然后將本文件中的各個(gè)源代碼添加進(jìn)工程里,即可運(yùn)行仿真。
上傳時(shí)間: 2015-07-06
上傳用戶(hù):shus521
資源簡(jiǎn)介:精通Struts:基于MVC的Java Web設(shè)計(jì)與開(kāi)發(fā)
上傳時(shí)間: 2014-01-02
上傳用戶(hù):蠢蠢66
資源簡(jiǎn)介:基于fpga的VGA控制器設(shè)計(jì)。對(duì)外支持普通VGA接口,以600×480的分辨率和60Hz掃描率為例。對(duì)內(nèi)支持NIOSII軟核接口。
上傳時(shí)間: 2014-01-08
上傳用戶(hù):標(biāo)點(diǎn)符號(hào)
資源簡(jiǎn)介:基于fpga的嵌入式系統(tǒng)設(shè)計(jì),對(duì)新入門(mén)的兄弟很有啟發(fā)的。
上傳時(shí)間: 2016-01-24
上傳用戶(hù):jjj0202
資源簡(jiǎn)介:基于fpga的嵌入式系統(tǒng)設(shè)計(jì)。相對(duì)fpga的迅速發(fā)展及盛行,基于此類(lèi)技術(shù)的嵌入式軟件系統(tǒng)開(kāi)發(fā)必不可少,頂上去。
上傳時(shí)間: 2016-02-13
上傳用戶(hù):Yukiseop
資源簡(jiǎn)介:基于fpga的PCI接口設(shè)計(jì),介紹一種使用PCI宏核邏輯進(jìn)行的更加簡(jiǎn)單高效的PCI口設(shè)計(jì)方法
上傳時(shí)間: 2013-12-17
上傳用戶(hù):siguazgb
資源簡(jiǎn)介:基于fpga的UARTIP核設(shè)計(jì)與實(shí)現(xiàn).pdf
上傳時(shí)間: 2016-06-06
上傳用戶(hù):ainimao