一種基于FPGA的通用微處理器設(shè)計....
資源簡介:一種基于FPGA的通用微處理器設(shè)計....
上傳時間: 2017-06-24
上傳用戶:xinyuzhiqiwuwu
資源簡介:該文檔為一種基于FPGA的UARTIP核設(shè)計總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-03-14
上傳用戶:
資源簡介:提出了一種基于FPGA的高階高速F IR濾波器的設(shè)計與實現(xiàn)方法。通過一個169階的均方根 升余弦滾降濾波器的設(shè)計,介紹了如何應(yīng)用流水線技術(shù)來設(shè)計高階高速F IR濾波器,并且對所設(shè)計的 FIR濾波器性能、資源占用進行了分析。
上傳時間: 2015-11-19
上傳用戶:jkhjkh1982
資源簡介:一種基于FPGA的設(shè)計實時高分辨率圖像處理系統(tǒng)的設(shè)計方法。英文為Real-Time System for High-Image Resolution Disparity Estimation。主要講算法和系統(tǒng)構(gòu)架
上傳時間: 2014-01-07
上傳用戶:lacsx
資源簡介:一種基于FPGA的CPU設(shè)計........
上傳時間: 2014-01-19
上傳用戶:wpt
資源簡介:本文介紹了樂曲演奏電路的設(shè)計與實現(xiàn)中涉及的CPLD/FPGA可編程邏輯控件,開發(fā)環(huán)境MAX+PLUSⅡ,硬件描述語言HDL以及介紹了在MAX+PLUSⅡ的EDA 軟件平臺上, 一種基于FPGA 的樂曲發(fā)生器的設(shè)計方法, 并給出了設(shè)計的頂層電路圖和底層模塊的VHDL(或AHDL)源程序。該設(shè)...
上傳時間: 2014-02-01
上傳用戶:wff
資源簡介:一種基于FPGA的時鐘跟蹤環(huán)路的設(shè)計與實現(xiàn)
上傳時間: 2018-03-22
上傳用戶:caigen0001
資源簡介:該文檔為一種基于FPGA的可重構(gòu)密碼芯片的設(shè)計與實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-11-21
上傳用戶:
資源簡介:根據(jù)無人機系統(tǒng)的控制特點,提出了一種基于FPGA的無人機控制器設(shè)計方案,并完成了該方案的軟硬件設(shè)計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實際應(yīng)用表明,該無人機控制器具有指令群...
上傳時間: 2013-11-24
上傳用戶:南國時代
資源簡介:本文論述了在整個無線收發(fā)系統(tǒng)中用軟件的方法實現(xiàn)信道編譯碼系統(tǒng)的功能。實現(xiàn)了一種基于FPGA的信道編譯碼方法,并給出了VHDL語言的實現(xiàn)方法及仿真波形。信道編譯碼系統(tǒng)包括發(fā)射端的信道編碼和接收端的信道譯碼兩大部分。信道編碼部分包括漢明編碼、基帶信號調(diào)...
上傳時間: 2013-12-25
上傳用戶:saharawalker
資源簡介:提出了一種基于FPGA的VGA顯示設(shè)計方案,采用狀態(tài)機對其狀態(tài)轉(zhuǎn)變進行描述。
上傳時間: 2013-04-24
上傳用戶:邶刖
資源簡介:一種基于FPGA的Deflate壓縮算法研究與實現(xiàn)
上傳時間: 2013-07-04
上傳用戶:dapangxie
資源簡介:根據(jù)無人機系統(tǒng)的控制特點,提出了一種基于FPGA的無人機控制器設(shè)計方案,并完成了該方案的軟硬件設(shè)計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實際應(yīng)用表明,該無人機控制器具有指令群...
上傳時間: 2013-10-30
上傳用戶:jiahao131
資源簡介:本文介紹了一種基于DS18B20的數(shù)字溫度計設(shè)計方案。方案利用AT89S52單片機控制DS18B20進行數(shù)據(jù)采集并由HS1602液晶顯示模塊顯示結(jié)果,另外,采集結(jié)果可由RS-232-C接口送入計算機顯示并存儲。按鍵控制實現(xiàn)過界報警溫度設(shè)定和實時監(jiān)控,利用AT24C08芯片進行存儲,...
上傳時間: 2014-01-02
上傳用戶:米卡
資源簡介:本文研究一種基于FPGA的WM8731的I2C總線配置模塊。
上傳時間: 2013-12-20
上傳用戶:stewart·
資源簡介:一種基于FPGA的Viterbi譯碼器一種基于FPGA的Viterbi譯碼器
上傳時間: 2013-11-25
上傳用戶:xg262122
資源簡介:該文檔為一種基于FPGA的分頻器的實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2021-12-01
上傳用戶:
資源簡介:本文提出了一種基于FPGA的硬件防火墻的實現(xiàn)方案,采用了FPGA來實現(xiàn)千兆線速的防火墻。傳統(tǒng)的基于X86等通用CPU的防火墻無法支撐快速增長的網(wǎng)絡(luò)速度,無法實現(xiàn)線速過濾和轉(zhuǎn)發(fā)。本文在采用FPGA可編程器件+通用CPU模式下,快速處理網(wǎng)絡(luò)數(shù)據(jù)。網(wǎng)絡(luò)數(shù)據(jù)在建立連接跟...
上傳時間: 2013-06-21
上傳用戶:zxh1986123
資源簡介:一種基于FPGA 實現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計方法,采用全并行加流水結(jié)構(gòu), 可在一個時鐘節(jié)拍內(nèi)完成32 點FFT 運算的功能, 設(shè)計最高運算速度可達11ns
上傳時間: 2013-08-16
上傳用戶:467368609
資源簡介:一種基于FPGA-VLSI的設(shè)計方案及實現(xiàn)
上傳時間: 2013-08-26
上傳用戶:zhyiroy
資源簡介:通用異步收發(fā)器(Universal Asynchronous Receiver Transmitter,UART)是一種能同時支持短距離和長距離數(shù)據(jù)傳輸?shù)拇型ㄐ沤涌冢粡V泛應(yīng)用于微機和外設(shè)之間的數(shù)據(jù)交換。像8251、NS8250、NS16550等都是常用的UART芯片,但是這些專用的串行接口芯片的缺點是數(shù)據(jù)...
上傳時間: 2013-08-02
上傳用戶:rocketrevenge
資源簡介:一種基于FPGA實現(xiàn)的FFT結(jié)構(gòu)\\r\\n調(diào)從基本元器件開始的計算機硬件系統(tǒng)的設(shè)計與實現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計算機教育。 1966年多處理器平臺FPGA 學習目標 (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-08-20
上傳用戶:linlin
資源簡介:一種基于FPGA-VLSI的設(shè)計方案及實現(xiàn)
上傳時間: 2013-12-12
上傳用戶:erkuizhang
資源簡介:一種基于FPGA實現(xiàn)的FFT結(jié)構(gòu) 調(diào)從基本元器件開始的計算機硬件系統(tǒng)的設(shè)計與實現(xiàn),大多設(shè)置在自動控制系,形成了與應(yīng)用系統(tǒng)結(jié)合的計算機教育。 1966年多處理器平臺FPGA 學習目標 (1) 理解為什么嵌入式系統(tǒng)使用多處理器 (2) 指出處理器中CPU和硬件邏輯的折衷
上傳時間: 2013-12-25
上傳用戶:hoperingcong
資源簡介:一種基于FPGA 實現(xiàn)的全并行結(jié)構(gòu)FFT 設(shè)計方法,采用全并行加流水結(jié)構(gòu), 可在一個時鐘節(jié)拍內(nèi)完成32 點FFT 運算的功能, 設(shè)計最高運算速度可達11ns
上傳時間: 2013-12-18
上傳用戶:小鵬
資源簡介:隨著技術(shù)的飛速發(fā)展,電力電子裝置如變頻設(shè)備、變流設(shè)備等容量日益擴大,數(shù)量日益增多,使得電網(wǎng)中的諧波污染日益嚴重,給電力系統(tǒng)和各類用電設(shè)備帶來危害,輕則增加能耗,縮短設(shè)備使用壽命,重則造成用電事故,影響安全生產(chǎn).電力系統(tǒng)中的諧波問題早在20世紀20年代就...
上傳時間: 2013-04-24
上傳用戶:diertiantang
資源簡介:FFT算法的一種基于FPGA器件的實現(xiàn),供FPGA—DSP方向人員參考
上傳時間: 2013-08-15
上傳用戶:sardinescn
資源簡介:提出了一種基于FPGA的高階高速F IR濾波器的設(shè)計與實現(xiàn)方法。通過一個169階的均方根\r\n升余弦滾降濾波器的設(shè)計,介紹了如何應(yīng)用流水線技術(shù)來設(shè)計高階高速F IR濾波器,并且對所設(shè)計的\r\nFIR濾波器性能、資源占用進行了分析。
上傳時間: 2013-08-31
上傳用戶:小火車啦啦啦
資源簡介:為了滿足對隨機數(shù)性能有一定要求的系統(tǒng)能夠?qū)崟r檢測隨機數(shù)性能的需求,提出了一種基于FPGA的隨機數(shù)性能檢測設(shè)計方案。根據(jù)NIST的測試標準,采用基于統(tǒng)計的方法,在FPGA內(nèi)部實現(xiàn)了對隨機序列的頻率測試、游程測試、最大游程測試、離散傅里葉變換測試和二元矩陣...
上傳時間: 2013-11-13
上傳用戶:lliuhhui
資源簡介:文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計方案。該系統(tǒng)利用低功耗可變增益運放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號處理的核心和人機交互的通道。為了滿足探傷系統(tǒng)實時、高速的要求,我們采用了硬件報警,缺陷...
上傳時間: 2013-11-07
上傳用戶:xaijhqx