MAX II CPLD具有靈活的可編程接口,合并了分立的FLASH存儲器件,能快速和容易地配置FPGA,DSP,ASIC等。本中文手冊將讓用戶對CPLD有一個宏觀的認識。
資源簡介:MAX II CPLD具有靈活的可編程接口,合并了分立的FLASH存儲器件,能快速和容易地配置FPGA,DSP,ASIC等。本中文手冊將讓用戶對CPLD有一個宏觀的認識。
上傳時間: 2016-09-18
上傳用戶:duoshen1989
資源簡介:基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。
上傳時間: 2013-08-09
上傳用戶:yd19890720
資源簡介:基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。
上傳時間: 2013-12-26
上傳用戶:JIUSHICHEN
資源簡介:文檔為(計算機工程與應用)基于Matlab-Simulink的可編程接口系統的仿真講解文檔,是一份不錯的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,
上傳時間: 2022-07-06
上傳用戶:kingwide
資源簡介:LCD 因其輕薄短小,低功耗,無輻射,平面 直角顯示,以及影像穩定等特點,當今應用非常 廣泛。CPLD(復雜可編程邏輯器件) 是一種具有 豐富可編程功能引腳的可編程邏輯器件,不僅可 實現常規的邏輯器件功能,還可以實現復雜而獨 特的時序邏輯功能。并且具有ISP (...
上傳時間: 2016-09-25
上傳用戶:lanhuaying
資源簡介:傳統PLC使用時會出現一些問題,如程序死循環、程序跑飛、需要龐大的編譯系統作支持和不能實現精確位置控制等等;而發展到OPENPLC后,這些問題依然存在。為了更好地解決這些問題,本文提出一種全新的可編程控制器現場集成技術,用FPGA來實現PLC的功能,拋棄傳...
上傳時間: 2013-05-30
上傳用戶:dtvboyy
資源簡介:直接數字合成(DDS)技術具有信號頻率分辨率高、控制靈活、可編程及任意波形輸出等優 點
上傳時間: 2015-07-26
上傳用戶:tianjinfan
資源簡介:基于Verilog-HDL的硬件電路的實現 9.2 具有LCD顯示單元的可編程單脈沖發生器 9.2.1 LCD顯示單元的工作原理 9.2.2 顯示邏輯設計的思路與流程 9.2.3 LCD顯示單元的硬件實現 9.2.4 可編程單脈沖數據的BCD碼化 9.2.5 task的使用...
上傳時間: 2014-06-23
上傳用戶:xc216
資源簡介:AN485_CH-MAX II CPLD 中的串行外設接口主機(verilog SPI)
上傳時間: 2013-12-14
上傳用戶:zl5712176
資源簡介:這是一個在MAX II CPLD利用FT245BM 模塊實現USB傳輸的讀寫程序,用的是Verilog HDL語言
上傳時間: 2014-01-01
上傳用戶:lingzhichao
資源簡介:鄭亞民版的可編程邏輯器件開發軟件quatus II里的一些例程,對初學者很有幫助。
上傳時間: 2014-01-14
上傳用戶:JasonC
資源簡介:具有LCD顯示單元的可編程單脈沖發生器的硬件實現
上傳時間: 2016-08-30
上傳用戶:lifangyuan12
資源簡介:基于VHDL與QUARTUS II軟件的可編程邏輯器件應用與開發
上傳時間: 2017-01-12
上傳用戶:569815675
資源簡介:隨著微電子技術和計算機技術的迅猛發展,尤其是現場可編程器件的出現,為滿足實時處理系統的要求,誕生了一種新穎靈活的技術——可重構技術。它采用實時電路重構技術,在運行時根據需要,動態改變系統的電路結構,從而使系統既有硬件優化所能達到的高速度和高...
上傳時間: 2013-04-24
上傳用戶:royzhangsz
資源簡介:十字路口交通信號燈PLC控制系統,本文設計了基于PLC控制的交通信號燈控制系統。該系統選用的可編程邏輯控制器是德國西門子公司的S7-200,具有一定的智能性,即可以根據路面車流量大小對十字路口的交通信號燈按高峰期、正常期和晚間幾個時段進行分時控制。
上傳時間: 2013-12-08
上傳用戶:lxm
資源簡介:AT24C256是ATMEL公司256kbit串行電可擦的可編程只讀存儲器,8引腳雙排直插式封裝,具有結構緊湊、存儲容量大等特點,可以在2線總線上并接4片該IC,特別適用于具有高容量數據儲存要求的數據采集系統。本文將介紹該IC的工作原理和與單片機的軟硬件接口。
上傳時間: 2017-07-05
上傳用戶:小眼睛LSL
資源簡介:電子工程師創新設計必備寶典系列之FPGA開發全攻,介紹以FPGA為代表的可編程器件的應用開發知識,具有實用性和系統性,提供許多技巧和資源
上傳時間: 2014-01-03
上傳用戶:凌云御清風
資源簡介:本文對基于ARM的可編程控制器進行了研究。本文研制的可編程控制器配置簡單,擴展方便,抗干擾能力強,可靠性高。能夠采集4~20mA/0~5V的模擬量以及12路開關量;輸出1路-10~+10V、4路0~5V與2路0~20mA的模擬量以及8路開關量;能夠采集6路溫度信號:可以應用...
上傳時間: 2013-04-24
上傳用戶:LSPSL
資源簡介:基于FPGA的可編程數字濾波器系統,基于FPGA的數字濾波器的設計與實現,基于FPGA流水線分布式算法的FIR濾波器的實現
上傳時間: 2013-08-11
上傳用戶:sz_hjbf
資源簡介:利用FPGA實現的可編程綜合采樣器\r\nAProgrammableIntegratedSamplerUsingFPGA
上傳時間: 2013-09-06
上傳用戶:z754970244
資源簡介:HT49 MCU的可編程分頻器(PFD)使用指南 本文主要介紹 HT49 單片機可編程分頻器(PFD)的使用及注意事項。
上傳時間: 2013-11-03
上傳用戶:crazyer
資源簡介:用protel 99 設計的可編程彩燈控制器 可顯示16個畫面 8*8矩陣
上傳時間: 2015-03-26
上傳用戶:1079836864
資源簡介:AttackAPI提供簡單而直觀的web可編程接口,用于發起各類基于JavaScript的客戶或者服務器攻擊。
上傳時間: 2014-01-04
上傳用戶:thuyenvinh
資源簡介:用編譯原理相關知識結合VISUAL C++ 制作的可編程計算器
上傳時間: 2014-01-25
上傳用戶:baitouyu
資源簡介:s7a 300使用手冊,詳細介紹西門子公司的可編程控制器的使用
上傳時間: 2013-12-16
上傳用戶:JIUSHICHEN
資源簡介:基于Verilog-HDL的硬件電路的實現 9.1 簡單的可編程單脈沖發生器 9.1.1 由系統功能描述時序關系 9.1.2 流程圖的設計 9.1.3 系統功能描述 9.1.4 邏輯框圖 9.1.5 延時模塊的詳細描述及仿真 9.1.6 功能模塊Verilog-HDL描述...
上傳時間: 2015-09-16
上傳用戶:chfanjiang
資源簡介:介紹了基于VHDL的可編程分頻器在波形發生器中的應用的方法,利用這一方法, 可使波形頻率在大范圍內變化。
上傳時間: 2014-01-08
上傳用戶:秦莞爾w
資源簡介:用keil51編寫的可編程通用并行接口8255鍵盤按鍵識別程序,鍵盤3*8格式,采用行掃描方式,c語言編寫
上傳時間: 2014-01-20
上傳用戶:zhangjinzj
資源簡介:這是一個有DELPHI編寫的自動作息時間打鈴控制程序,具有靈活的權限分配,能靈活編寫作時間,并有手動打鈴功能,能自已加入鈴聲.你自己看吧
上傳時間: 2013-12-16
上傳用戶:fhzm5658
資源簡介:這是一個通用可編程接口的Verilog代碼,可以設置觸發條件,設置為電平方式、邊沿方式。可以屏蔽不用的口。
上傳時間: 2014-12-07
上傳用戶:luke5347