基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。
資源簡介:基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。
上傳時間: 2013-08-09
上傳用戶:yd19890720
資源簡介:基于CPLD/FPGA的可編程邏輯器件,借助單片機AT89C51;利用標準頻率50~100MHz的周期信號實現系統計數的等精度測量技術。同時采用閘門測量技術完成脈寬,占空比的測量。
上傳時間: 2013-12-26
上傳用戶:JIUSHICHEN
資源簡介:DDC的基于FPGA的可編程邏輯控制器原理圖DDC的基于FPGA的可編程邏輯控制器原理圖
上傳時間: 2021-12-15
上傳用戶:
資源簡介:基于CPLD/FPGA的出租車計費器
上傳時間: 2016-03-09
上傳用戶:hakim
資源簡介:LCD 因其輕薄短小,低功耗,無輻射,平面 直角顯示,以及影像穩定等特點,當今應用非常 廣泛。CPLD(復雜可編程邏輯器件) 是一種具有 豐富可編程功能引腳的可編程邏輯器件,不僅可 實現常規的邏輯器件功能,還可以實現復雜而獨 特的時序邏輯功能。并且具有ISP (...
上傳時間: 2016-09-25
上傳用戶:lanhuaying
資源簡介:基于VHDL與QUARTUS II軟件的可編程邏輯器件應用與開發
上傳時間: 2017-01-12
上傳用戶:569815675
資源簡介:鄭亞民版的可編程邏輯器件開發軟件quatus ii里的一些例程,對初學者很有幫助。
上傳時間: 2014-01-14
上傳用戶:JasonC
資源簡介:隨著微電子技術和計算機技術的迅猛發展,尤其是現場可編程器件的出現,為滿足實時處理系統的要求,誕生了一種新穎靈活的技術——可重構技術。它采用實時電路重構技術,在運行時根據需要,動態改變系統的電路結構,從而使系統既有硬件優化所能達到的高速度和高...
上傳時間: 2013-04-24
上傳用戶:royzhangsz
資源簡介:LCD 因其輕薄短小,低功耗,無輻射,平面直角顯示,以及影像穩定等特點,當今應用非常廣泛。CPLD(復雜可編程邏輯器件) 是一種具有豐富可編程功能引腳的可編程邏輯器件,不僅可實現常規的邏輯器件功能,還可以實現復雜而獨特的時序邏輯功能。并且具有ISP (在線可編\\r...
上傳時間: 2013-08-16
上傳用戶:zhliu007
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:傳統PLC使用時會出現一些問題,如程序死循環、程序跑飛、需要龐大的編譯系統作支持和不能實現精確位置控制等等;而發展到OPENPLC后,這些問題依然存在。為了更好地解決這些問題,本文提出一種全新的可編程控制器現場集成技術,用FPGA來實現PLC的功能,拋棄傳...
上傳時間: 2013-05-30
上傳用戶:dtvboyy
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2014-07-27
上傳用戶:llandlu
資源簡介:基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器
上傳時間: 2013-12-24
上傳用戶:baiom
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
資源簡介:摘要:介紹了基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序
上傳時間: 2015-10-28
上傳用戶:wqxstar
資源簡介:基于復雜可編程邏輯器件(CPLD)的120MHz高速A_D采集卡的設計
上傳時間: 2014-01-04
上傳用戶:jhksyghr
資源簡介:介紹MT9V011 CMOS數字圖像傳感器在一個基于低端ARM7處理器和CPLD(可編程邏輯器件)的嵌入式系統中的應用。通過一片CPLD讀取MT9V011采集的圖像并緩存到存儲器以備后續的處理。利用PC平臺驗證了圖像采集功能。給出了一個在低端嵌入式系統中增加圖像采集功能的實...
上傳時間: 2016-08-24
上傳用戶:上善若水
資源簡介:基于可編程邏輯器件FPGA的獨立式鍵盤設計,內部具有硬件去抖動電路。值得一看
上傳時間: 2014-08-10
上傳用戶:熊少鋒
資源簡介:]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/ O(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容, 同時擁有速度快,功耗低,價格便宜,使用靈活等特點
上傳時間: 2016-11-07
上傳用戶:
資源簡介:FPGACPLD結構分析 pga的EDA設計方法 FPGA中的微程序設計 復雜可編程邏輯器件CPLD專題講座(Ⅴ)──CPLD的應用和實現數字邏 一種使用FPGA設計的DRAM控制器 用CPLD器件實現24位同步計數器的設計
上傳時間: 2017-07-20
上傳用戶:ikemada
資源簡介:現場可編程邏輯門陣列(FPGA)具有開發周期短、成本小、風險低和現場可靈活配置等優點,可以在更短的時間實現更復雜的功能,使得基于FPGA的開發平臺的研究成為工業界和學術界日益關注的問題.基于FPGA的高集成度、高可靠性,可將整個設計系統下載于同一芯片中,實現...
上傳時間: 2013-04-24
上傳用戶:龍飛艇
資源簡介:基于FPGA的可編程數字濾波器系統,基于FPGA的數字濾波器的設計與實現,基于FPGA流水線分布式算法的FIR濾波器的實現
上傳時間: 2013-08-11
上傳用戶:sz_hjbf
資源簡介:該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-09-04
上傳用戶:qweqweqwe
資源簡介:擴頻通信技術因為具有較強的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強的多址能力和高精度測量等優點,在軍事抗干擾和個人通信業務中得到了很大的發展。尤其是基于擴頻理論的CDMA通信技術成為國際電聯規定的第三代移動通信系統的主要標準化建議后,...
上傳時間: 2013-04-24
上傳用戶:chenjjer
資源簡介:設計了一種基于CPLD(復雜可編程邏輯器件)的低頻數字相位測量儀
上傳時間: 2013-08-11
上傳用戶:a155166
資源簡介:可編程邏輯器件CPLD與單片機雙向通信的源程序
上傳時間: 2013-08-28
上傳用戶:梧桐
資源簡介:這是可編程邏輯器件(CPLD)初學者的入門級文章,僅供參考。
上傳時間: 2013-09-06
上傳用戶:dudu121
資源簡介:本設計的基本要求是以復雜可編程邏輯器件CPLD為基礎,通過在EDA系統軟件ispDesignExpert System 環境下進行數字系統設計,熟練掌握該環境下的功能仿真,時間仿真,管腳鎖定和芯片下載。 本系統基本上比較全面的模擬了計數式數字頻率計,廣泛應用于工業、民用...
上傳時間: 2015-01-11
上傳用戶:王慶才
資源簡介:CVSD語音壓縮的算法和程序流程.量階δ能夠自動地隨輸入信號平均斜率的大小而連續變化,譯碼輸出信號實現了對輸入信號的理想逼近,最后在可編程邏輯器件(FPGA)中實現了CVSD調制功能。
上傳時間: 2015-03-12
上傳用戶:libenshu01
資源簡介:這是可編程邏輯器件(CPLD)初學者的入門級文章,僅供參考。
上傳時間: 2013-12-27
上傳用戶:梧桐