亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 技術資料 > 基于FPGA的多E1反向復用芯片的設計及實現

基于FPGA的多E1反向復用芯片的設計及實現

  • 資源大小:2480 K
  • 上傳時間: 2024-01-14
  • 上傳用戶:aben
  • 資源積分:2 下載積分
  • 標      簽: FPGA

資 源 簡 介

該文主要研究基于FPGA的多路E1反向復用傳輸芯片IMT4E1的設計及實現.IMT4E1的設計主要使用虛級聯技術并靈活運用了鏈路容量調整協議LCAS,它可以將一路攜帶圖像、視頻信息的高速數據流在1~4E1線路上傳輸,并且可以根據線路情況動態調整帶寬.論文首先簡單介紹了IMT4E1的總體設計方案.其次,根據下一代SDH關鍵技術虛級聯及LCAS協議,提出了基于E1幀結構的LCAS協議,描述了其工作原理及實現.然后,重點對通信系統中基于全數字鎖相環DPLL實現的時鐘提取電路及幀同步電路的設計進行了討論.最后,介紹了實現IMT4E1的FPGA器件APA300的特點和資源分配情況,并對芯片的性能及功能測試結果作了分析.此外,文中還對Verilog硬件描述語言、基于FPGA進行自頂向下的設計流程加以了論述.

相 關 資 源

主站蜘蛛池模板: 景德镇市| 吴忠市| 盖州市| 大邑县| 会东县| 元谋县| 德保县| 通化县| 淮南市| 黎城县| 达拉特旗| 铜鼓县| 轮台县| 兴安县| 阿鲁科尔沁旗| 天台县| 晴隆县| 平安县| 东海县| 腾冲县| 牟定县| 财经| 武义县| 平原县| 琼海市| 平昌县| 聂荣县| 三原县| 宝清县| 齐河县| 肥东县| 当阳市| 商河县| 英超| 奈曼旗| 呼伦贝尔市| 古田县| 重庆市| 玉田县| 静宁县| 汉沽区|