Last Loaded 74LS138譯碼器應用hex文件,下載用戶可以直接拷貝到IsIs 7 Professional當中使用
資源簡介:74LS138譯碼器應用--基于8051+Proteus仿真
上傳時間: 2013-10-29
上傳用戶:taozhihua1314
資源簡介:單片機C語言程序設計實訓——基于8051+Proteus仿真案例:74HC154譯碼器應用
上傳時間: 2013-10-13
上傳用戶:yjj631
資源簡介:74ls138和51單片機的應用。
上傳時間: 2014-01-20
上傳用戶:PresidentHuang
資源簡介:Matlab應用程序接口用戶指南
上傳時間: 2013-05-15
上傳用戶:eeworm
資源簡介:300個C51單片機設計proteus仿真源碼軟件源碼:100000秒以內的計時程序10秒的秒表12864LCD圖形滾動演示128X64LED160128LCD圖文演示1602字符液晶滾動演示程序1602液晶顯示的DS1302實時時鐘16×16點陣(滾動顯示)16×16點陣2(滾動顯示)2io5鍵盤模擬音量數碼管顯示2...
上傳時間: 2021-10-27
上傳用戶:wangshoupeng199
資源簡介:數字電子技術電子教案 PPT格式
上傳時間: 2013-04-15
上傳用戶:eeworm
資源簡介:糾錯碼技術是一種通過增加一定冗余信息來提高信息傳輸可靠性的有效方法。RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發錯誤,在深空通信、移動通信、磁盤陣列、光存儲及數字視頻廣播(DVB)等系統中具有廣泛...
上傳時間: 2013-07-20
上傳用戶:xinshou123456
資源簡介:譯碼器及應用
上傳時間: 2013-10-14
上傳用戶:shfanqiwei
資源簡介:RS(204,188)譯碼器的設計 異步FIFO設計 偽隨即序列應用設計 CORDIC數字計算機的設計 CIC的設計 除法器的設計 加羅華域的乘法器設計
上傳時間: 2017-01-24
上傳用戶:縹緲
資源簡介:作為性能優異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應用界的關注。TD—SCDMA是我國擁有自主知識產權的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢...
上傳時間: 2013-05-31
上傳用戶:huyiming139
資源簡介:卷積碼是廣泛應用于衛星通信、無線通信等多種通信系統的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實現結構比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術的不斷發展,使用FPGA實現Viterbi譯碼器的設...
上傳時間: 2013-06-24
上傳用戶:myworkpost
資源簡介:Reed-Solomon碼(簡稱RS碼)是一種具有很強糾正突發和隨機錯誤能力的信道編碼方式,在深空通信、移動通信、磁盤陣列以及數字視頻廣播(DVB)等系統中具有廣泛的應用。 本文簡要介紹了有限域基本運算的算法和常用的RS編碼算法,分析了改進后的Euclid算法和改進后的...
上傳時間: 2013-06-11
上傳用戶:奇奇奔奔
資源簡介: 本文對于全并行Viterbi譯碼器的設計及其FPGA實現方案進行了研究,并最終將用FPGA實現的譯碼器嵌入到某數字通信系統之中。 首先介紹了卷積碼及Viterbi譯碼算法的基本原理,并對卷積碼的糾錯性能進行了理論分析。接著介紹了Viterbi譯碼器各個模塊實現的...
上傳時間: 2013-07-30
上傳用戶:13913148949
資源簡介:數字信息在有噪聲的信道中傳輸時,受到噪聲的影響,誤碼總是不可避免的。根據香農信息理論,只要使Es/N0足夠大,就可以達到任意小的誤碼率。采用差錯控制編碼,即信道編碼技術,可以在一定的Es/N0條件下有效地降低誤碼率。按照對信息元處理方式不同,信道編碼...
上傳時間: 2013-06-24
上傳用戶:lingduhanya
資源簡介:本文以某型號接收機的應用為背景,主要論述了如何實現基于FPGA的參數化的Viterbi譯碼器的知識產權(IP)核。文中詳細論述了譯碼器的內部結構、VerilogHDL(硬件描述語言)實現、仿真測試等。這些可變的參數包括:碼型、ACS(加比選)單元的數目、軟判決比特數、回溯...
上傳時間: 2013-04-24
上傳用戶:waizhang
資源簡介:LDPC碼以其接近Shannon極限的優異性能在編碼界引起了轟動,成為研究的熱點。隨著研究的不斷深入和技術的發展,目前,LDPC碼已經被多個通信系統定為信道編碼方案,并被應用到第二代數字視頻廣播衛星(DVB—S2)通信系統中。由于LDPC碼譯碼過程中所涉及的數據量龐...
上傳時間: 2013-04-24
上傳用戶:1234567890qqq
資源簡介:可靠通信要求消息從信源到信宿盡量無誤傳輸,這就要求通信系統具有很好的糾錯能力,如使用差錯控制編碼。自仙農定理提出以來,先后有許多糾錯編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優異的糾錯性能成為通信界...
上傳時間: 2013-04-24
上傳用戶:ziyu_job1234
資源簡介:卷積Turbo碼因其優異的糾錯性能越來越受人門的關注,而編碼器和譯碼器是編碼理論實際應用的重點和難點。論文根據IEEE802.16e標準,以低時延、高吞吐量、支持高時鐘頻率、參數可配置為目標,對卷積Turbo碼編碼器和譯碼器的FPG...
上傳時間: 2013-05-19
上傳用戶:cuibaigao
資源簡介:針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Tu...
上傳時間: 2013-10-28
上傳用戶:d815185728
資源簡介:針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Tu...
上傳時間: 2013-10-08
上傳用戶:回電話#
資源簡介:大學vhdl語言實驗大全,基于max-plus2平臺,內有8-3譯碼器,8位加法器,數字鐘,數碼顯示,74ls138,8,4位計數器,d,rs觸發器,加法器,交通燈等,此原碼基于長江大學可編程器件實驗箱,如要運行在其他平臺上需要重新定義管腳
上傳時間: 2013-12-23
上傳用戶:qiaoyue
資源簡介:本應用筆記的目的是說明如何配置和使用端口 I/O 交叉開關譯碼器
上傳時間: 2017-11-06
上傳用戶:szcyclone
資源簡介:內置譯碼器的步進電機微步進驅動芯片
上傳時間: 2013-06-07
上傳用戶:eeworm
資源簡介:譯碼器,編碼器,數據選擇器,電子開關,電源分冊
上傳時間: 2013-06-11
上傳用戶:eeworm
資源簡介:集成A\D和D\A轉換器應用技術
上傳時間: 2013-07-19
上傳用戶:eeworm
資源簡介:A/D和D/A轉換器應用手冊
上傳時間: 2013-04-15
上傳用戶:eeworm
資源簡介:變頻器應用手冊
上傳時間: 2013-05-26
上傳用戶:eeworm
資源簡介:ADS集成開發環境及EasyJTAG仿真器應用
上傳時間: 2013-07-10
上傳用戶:wengtianzhu
資源簡介:專輯類-實用電子技術專輯-385冊-3.609G 集成A\D和D\A轉換器應用技術-569頁-9.7M.pdf
上傳時間: 2013-05-23
上傳用戶:kaka
資源簡介:專輯類-實用電子技術專輯-385冊-3.609G 變頻器應用手冊-682頁-12.0M.pdf
上傳時間: 2013-04-24
上傳用戶:chongcongying