亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

您現在的位置是:蟲蟲下載站 > 資源下載 > 教程資料 > Xilinx FPGA全局時鐘資源的使用方法

Xilinx FPGA全局時鐘資源的使用方法

  • 資源大小:25 K
  • 上傳時間: 2014-01-01
  • 上傳用戶:dengxindieying
  • 資源積分:2 下載積分
  • 標      簽: Xilinx FPGA 全局時鐘資源

資 源 簡 介

目前,大型設計一般推薦使用同步時序電路。同步時序電路基于時鐘觸發沿設計,對時鐘的周期、占空比、延時和抖動提出了更高的要求。為了滿足同步時序設計的要求,一般在FPGA設計中采用全局時鐘資源驅動設計的主時鐘,以達到最低的時鐘抖動和延遲。 FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元 (IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜設計的需要,Xilinx的FPGA中集成的專用時鐘資源與數字延遲鎖相環(DLL)的數目不斷增加,最新的 Virtex II器件最多可以提供16個全局時鐘輸入端口和8個數字時鐘管理模塊(DCM)。與全局時鐘資源相關的原語常用的與全局時鐘資源相關的Xilinx器件原語包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如圖1所示。

 

相 關 資 源

主站蜘蛛池模板: 张北县| 马边| 平昌县| 贵溪市| 扎兰屯市| 博白县| 温宿县| 贺兰县| 乌鲁木齐县| 南陵县| 冀州市| 凌云县| 苏州市| 芜湖县| 山丹县| 石阡县| 静宁县| 黄骅市| 九江市| 张家川| 麻阳| 克山县| 芦溪县| 安塞县| 海阳市| 凤冈县| 湘阴县| 蓬溪县| 方正县| 滨州市| 民权县| 安泽县| 资阳市| 达日县| 雅江县| 阿克苏市| 通江县| 揭东县| 塔城市| 旅游| 隆尧县|