對于利用LabVIEW FPGA實現(xiàn)RIO目標(biāo)平臺上的定制硬件的工程師與開發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴展的代碼模塊?;谝呀?jīng)驗證的設(shè)計進(jìn)行代碼模塊開發(fā),將使現(xiàn)有IP在未來應(yīng)用中得到更好的復(fù)用,也可以使在不同開發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用
資源簡介:對于利用LabVIEW FPGA實現(xiàn)RIO目標(biāo)平臺上的定制硬件的工程師與開發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴展的代碼模塊。基于已經(jīng)驗證的設(shè)計進(jìn)行代碼模塊開發(fā),將使現(xiàn)有IP在未來應(yīng)用中得到更好的復(fù)用,也可以使在不同開發(fā)...
上傳時間: 2013-11-20
上傳用戶:lnnn30
資源簡介:對于利用LabVIEW FPGA實現(xiàn)RIO目標(biāo)平臺上的定制硬件的工程師與開發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴展的代碼模塊?;谝呀?jīng)驗證的設(shè)計進(jìn)行代碼模塊開發(fā),將使現(xiàn)有IP在未來應(yīng)用中得到更好的復(fù)用,也可以使在不同開發(fā)...
上傳時間: 2013-10-14
上傳用戶:xiaodu1124
資源簡介:使用LabVIEW FPGA模塊和可重新配置I_O設(shè)備開發(fā)測量與控制應(yīng)用
上傳時間: 2013-12-09
上傳用戶:busterman
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核Nios II,構(gòu)成可編程片上系統(tǒng)(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核Nios II,構(gòu)成可編程片上系統(tǒng)(SOPC),利用...
上傳時間: 2013-12-22
上傳用戶:forzalife
資源簡介:FPGA 8051單片機IP核。This is version 1.3 of the MC8051 IP core
上傳時間: 2015-06-12
上傳用戶:waitingfy
資源簡介:DMA VHDL 設(shè)計IP核經(jīng)常遇到大數(shù)據(jù)交換要用DMA,本IP核來自開源組織,免費開源版
上傳時間: 2013-12-12
上傳用戶:lixinxiang
資源簡介:可用于FPGA的DSP IP核,嵌入式必備
上傳時間: 2013-12-15
上傳用戶:ruixue198909
資源簡介:該文檔為驅(qū)控一體伺服系統(tǒng)的FPGA模塊設(shè)計與應(yīng)用詳解資料,講解的還不錯,感興趣的可以下載看看…………………………
上傳時間: 2021-10-24
上傳用戶:XuVshu
資源簡介:本文介紹了一個基于CPLD/FPGA的嵌入式IP核設(shè)計。論文在闡述可編程邏輯器件及其發(fā)展趨勢的基礎(chǔ)上,探討了知識產(chǎn)權(quán)復(fù)用理念,MCU的復(fù)雜化設(shè)計以及數(shù)字信號傳輸與處理的速度要求。結(jié)合國內(nèi)外對CPLD/FPGA的使用現(xiàn)狀,引出了在CPLD/FPGA上開發(fā)嵌入式模塊程序的...
上傳時間: 2013-07-05
上傳用戶:隱界最新
資源簡介:本書系統(tǒng)講解通信網(wǎng)絡(luò)領(lǐng)域Xilinx FPGA內(nèi)部的IP硬核。以流行的Xilinx Virtex-6型號芯片舉例,涵蓋Xilinx FPGA在通信領(lǐng)域主流的IP核,闡述Xilinx FPGA時鐘資源和DCM、PLL和MMCM時鐘管理器的特性和使用方法;介紹基于Block RAM資源生成ROM、RAM、FIFO和CAM核...
上傳時間: 2022-06-11
上傳用戶:
資源簡介:隨著雷達(dá)信號處理技術(shù)的不斷發(fā)展,通用化、系統(tǒng)化、模塊化的設(shè)計標(biāo)準(zhǔn)日益受到人們的重視,而FPGA和可復(fù)用IP核技術(shù)的發(fā)展使之成為可能。文中從三個方面進(jìn)行IP內(nèi)核的開發(fā),一是采用硬件描述語言實現(xiàn)雷達(dá)信號處理IP核設(shè)計;二...
上傳時間: 2013-05-21
上傳用戶:tccc
資源簡介:關(guān)于FPGA在vivado2018上設(shè)計Turbo編碼的IP核應(yīng)用說明文檔
上傳時間: 2019-08-28
上傳用戶:xwlsuperman
資源簡介:NI-LabVIEW FPGA入門指南.pdfLabVIEW FPGA入門指南 發(fā)布日期:?九月 25, 2014 概覽 NI LabVIEW FPGA模塊可讓您 在FPGA芯片中以 圖形化方式開發(fā)數(shù)字 電路。觀看以下視 頻,了解如何使用 LabVIEW FPGA進(jìn)行編程以 及使用模擬和數(shù)字 I/O來實現(xiàn)基本任 務(wù)。 目...
上傳時間: 2022-02-18
上傳用戶:得之我幸78
資源簡介:隨著計算機及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活...
上傳時間: 2013-06-30
上傳用戶:nanfeicui
資源簡介:單片微型計算機(單片機)是將微處理器CPU、程序存儲器、數(shù)據(jù)存儲器、定時/計數(shù)器、輸入/輸出并行接口等集成在一起。由于單片機具有專門為嵌入式系統(tǒng)設(shè)計的體系結(jié)構(gòu)與指令系統(tǒng),所以它最能滿足嵌入式系統(tǒng)的應(yīng)用要求。Intel公司生產(chǎn)的MCS-51系列單片機是我國目前...
上傳時間: 2013-06-21
上傳用戶:stampede
資源簡介:單片微型計算機(單片機)是將微處理器CPU、程序存儲器、數(shù)據(jù)存儲器、定時/計數(shù)器、輸入/輸出并行接口等集成在一起。由于單片機具有專門為嵌入式系統(tǒng)設(shè)計的體系結(jié)構(gòu)與指令系統(tǒng),所以它最能滿足嵌入式系統(tǒng)的應(yīng)用要求。Intel公司生產(chǎn)的MCS-51系列單片機是我國目前...
上傳時間: 2013-04-24
上傳用戶:1417818867
資源簡介:ALTERA的FPGA的IP核的源代碼,為使用ALTERA的FPGA的相關(guān)設(shè)計提供參考.
上傳時間: 2015-04-18
上傳用戶:ruan2570406
資源簡介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實現(xiàn)的主流技術(shù)。流片風(fēng)險與費用增加、上市時間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計服務(wù)者和芯片集成者三個層次。SOC設(shè)計已走向基于IP集成的平臺設(shè)計階段,經(jīng)過嚴(yán)格驗證質(zhì)量可靠的IP核成為...
上傳時間: 2013-06-12
上傳用戶:mqien
資源簡介:當(dāng)前,片上系統(tǒng)(SOC)已成為系統(tǒng)實現(xiàn)的主流技術(shù)。流片風(fēng)險與費用增加、上市時間壓力加大、產(chǎn)品功能愈加復(fù)雜等因素使得SOC產(chǎn)業(yè)逐漸劃分為IP提供者、SOC設(shè)計服務(wù)者和芯片集成者三個層次。SOC設(shè)計已走向基于IP集成的平臺設(shè)計階段,經(jīng)過嚴(yán)格驗證質(zhì)量可靠的IP核成為...
上傳時間: 2013-04-24
上傳用戶:rockjablew
資源簡介:關(guān)于FPGA的一些常識及含IP核的VHDL設(shè)計源代碼。
上傳時間: 2013-09-03
上傳用戶:tsfh
資源簡介:基于FPGA的GPIB接口IP核的研究與設(shè)計
上傳時間: 2013-11-04
上傳用戶:bensonlly
資源簡介:本課題是在課題組已實現(xiàn)的高速串行通信平臺的基礎(chǔ)上,進(jìn)一步引伸,設(shè)計開源的PCI軟核通信模塊替代Xilinx公司提供的LogiCORE PCI核,力求在從模式下,做到占用資源更少,傳輸速度更快,也為以后實現(xiàn)更完整的功能提供平臺。 本文以此為背景,基于FPGA平臺,搭建...
上傳時間: 2013-04-24
上傳用戶:sc965382896
資源簡介:結(jié)合視頻壓縮的理論以及IP核設(shè)計中對于仿真驗證的要求,本文設(shè)計了視頻壓縮IP核FPGA仿真驗證平臺.其硬件子平臺以Xilinx公司XC2V3000為核心,針對視頻壓縮IP核應(yīng)用仿真要求設(shè)計外圍電路,構(gòu)建一個視頻壓縮IP核的硬件仿真原型,采用運行于上位機上的控制和驅(qū)動軟件...
上傳時間: 2013-05-31
上傳用戶:ikemada
資源簡介:隨著 EDA 技術(shù)及微電子技術(shù)的飛速發(fā)展,現(xiàn)場可編程門陣列(Field Programmable Gate Array,簡稱 FPGA)的性能有了大幅度的提高,F(xiàn)PGA的設(shè)計水平也達(dá)到了一個新的高度?;贔PGA的嵌入式系統(tǒng)設(shè)計為現(xiàn)代電子產(chǎn)品設(shè)計帶來了更大的靈活性,以Nios Ⅱ軟核處理器為核...
上傳時間: 2013-06-12
上傳用戶:yx007699
資源簡介:設(shè)計了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優(yōu)化內(nèi)部的結(jié)構(gòu),通過采用流水線技術(shù)、指令映射技術(shù)、指令預(yù)取技術(shù)、微代碼技術(shù)等極大的提高了IP核的工作速度,使IP核在100MHz時鐘下,能夠單周期執(zhí)行一條指令。本設(shè)計使用Modelsim軟件完成了功...
上傳時間: 2013-11-02
上傳用戶:gundan
資源簡介:通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設(shè)計.所設(shè)計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數(shù)配置便可以驅(qū)動LCD1602/LCD12864模塊實現(xiàn)字符或圖形的實時顯...
上傳時間: 2014-06-23
上傳用戶:hasan2015
資源簡介:針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現(xiàn)了擴頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實現(xiàn)方法,推導(dǎo)出一種簡便的引...
上傳時間: 2013-11-06
上傳用戶:liu123
資源簡介:介紹一款基于SOPC的TFT-LCD觸控屏控制器IP核的設(shè)計與實現(xiàn)。采用Verilog HDL作控制器的模塊設(shè)計,并用ModelSim仿真測試,驗證其正確性;利用嵌入式SOPC開發(fā)工具,在開發(fā)板上完成觸控屏顯示驅(qū)動及其控制模塊的系統(tǒng)設(shè)計,給出系統(tǒng)硬、軟件設(shè)計,實現(xiàn)TFT-LCD觸控...
上傳時間: 2013-12-24
上傳用戶:sdq_123
資源簡介:基于FPGA的GPIB接口IP核的研究與設(shè)計
上傳時間: 2013-10-19
上傳用戶:wudu0932