DMA VHDL 設計IP核經常遇到大數據交換要用DMA,本IP核來自開源組織,免費開源版
資源簡介:DMA VHDL 設計IP核經常遇到大數據交換要用DMA,本IP核來自開源組織,免費開源版
上傳時間: 2013-12-12
上傳用戶:lixinxiang
資源簡介:棧(stack)是程序設計過程中經常遇到朝氣一種數據結構形式,它對于數據的存放和操作有下面這樣的特點: 1) 它只有一個對數據進行存入和取出的端口; 2) 后進者先出,即最后被存入的數據將首先被取出。其形式很象一種存儲硬幣的小容器,每次只可以從頂端壓入一...
上傳時間: 2013-12-03
上傳用戶:225588
資源簡介:VHDL中IP核之參數化觸發器中文使用介紹
上傳時間: 2014-01-16
上傳用戶:宋桃子
資源簡介:VHDL中IP核之參數化加減法器中文使用介紹
上傳時間: 2014-01-15
上傳用戶:cursor
資源簡介:當前,隨著電子技術的飛速發展,智能化系統中需要傳輸的數據量日益增大,要求數據傳送的速度也越來越快,傳統的數據傳輸方式已無法滿足目前的要求。在此前提下,采用高速數據傳輸技術成為必然,DMA(直接存儲器訪問)技術就是較理想的解決方案之一,能夠滿足信...
上傳時間: 2013-05-16
上傳用戶:希醬大魔王
資源簡介:對于利用LabVIEW FPGA實現RIO目標平臺上的定制硬件的工程師與開發人員,他們可以很容易地利用所推薦的組件設計構建適合其應用的、可復用且可擴展的代碼模塊。基于已經驗證的設計進行代碼模塊開發,將使現有IP在未來應用中得到更好的復用,也可以使在不同開發...
上傳時間: 2013-11-20
上傳用戶:lnnn30
資源簡介:對于利用LabVIEW FPGA實現RIO目標平臺上的定制硬件的工程師與開發人員,他們可以很容易地利用所推薦的組件設計構建適合其應用的、可復用且可擴展的代碼模塊。基于已經驗證的設計進行代碼模塊開發,將使現有IP在未來應用中得到更好的復用,也可以使在不同開發...
上傳時間: 2013-10-14
上傳用戶:xiaodu1124
資源簡介:單片微型計算機(單片機)是將微處理器CPU、程序存儲器、數據存儲器、定時/計數器、輸入/輸出并行接口等集成在一起。由于單片機具有專門為嵌入式系統設計的體系結構與指令系統,所以它最能滿足嵌入式系統的應用要求。Intel公司生產的MCS-51系列單片機是我國目前...
上傳時間: 2013-06-21
上傳用戶:stampede
資源簡介:單片微型計算機(單片機)是將微處理器CPU、程序存儲器、數據存儲器、定時/計數器、輸入/輸出并行接口等集成在一起。由于單片機具有專門為嵌入式系統設計的體系結構與指令系統,所以它最能滿足嵌入式系統的應用要求。Intel公司生產的MCS-51系列單片機是我國目前...
上傳時間: 2013-04-24
上傳用戶:1417818867
資源簡介:關于FPGA的一些常識及含IP核的VHDL設計源代碼。
上傳時間: 2013-09-03
上傳用戶:tsfh
資源簡介:摘要 探討了IP 核的驗證與測試的方法及其和 VHDL語言在 IC 設計中的應用 并給出了其在RISC8 框架 CPU 核中的下載實例.
上傳時間: 2014-07-11
上傳用戶:lunshaomo
資源簡介:關于FPGA的一些常識及含IP核的VHDL設計源代碼。
上傳時間: 2013-12-11
上傳用戶:xmsmh
資源簡介:隨著計算機及其外圍設備的發展,傳統的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活...
上傳時間: 2013-06-30
上傳用戶:nanfeicui
資源簡介:當前,片上系統(SOC)已成為系統實現的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為...
上傳時間: 2013-06-12
上傳用戶:mqien
資源簡介:本文介紹了一個基于CPLD/FPGA的嵌入式IP核設計。論文在闡述可編程邏輯器件及其發展趨勢的基礎上,探討了知識產權復用理念,MCU的復雜化設計以及數字信號傳輸與處理的速度要求。結合國內外對CPLD/FPGA的使用現狀,引出了在CPLD/FPGA上開發嵌入式模塊程序的...
上傳時間: 2013-07-05
上傳用戶:隱界最新
資源簡介:結合視頻壓縮的理論以及IP核設計中對于仿真驗證的要求,本文設計了視頻壓縮IP核FPGA仿真驗證平臺.其硬件子平臺以Xilinx公司XC2V3000為核心,針對視頻壓縮IP核應用仿真要求設計外圍電路,構建一個視頻壓縮IP核的硬件仿真原型,采用運行于上位機上的控制和驅動軟件...
上傳時間: 2013-05-31
上傳用戶:ikemada
資源簡介:當前,片上系統(SOC)已成為系統實現的主流技術。流片風險與費用增加、上市時間壓力加大、產品功能愈加復雜等因素使得SOC產業逐漸劃分為IP提供者、SOC設計服務者和芯片集成者三個層次。SOC設計已走向基于IP集成的平臺設計階段,經過嚴格驗證質量可靠的IP核成為...
上傳時間: 2013-04-24
上傳用戶:rockjablew
資源簡介:數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一。常用的實現高速數字信號處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實現能力強、速度快、設計靈活性好等眾多優點,尤其在并行信號處理能力方面比DSP更具優勢。在信號處理領域,經常需要對多路...
上傳時間: 2013-07-07
上傳用戶:小火車啦啦啦
資源簡介:設計了一款基于Avalon總線的8051MCU IP核。它支持MCS-51指令集,優化內部的結構,通過采用流水線技術、指令映射技術、指令預取技術、微代碼技術等極大的提高了IP核的工作速度,使IP核在100MHz時鐘下,能夠單周期執行一條指令。本設計使用Modelsim軟件完成了功...
上傳時間: 2013-11-02
上傳用戶:gundan
資源簡介:本文介紹了利用EDA技術設計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經過驗證獲得了滿意的效果。
上傳時間: 2013-10-28
上傳用戶:標點符號
資源簡介:本文介紹了利用EDA技術設計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經過驗證獲得了滿意的效果。
上傳時間: 2013-11-14
上傳用戶:qq1604324866
資源簡介:用VHDL語言進行MCS-51兼容單片機IP核開發 ?
上傳時間: 2013-10-28
上傳用戶:nem567397
資源簡介: QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
上傳時間: 2014-12-28
上傳用戶:fghygef
資源簡介:基于FPGA的GPIB接口IP核的研究與設計
上傳時間: 2013-11-04
上傳用戶:bensonlly
資源簡介:以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的DDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的DDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用...
上傳時間: 2013-11-06
上傳用戶:songkun
資源簡介:介紹一款基于SOPC的TFT-LCD觸控屏控制器IP核的設計與實現。采用Verilog HDL作控制器的模塊設計,并用ModelSim仿真測試,驗證其正確性;利用嵌入式SOPC開發工具,在開發板上完成觸控屏顯示驅動及其控制模塊的系統設計,給出系統硬、軟件設計,實現TFT-LCD觸控...
上傳時間: 2013-12-24
上傳用戶:sdq_123
資源簡介:介紹了SoPC(System on a Programmable Chip)系統的概念和特點,給出了基于PLB總線的異步串行通信(UART)IP核的硬件設計和實現。通過將設計好的UART IP核集成到SoPC系統中加以驗證,證明了所設計的UART IP核可以正常工作。該設計方案為其他基于SoPC系統IP核...
上傳時間: 2013-11-12
上傳用戶:894448095
資源簡介:定制簡單LED的IP核的設計源代碼
上傳時間: 2013-10-19
上傳用戶:gyq
資源簡介: QuartusII中利用免費IP核的設計 作者:雷達室 以設計雙端口RAM為例說明。 Step1:打開QuartusII,選擇File—New Project Wizard,創建新工程,出現圖示對話框,點擊Next;
上傳時間: 2013-10-18
上傳用戶:909000580
資源簡介:基于FPGA的GPIB接口IP核的研究與設計
上傳時間: 2013-10-19
上傳用戶:wudu0932