真序擴頻通信系統的SYSTEMVIEW信真及其FPGA實現發送端設計
標簽: SYSTEMVIEW FPGA 發送
上傳時間: 2013-08-28
上傳用戶:debuchangshi
cpld與單片機8051的通信的設計方法 以及cpld和單片機的端口對應
標簽: cpld 8051 單片機 通信
上傳時間: 2013-09-01
上傳用戶:wettetw
FPGAadvantage61Crack.rar is for MentorGraphics高端設計工具FPGAAdvantage
標簽: FPGAAdvantage 高端 設計工具
上傳時間: 2013-09-03
上傳用戶:黃蛋的蛋黃
Allegro 里面如何在端接匹配的情況下調等長線
標簽: Allegro 端接 等長線
上傳時間: 2013-09-06
上傳用戶:gdgzhym
單端雙極輸入信號的推薦電路如圖 1 所示。Vs+ 是放大器的電源;負電源輸入接地。VIN 為輸入信號源,其表現為一個在接地電位(±0 V)附近擺動的接地參考信號,從而形成一個雙極信號。RG 和 RF 為放大器的主增益設置電阻。VOUT+和 VOUT- 為 ADC 的差動輸出信號。它們的相位差為 180o,并且電平轉換為VOCM。
標簽: ADC 輸入電壓 單電源 差動放大器
上傳時間: 2013-10-31
上傳用戶:15527161163
圖1所示電路可將高頻單端輸入信號轉換為平衡差分信號,用于驅動16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅動ADC,最大限度提升AD7626的高頻輸入信號音性能。此器件組合的真正優勢在于低功耗、高性能
標簽: MSPS 7626 ADC AD
上傳時間: 2013-10-21
上傳用戶:佳期如夢
帶有異步復位端的D觸發器#2
標簽: 異步復位 D觸發器
上傳時間: 2014-12-23
上傳用戶:caiqinlin
本設計通過采用分割電容陣列對DAC進行優化,在減小了D/A轉換開關消耗的能量、提高速度的基礎上,實現了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數轉換器。使用cadence spectre 工具進行仿真,仿真結果表明,設計的D/A轉換器和比較器等電路滿足10-bit A/D 轉換的要求,逐次逼近A/D轉換器可以正常工作。
標簽: bit SAR ADC 10
上傳時間: 2013-11-21
上傳用戶:chukeey
針對圖像占用空間大,特征表示時維數較高等的缺點,系統介紹了主成分分析(PCA)的基本原理。提出了利用PCA進行圖像數據壓縮與重建的基本模型。實驗結果表明,利用PCA能有效的減少數據的維數,進行特征提取,實現圖像壓縮,同時并根據實際需要重建圖像。
標簽: 主成分分析 圖像壓縮
上傳時間: 2013-10-29
上傳用戶:JGR2013
三端穩壓器,主要有兩種,一種輸出電壓是固定的,稱為固定輸出三端穩壓器,另一種輸出電壓是可調的,稱為可調輸出三端穩壓器,其基本原理相同,均采用串聯型穩壓電路。在線性集成穩壓器中,由于三端穩壓器只有三個引出端子,具有外接元件少,使用方便,性能穩定,價格低廉等優點,因而得到廣泛應用。
標簽: 三端穩壓器 性能
上傳用戶:qwe1234
蟲蟲下載站版權所有 京ICP備2021023401號-1