亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

仿真建模

  • 基于FPGA的電壓波動與閃變測量的數(shù)字化實現(xiàn)研究.rar

    隨著我國工業(yè)和國民經濟的快速發(fā)展,電網負荷急劇增加,特別是沖擊性、非線性負荷所占比重不斷加大,使得供電電壓發(fā)生波動和閃變,嚴重影響著電網的電能質量。根據(jù)國際電工委員會(IEC)電磁兼容(EMC)標準IEC61000-3-7以及國標GB12326-2000,電壓波動和閃變己成為衡量電能質量的重要指標。 電壓波動和閃變作為衡量電能質量的重要指標,能更直接、迅速地反映出電網的供電質量。然而,目前國內還沒有很好的電壓波動與閃變測量的數(shù)字信號處理方法。為此,論文在深入研究電壓波動和閃變測量技術的基礎上,提出一種基于Simulink/DSP Builder的數(shù)字信號處理的FPGA設計方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉化成通用的硬件描述語言VHDL文件,避免了VHDL語言手動編寫系統(tǒng)的煩瑣過程,從而能夠將更多精力集中于系統(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢,同時也能夠發(fā)揮FPGA并行執(zhí)行速度快、測量精度高的優(yōu)點。 論文首先介紹了電壓波動和閃變的基木概念、特征量,闡述了電壓波動與閃變的測量原理,分析比較了現(xiàn)有測量方法和裝置的特點和優(yōu)劣。然后依據(jù)電壓波動與閃變測量的IEC標準以及國家標準,在對電壓波動與閃變測量模擬仿真的基礎上研究其數(shù)字化實現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設計電壓波動與閃變測量系統(tǒng)的數(shù)字模型。同時在ModelSim SE6.1d軟件下進行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設計軟件QuartusⅡ6.0下進行了系統(tǒng)時序仿真。 仿真結果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號處理的FPGA設計方案,設計簡單、快捷高效,能夠滿足電壓波動和閃變測量最初的系統(tǒng)設計要求,為進一步從事電壓波動和閃變測量研究提供了一種全新的設計理念,具有一定的理論與現(xiàn)實意義。

    標簽: FPGA 電壓波動 測量

    上傳時間: 2013-07-10

    上傳用戶:笨小孩

  • 基于FPGA的模糊PID控制算法的研究及實現(xiàn).rar

    PID算法自從問世以來,一直受到廣泛的關注。隨著現(xiàn)代控制理論及智能控制技術的發(fā)展,PID算法也得到了長足的發(fā)展。結合傳統(tǒng)的PID控制算法,針對特定的控制領域,出現(xiàn)了一些新的控制算法,模糊PID控制算法就是在此基礎上漸漸形成并凸顯其控制特色。 同時隨著微電子技術的發(fā)展,現(xiàn)場可編程邏輯器件FPGA的發(fā)展及其EDA技術的日漸成熟,為集成控制芯片開拓了廣闊的發(fā)展空間。FPGA的發(fā)展為基于硬件的算法模塊的實現(xiàn)提供了可能性,同時節(jié)省了外圍的電路,使算法模塊的集成度大大提高。 本文針對當前國內外在算法研究方面的熱點問題,對模糊PID算法進行了深入的分析和研究。通過對汽輪機調節(jié)系統(tǒng)的結構分析,對其進行了數(shù)學建模。采用某汽輪機的實際設計運行參數(shù),利用Matlab仿真軟件,對該汽輪機的數(shù)學模型進行了甩負荷動態(tài)特性仿真。仿真結果表明,模糊PID可以更好地解決汽輪發(fā)電機組在甩負荷過程中由于機組轉子飛升量太大而導致危急保安裝置動作,使得汽輪發(fā)電機組意外停機的問題,能夠保證汽輪發(fā)電機組在意外甩負荷時機組正常的機械運轉。根據(jù)模糊控制理論的特點及EDA技術和FPGA可編程邏輯器件的發(fā)展現(xiàn)狀,提出了在FPGA上實現(xiàn)模糊PID算法的具體實現(xiàn)方案。在綜合分析算法特性的基礎上,選擇Altera公司生產的CycloneⅡ系列中的EP2C35F672C6作為目標芯片,利用分層模塊化設計思想,在Altera公司提供的QuartusⅡ開發(fā)環(huán)境中,利用原理圖設計輸入和VHDL設計輸入相結合的方式實現(xiàn)了模糊PID控制算法,同時分別對實現(xiàn)的各個功能模塊和整個算法模塊進行了功能時序仿真。根據(jù)仿真結果分析,該設計實現(xiàn)了的模糊PID控制功能。 該控制算法模塊的FPGA實現(xiàn)很好的避免了因CPU或者其它問題導致算法程序跑飛、程序死循環(huán)、復位不可靠等問題,提高了控制的可靠性。同時加強了模塊的通用性,減少了系統(tǒng)硬件開發(fā)周期,節(jié)省了外圍設備的電路,降低了設計開發(fā)成本。

    標簽: FPGA PID 模糊

    上傳時間: 2013-07-21

    上傳用戶:thinode

  • IIR數(shù)字濾波器優(yōu)化設計及FPGA仿真驗證.rar

    IIR數(shù)字濾波器是沖激響應為無限長的一類數(shù)字濾波器,是電子、通信及信號處理領域的重要研究內容,國內外學者對IIR數(shù)字濾波器的優(yōu)化設計進行了大量研究。其中,進化算法優(yōu)化設計IIR數(shù)字濾波器雖然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工魚群算法的IIR數(shù)字濾波器優(yōu)化設計也取得了較好的效果。但這些方法都是將多目標優(yōu)化問題轉化為單目標優(yōu)化問題,這種方法是將每個目標賦一個權值,然后將這些賦了權值的目標相加,把相加的結果作為目標函數(shù),在此基礎上尋找目標函數(shù)的最小值,這樣做造成的問題是可能將其中的任何一種滿足目標函數(shù)值最小的情況作為最優(yōu)解,但實際上得到的不一定是最優(yōu)解。也就是說,單目標的方法難以區(qū)分哪一種情況為最優(yōu)解,這樣的尋優(yōu)模型從理論上來說是難以得到最優(yōu)解的。另外,在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解。針對這些問題,本文在研究傳統(tǒng)遺傳算法、進化規(guī)劃算法以及量子遺傳算法的IIR數(shù)字濾波器優(yōu)化設計的基礎上,將重點研究IIR數(shù)字濾波器的粒子進化規(guī)劃優(yōu)化、遺傳多目標優(yōu)化以及量子多目標優(yōu)化。另外,由于在通信系統(tǒng)中IIR數(shù)字濾波器有廣泛應用,并且大量采用FPGA實現(xiàn),多目標優(yōu)化方法得到的濾波器性能也值得驗證,因此,對多目標優(yōu)化方法得到的IIR數(shù)字濾波器系數(shù)進行FPGA仿真驗證有重要的現(xiàn)實意義。 @@ 論文的主要工作及研究成果具體如下: @@ 1.分析IIR數(shù)字濾波器的數(shù)學模型及其優(yōu)化設計的參數(shù);針對低通IIR數(shù)字濾波器,采用遺傳算法及量子遺傳算法對其進行優(yōu)化設計,并給出相應的仿真結果及分析。 @@ 2.針對使用進化規(guī)劃算法優(yōu)化設計IIR數(shù)字濾波器時容易陷入局部極值的問題,研究粒子進化規(guī)劃算法,并將其應用于IIR數(shù)字濾波器的優(yōu)化設計,該算法將粒子群優(yōu)化算法與進化規(guī)劃算法相結合,繼承了粒子群算法局部搜索能力強和進化規(guī)劃算法遺傳父代優(yōu)良基因能力強的優(yōu)點。將這種新的粒子進化規(guī)劃算法應用于IIR低通、高通、帶通、帶阻數(shù)字濾波器的優(yōu)化設計,顯示了較好的效果。 @@ 3.優(yōu)化設計IIR數(shù)字濾波器時,通常將多目標轉化為單目標的優(yōu)化問題,這種方法雖然設計簡單,但是在將多目標轉化為單目標時,各個目標的權值難以確定,而且最終只能得到唯一解,不能提供更多的有效解給決策者。針對常 用基于單目標優(yōu)化算法的不足,在分析IIR數(shù)字濾波器優(yōu)化模型和待優(yōu)化參數(shù)的基礎上,本文研究遺傳算法的IIR數(shù)字濾波器多目標優(yōu)化設計方法,該方法將多個目標值直接映射到適應度函數(shù)中,通過比較函數(shù)值的占優(yōu)關系來搜索問題的有效解集,使用這種方法可以求得一組有效解,并且將多目標轉化為單目標的優(yōu)化方法得到的唯一解也能被包括在這一組有效解中。@@ 4.將量子遺傳算法應用于IIR數(shù)字濾波器多目標優(yōu)化設計,研究量子遺傳算法的IIR數(shù)字濾波器多目標優(yōu)化設計方法,并將優(yōu)化結果與傳統(tǒng)遺傳算法的多目標優(yōu)化方法進行了比較。仿真結果表明,在對同一種濾波器進行優(yōu)化設計時,使用該方法得到的結果通帶波動更小,過渡帶更窄,阻帶衰減也更大。 @@ 5.針對IIR數(shù)字濾波器的硬件實現(xiàn)問題,在對IIR數(shù)字濾波器的結構特征進行分析的基礎上,分別采用遺傳多目標優(yōu)化方法量子多目標方法優(yōu)化設計IIR數(shù)字濾波器的系數(shù),然后針對兩組系數(shù)進行了FPGA( Field-Programmable GateArray,現(xiàn)場可編程門陣列)仿真驗證,并對兩種結果進行了對比分析。 @@關鍵詞:IIR數(shù)字濾波器;優(yōu)化設計

    標簽: FPGA IIR 數(shù)字濾波器

    上傳時間: 2013-06-09

    上傳用戶:熊少鋒

  • FPGA內全數(shù)字延時鎖相環(huán)的設計.rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設計和模擬設計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數(shù)字延時鎖相環(huán)(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數(shù)字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數(shù)。在設計中,用Verilog-XL對部分電路進行數(shù)字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現(xiàn)時鐘占空比調節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數(shù)字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • ICD2仿真燒寫器--USB驅動程序.rar

    ICD2仿真燒寫器--USB驅動程序。。

    標簽: ICD2 USB 仿真

    上傳時間: 2013-07-29

    上傳用戶:20160811

  • 基于FPGA的PID智能控制器的研究.rar

    工業(yè)生產過程往往具有非線性、不確定性,難以建立精確的數(shù)學模型。應用常規(guī)的PID控制器難以達到理想的控制效果。作為的重要分支,人工神經網絡具有良好的非線性映射能力和高度的并行信息處理能力,已成為非線性系統(tǒng)建模、辨識和控制中常用的理論和方法。其中,神經元具有很強的信息綜合、學習記憶、自學習和自適應能力,可以處理那些難以用模型和規(guī)則描述的過程,將神經元與PID結合,應用到實際的控制中,可以在線調整PID的參數(shù),使系統(tǒng)具有較強的抗干擾能力、自適應能力和較好的魯棒性。 目前,人工神經網絡的研究主要是神經網絡的理論研究、神經網絡的應用研究和神經網絡的實現(xiàn)技術研究,這三方面是相互依賴和相互促進的關系。本文主要側重的是神經網絡的實現(xiàn)技術研究方面,創(chuàng)新性地利用FPGA嵌入式系統(tǒng)開發(fā)技術實現(xiàn)單神經元PID智能控制器的研究與設計,并將其封裝成為一個專用的IP核供其他的控制系統(tǒng)使用。 首先,對單神經元PID智能控制器的設計原理和設計算法進行了深入的研究與分析;其次,利用MATLAB設計單神經元PID智能控制器,針對特定的被控對象,對其進行仿真實驗,獲得比較理想的系統(tǒng)輸出;然后,研究基于FPGA的單神經元智能控制算法的實現(xiàn),對控制器進行VHDL語言分層設計,使用Altera公司的軟件QuartusⅡ6.1進行仿真實驗。兩個仿真實驗結果表明,基于FPGA的單神經元智能控制器比MATLAB設計的單神經元PID智能控制器性能優(yōu)良。 本文的設計模塊主要包括權值修改模塊、誤差計算模塊、權值產生模塊和輸出模塊。在各個模塊的設計中進行了優(yōu)化處理,使本文的設計不僅利用的硬件資源少,而且也有很快的運行速度,同時也改善了傳統(tǒng)控制器的控制性能。

    標簽: FPGA PID 智能控制器

    上傳時間: 2013-04-24

    上傳用戶:13517191407

  • 智能人臉識別算法及其FPGA的實現(xiàn).rar

    人臉自動識別技術是模式識別、圖像處理等學科的一個最熱門研究課題之一。隨著社會的發(fā)展,各方面對快速有效的自動身份驗證的要求日益迫切,而人臉識別技術作為各種生物識別技術中最重要的方法之一,已經越來越多的受到重視。對于具有實時,快捷,低誤識率的高性能算法以及對算法硬件加速的研究也逐漸展開。 本文詳細分析了智能人臉識別算法原理,發(fā)展概況和前景,包括人臉檢測算法,人眼定位算法,預處理算法,PCA和ICA 算法,詳細分析了項目情況,系統(tǒng)劃分,軟硬件平臺的資源和使用。并在ISE軟件平臺上,用硬件描述語言(verilog HDL)對算法部分嚴格按照FPGA代碼風格進行了RTL 硬件建模,并對C++算法進行了優(yōu)化處理,通過仿真與軟件算法結果進行比對,評估誤差,最后在VirtexII Pro FPGA 上進行了綜合實現(xiàn)。 主要研究內容如下: 首先,對硬件平臺xilinx的VirtexII Pro FPGA 上的系統(tǒng)資源進行了描述和研究,對存儲器sdram,RS-232 串口,JTAG 進行了研究和調試,對Coreconnect的OPB總線仲裁機理進行了兩種算法的比較,RTL 設計,仿真和綜合。利用ISE和VC++軟件平臺,對verilog和C++算法進行同步比較測試,使每步算法對應正確的結果。對軟硬件平臺的合理使用使得在項目中能盡可能多的充分利用硬件資源,制板時正確選型,以及加快設計和調試進度。其次,對人臉識別算法流程中的人臉檢測,人眼定位,預處理,識別算法分別進行了比較研究,選取其中各自性能最好的一種算法對其原理進行了分析討論。人臉檢測采用adaboost 算法,因其速度和精度的綜合性能表現(xiàn)優(yōu)異。人眼定位采用小塊合并算法,因為它具有快速,準確,弱時實的特點。預處理算法采用直方圖均衡加平滑的算法,簡單,高效。 識別算法采用PCA 加ICA 算法,它能最大的弱化姿態(tài)和光照對人臉識別的影響。 最后,使用Verilog HDL 硬件描述語言進行算法的RTL 建模,在C++算法的基礎上,保證原來效果的前提下,根據(jù)FPGA 硬件特點對算法進行了優(yōu)化。視頻輸入輸出是人臉識別的前提,它提供FPGA 上算法需要處理的數(shù)據(jù),預處理算法在C++算法的基礎上進行了優(yōu)化,最大的減少了運算量,提高了運算速度,16 位計算器模塊使得在算法實現(xiàn)時可以根據(jù)系統(tǒng)要求,在FPGA的ip 核和自己設計的模塊之間選擇性能更好的一個來調用,F(xiàn)IFO的設計提供同步和異步時鐘域的數(shù)據(jù)緩存。設計在ISE和VC++軟件平臺同時進行,隨時對verilog和C++數(shù)據(jù)進行監(jiān)測和比對。全部設計模塊通過仿真,達到預定的性能要求,并在FPGA 上綜合實現(xiàn)。

    標簽: FPGA 人臉識別 算法

    上傳時間: 2013-07-13

    上傳用戶:李夢晗

  • 基于FPGA的高速串行接口模塊仿真設計.rar

    現(xiàn)代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優(yōu)勢,正迅速取代傳統(tǒng)的并行技術,成為業(yè)界的主流。 本論文針對目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發(fā)器進行回環(huán)設計,經過回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設計的正確性。

    標簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

  • 基于FPGA的計算機組成原理實驗系統(tǒng)的設計與仿真.rar

    “計算機組成原理”是計算機專業(yè)的一門核心課程。傳統(tǒng)的計算機組成原理實驗是在指令格式、尋址方式、運算器、控制器、存儲器等都相對固定的情況下進行,學生主要進行功能實現(xiàn)和驗證,缺少自主設計和創(chuàng)新過程。 為改變這種狀況,須更新現(xiàn)有的計算機組成原理實驗系統(tǒng)。采用FPGA芯片作為載體,使用EDA開發(fā)工具,用硬件描述語言實現(xiàn)不同的硬件邏輯,再與硬件的輸入輸出接口線路相連,最終組成一臺可用于組成實驗教學的完整計算機系統(tǒng)。這期間學生將掌握組成原理實驗系統(tǒng)的各個部件的功能及其相互之間如何協(xié)作。本實驗系統(tǒng)能夠讓學生完成有關計算機組成原理的部件實驗和整機實驗:部件實驗包括加法器、乘法器、除法器、算術邏輯運算單元、控制器、存儲器等;整機實驗可以獨立實現(xiàn)各部件的功能描述。該系統(tǒng)能夠幫助學生鞏固課堂知識并增強設計能力。 為實現(xiàn)上述目的,依據(jù)EDA技術的開發(fā)流程和方法,建立了一個完整的體系,其中包括控制模塊、內存模塊、運算器模塊、通用寄存器組及其控制部件、程序計數(shù)器、地址寄存器、指令寄存器、時序部件、數(shù)據(jù)控制部件、狀態(tài)值控制部件,以及為幫學生調試而專門設計的輸出觀察部件。在Quartus Ⅱ開發(fā)環(huán)境下,使用Altera公司FPGA芯片,采用VHDL,語言設計并實現(xiàn)了上述模塊。經過仿真測試,所實現(xiàn)的各功能模塊作為獨立部件時能完成各自功能:而將這些部件組合起來的整機系統(tǒng),可以執(zhí)行程序段和進行各種運算處理,達到了設計要求。

    標簽: FPGA 計算機組成原理 實驗系統(tǒng)

    上傳時間: 2013-06-01

    上傳用戶:hebmuljb

  • 基于FPGA芯片的功能仿真平臺構建及靜態(tài)時序分析.rar

    基于FPGA芯片的功能仿真平臺構建及靜態(tài)時序分析

    標簽: FPGA 芯片 功能仿真

    上傳時間: 2013-06-28

    上傳用戶:qilin

主站蜘蛛池模板: 麦盖提县| 雅江县| 二连浩特市| 文山县| 湖口县| 灵寿县| 诏安县| 和硕县| 玛多县| 盱眙县| 安吉县| 交口县| 沂水县| 元阳县| 繁昌县| 合阳县| 荥经县| 醴陵市| 军事| 乌鲁木齐市| 绿春县| 古蔺县| 呼和浩特市| 杭锦旗| 吉安县| 连南| 唐海县| 富锦市| 儋州市| 富顺县| 和硕县| 宝坻区| 山西省| 界首市| 武安市| 门头沟区| 定西市| 富阳市| 吴旗县| 新干县| 彭泽县|