Flash芯片的一些通用規格與參數,對仿真設計有幫助
上傳時間: 2016-01-11
上傳用戶:
時鐘芯片ds1302的程序,在51仿真器上仿真通過的。在KeilC環境下編寫的。
上傳時間: 2016-02-25
上傳用戶:sqq
簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、下載,得到實物。由于采用純數字硬件設計制作,穩定性、可靠性遠遠高于使用單片機或模擬方式實現的系統,外圍電路簡單。該數字頻率計達到預期要求,實現了可變量程測量,測量范圍0.1Hz—9999MHz,精度可達0.1Hz。
上傳時間: 2016-03-20
上傳用戶:qq521
中南大學數字電子技術課程設計--數字鐘的設計 一.設計目的 1. 進一步掌握各芯片的邏輯功能及使用方法。 2. 進一步掌握數字鐘的設計方法和和計數器相互級聯的方法。 3. 進一步掌握數字系統的設計和數字系統功能的測試方法。 4. 進一步掌握數字系統的制作和布線方法。 二.設計要求 1.設計指標 數字鐘具有顯示時、分、秒的功能; 有校時功能,可以分別對時及分進行單獨校時,使其校正到標準時間; 計時過程具有報時功能,當時間到達整點前10秒進行蜂鳴報時,報時聲音四低一高; 并且要求走時準確。 2.設計要求 畫出電路原理圖(或仿真電路圖); 元器件及參數選擇,有相關原器件清單; 3.制作要求 自行裝配和調試,并能發現問題和解決問題。 4.編寫設計報告 寫出設計與制作的全過程,附上有關資料和圖紙,有心得體會。
上傳時間: 2013-12-25
上傳用戶:netwolf
該代碼利用pic單片機和時鐘芯片ds1307實現了時鐘的功能,程序通過了proteus的仿真
上傳時間: 2013-11-30
上傳用戶:z1191176801
主要為一時鐘芯片的控制程序,可以算出,時分秒微妙,仿真表明非常的不錯
上傳時間: 2016-05-20
上傳用戶:ardager
仿真標準串口,用于升級原串口外圍設備,或者通過USB 增加額外串口。 ● 計算機端Windows 操作系統下的串口應用程序完全兼容,無需修改。 ● 硬件全雙工串口,內置收發緩沖區,支持通訊波特率50bps~2Mbps。 ● 支持5、6、7 或者8 個數據位,支持奇校驗、偶校驗、空白、標志以及無校驗。 ● 支持串口發送使能、串口接收就緒等傳輸速率控制信號和MODEM 聯絡信號。 異步串口/RS232/RS485/RS422 轉換并口打印機為USB 打印機 EPP 并口和MEM 并口 常用的2 線和4 線同步串口 DD+ 計算機 或者 其它 USB 主機 CH341 轉接芯片 CH341 中文手冊(一) 2 ● 通過外加電平轉換器件,提供RS232、RS485、RS422 等接口。 ● 支持以標準的串口通訊方式間接地訪問CH341 外掛的串行EEPROM 存儲器。
上傳時間: 2013-11-29
上傳用戶:15736969615
現代通信越來越依靠全數字處理技術, 通信系統中的全數字調制解調意味著發射機 及接收機將全部采用數字信號處理(DSP) 算法, 從而整個通信系統就可以用DSP 芯片或超 大規模集成電路(VL S I) 器件來實現。對全數字BPSK 調制解調系統采用計算機仿真的方法 進行研究能清楚地了解通信系統中所運用的數字信號處理技術, 包括信息源、發送和接收 濾波器、內插器以及判決器等全部采用數字信號處理算法來實現。文章給出了BPSK 調制 解調系統各個模塊的算法和結構, 運用MA TLAB 軟件進行了仿真, 得出了各個部分的時域 和頻域波形圖, 系統仿真的設計方法對Q PSK、16QAM 等全數字調制解調系統的硬件實現 具有實際的指導意義。
上傳時間: 2016-06-15
上傳用戶:qwe1234
現代通信越來越依靠全數字處理技術, 通信系統中的全數字調制解調意味著發射機 及接收機將全部采用數字信號處理(DSP) 算法, 從而整個通信系統就可以用DSP 芯片或超 大規模集成電路(VL S I) 器件來實現。對全數字BPSK 調制解調系統采用計算機仿真的方法 進行研究能清楚地了解通信系統中所運用的數字信號處理技術, 包括信息源、發送和接收 濾波器、內插器以及判決器等全部采用數字信號處理算法來實現。文章給出了BPSK 調制 解調系統各個模塊的算法和結構, 運用MA TLAB 軟件進行了仿真, 得出了各個部分的時域 和頻域波形圖, 系統仿真的設計方法對Q PSK、16QAM 等全數字調制解調系統的硬件實現 具有實際的指導意義。
上傳時間: 2014-01-17
上傳用戶:Breathe0125
現代通信越來越依靠全數字處理技術, 通信系統中的全數字調制解調意味著發射機 及接收機將全部采用數字信號處理(DSP) 算法, 從而整個通信系統就可以用DSP 芯片或超 大規模集成電路(VL S I) 器件來實現。對全數字BPSK 調制解調系統采用計算機仿真的方法 進行研究能清楚地了解通信系統中所運用的數字信號處理技術, 包括信息源、發送和接收 濾波器、內插器以及判決器等全部采用數字信號處理算法來實現。文章給出了BPSK 調制 解調系統各個模塊的算法和結構, 運用MA TLAB 軟件進行了仿真, 得出了各個部分的時域 和頻域波形圖, 系統仿真的設計方法對Q PSK、16QAM 等全數字調制解調系統的硬件實現 具有實際的指導意義。
上傳時間: 2013-12-10
上傳用戶:wlcaption