亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

低<b>漂移</b>

  • 基于ARM的RFID讀卡器設計

    射頻識別技術(RFID)是一種通過電磁耦合方式工作的無線識別系統,具有保密性強、無接觸式信息傳遞等特點,目前廣泛應用于物流、公共交通、門禁控制等與人們生活密切相關的方方面面。 本論文的目的是開發出一款讀卡終端設備,支持IS014443標準中規定的TypeA、Type B兩種類型的卡,具有高級擴展功能,也可以在硬件基礎上進行增減,以適應不同場合的需要。 讀卡器設計中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實現。讀卡器終端具有網絡接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統并添加任務的模式實現讀卡器的各功能。通過對軟硬件的調試實現了RYID讀卡器原理樣機的硬件與軟件平臺構律。

    標簽: RFID ARM 讀卡器

    上傳時間: 2013-06-12

    上傳用戶:450976175

  • FPGA內嵌200MHz低噪聲鎖相環時鐘發生器

    FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環的小信號特性和瞬態特性;并給出了電荷泵鎖相環器件參數的計算表達式。其次,研究了環形振蕩器和鎖相環的相位噪聲特性。由于噪聲性能是時鐘發生器設計中的關鍵指標,本工作對此進行了較為詳細的分析。相位噪聲和抖動是衡量時鐘信號的兩個主要指標。文中從理論上推導了一階鎖相環的噪聲特性,并建立了由噪聲分析抖動和由抖動分析噪聲的解析表達式關系,并討論了環路低噪聲設計的基本原則。在前面討論和分析的基礎上,利用Hynix0.35umCMOS工藝設計了200MHz電荷泵鎖相環時鐘發生器,并進行了仿真。設計中環形振蕩器的延遲單元采用replica偏置結構,把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結構,增強電路對電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關的非理想特性。

    標簽: FPGA 200 MHz 內嵌

    上傳時間: 2013-04-24

    上傳用戶:變形金剛

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現

    隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節省帶寬資源,降低成本,滿足客戶的需求.系統分為發送和接收兩部分.發送電路實現四路E1的成幀操作,數據拆分采用線路循環與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現

    隨著電子技術和EDA技術的發展,大規模可編程邏輯器件PLD(Programmable Logic Device)、現場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規模集成電路芯片,實現計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優點,而且還具有獨特的用戶可編程能力,從而實現計算機系統的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產品為載體,在MAX+PLUSⅡ開發環境下采用VHDL語言,設計并實現了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據芯片功能將系統劃分為內核和外圍邏輯兩大模塊,其中內核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • cadence 15.7安裝步驟及方法

    cadence 15.7安裝步驟及方法安裝步驟: 1、  證書生成 a、雙擊Crack->keygen.exe, b、HO

    標簽: cadence 15.7

    上傳時間: 2013-07-26

    上傳用戶:xoxoliguozhi

  • 基于Pspice的低通濾波器優化設計與仿真分析

    高性能濾波器是現代信號處理的一種基本電路,傳統的設計思想和方法運算量大,存在優化復雜的缺點。本文采用Pspice 的仿真優化工具對二階低通濾波器基于通帶寬度的目標進行了優化和仿真,結果表明優化目標和仿

    標簽: Pspice 低通濾波器 優化設計 仿真分析

    上傳時間: 2013-06-25

    上傳用戶:1134473521

  • 基于DSP和FPGA的運動控制技術的研究

    該課題通過對開放式數控技術的全面調研和對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合激光雕刻領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了世界開放式數控技術和相關運動控制技術的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡.該論文主要內容如下:首先,通過對制造業、開放式數控系統、運動控制卡等行業現狀的全面調研,基于對運動系統控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,確定了基于DSP和FPGA的運動控制設計方案,并規劃了板卡的總體結構.其次,針對運動控制中的一些具體問題,如高速、高精度、運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了功能相互獨立的四軸運動控制電路,仔細規劃并定義了各個寄存器的具體功能,設計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,完全實現了S-曲線升降速運動、自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能.再次,介紹了DSP在運動控制中的作用,合理規劃了DSP指令的形成過程,并對DSP軟件的具體實現進行了框架性的設計.然后,根據光電隔離原理設計了數字輸入/輸出電路;結合DAC原理設計了四路模擬輸出電路;實現了PCI接口電路的設計;并針對常見的干擾現象,提出了有效的抗干擾措施.最后,利用運動控制卡強大的運動控制功能,并針對激光雕刻行業進行大幅圖形掃描時需要實時處理大量的圖形數據的特別需要,在板卡第四軸完全實現了激光控制功能,并基于FPGA內部的16KBit塊RAM,開辟了大量數據區以便進行大幅圖形的實時處理.

    標簽: FPGA DSP 運動控制

    上傳時間: 2013-06-09

    上傳用戶:youlongjian0

  • 低速率語音聲碼器的研究與實現

    數字語音通信是當前信息產業中發展最快、普及面最廣的業務。語音信號壓縮編碼是數字語音信號處理的一個方面,它和通信領域聯系最為密切。在現有的語音編碼中,美國聯邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數字信號處理和通信領域具有著獨特的優勢。現代大容量、高速度的FPGA一般都內嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設計。首先介紹了語音編碼研究的發展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎上,提出了利用DSP Builder在Matlab中建模的思路及實現過程,最后本文把重點放在MELP聲碼器的編解碼器設計上,利用DSP Builder、QuartusⅡ分別設計了其中的濾波器、分幀加窗處理、線性預測分析等關鍵模塊。 在Simulink環境下運用SignalCompiler對編解碼系統進行功能仿真,為了便于仿真,系統中沒有設計的模塊在Simulink中用數學模型代替,仿真結果表明,合成語音信號與原始信號很好的擬合,系統編解碼后語音質量基本良好。

    標簽: 低速 語音 聲碼器

    上傳時間: 2013-06-02

    上傳用戶:lili1990

  • 應用可靠性5_線路設計

    一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測

    標簽: 應用可靠性 線路設計

    上傳時間: 2013-07-28

    上傳用戶:mh_zhaohy

  • 應用可靠性9_綜合實例

    一、應用可靠性概念 1、可靠性概念 2、固有可靠性與應用可靠性 3、易產生應用可靠性問題的器件 4、使用應力對可靠性的影響 二、電子元器件的選用 1、電子元器件的質量等級 2、電子元器件的選擇要點 3、電子元器件的最大額定值 4、電子元器件的降額應用 三、電子元器件的可靠性應用 1、電子元器件的防浪涌應用 2、電子元器件的防靜電應用 3、電子元器件的防干擾應用 4、CMOS群件的防閂鎖應用 四、電子元器件的EMC應用 1、干擾來源及傳播路徑 2、接地與屏蔽 3、濾波 4、電纜及終端 5、差分 6、軟件抗干擾 五、可靠性防護元件 1、TVS二極管 2、壓敏電阻 3、PTC與NTC熱敏電阻 4、專用防護元件 六、電子線路的可靠性設計 1、簡化設計 2、容差與漂移設計 3、冗余設計 4、低功耗設計 5、潛在通路分析 6、電磁兼容設計 7、均衡設計 七、印制電路版的可靠性設計 1、PCB的布局設計 2、PCB的布線設計 3、PCB的熱設計 4、PCB的裝配 八、噪聲測試作為應用可靠性保證手段 1、噪聲與可靠性的關系 2、噪聲用于壽命評估 3、噪聲用于可靠性篩選 4、噪聲用于應力損傷的早期預測

    標簽: 應用可靠性

    上傳時間: 2013-04-24

    上傳用戶:刺猬大王子

主站蜘蛛池模板: 龙山县| 应城市| 临泽县| 江源县| 汽车| 宁津县| 新乡市| 庆安县| 抚松县| 康保县| 荥经县| 内丘县| 都兰县| 天柱县| 凯里市| 贺兰县| 乌什县| 威宁| 丰都县| 伊春市| 广州市| 任丘市| 鄂托克旗| 鹿邑县| 蛟河市| 罗平县| 诏安县| 新和县| 龙游县| 时尚| 平江县| 金堂县| 阳泉市| 湛江市| 西乌珠穆沁旗| 保靖县| 依安县| 连城县| 北安市| 奉贤区| 泌阳县|