開關磁阻電機(SR電機)驅動系統(SRD)是一種先進的機電一體化裝置,但是其較大的振動噪聲和轉矩脈動問題制約了SRD的廣泛應用。本文以減小SR電機振動噪聲和轉矩脈動為主題展開理論分析和實驗研究。主要內容有:由于徑向力引起的定子徑向振動是SR電機噪聲的主要根源,因此徑向力的分析和計算是研究SR電機振動噪聲的基礎。本文利用磁通管法推導出徑向力的解析表達式,定性分析了徑向力與電機結構參數等之間的關系。根據虛位移原理,推導出基于矢量磁勢的電磁力計算公式。該計算方法求解電磁力時只需進行一次磁場計算,不但減小了計算量,同時計算精度較傳統虛位移法高。利用這一計算方法,求出了實驗樣機的轉矩及徑向力的精確數值解。針對在SRD性能仿真時,傳統的非線性插值不但耗時,而且對有限元計算數據量要求高的問題,本文利用人工神經網絡強大的非線性模型辨識能力,成功進行了SR電機磁鏈反演和轉矩計算的模型訓練,最后建立了基于人工神經網絡的SR電機精確解析數學模型。因為SR電機本體結構形式的選擇問題與振動噪聲大小有著密切的關系。本文從噪聲輻射和振動幅值角度探討了SR電機主要尺寸的確定;接著從對稱性、力波階數等角度研究了SR電機相數及繞組連接方式、極數、并聯支路數的選擇問題。并對一些常用的降低電機機械噪聲的措施和方法進行了綜述。系統振動特性的研究對于減小振動噪聲十分重要。本文從振動系統的運動方程出發,導出了從激振力到振動加速度的傳遞函數和系統的自由振動解;然后利用機電類比法得出了SR電機定子系統的固有頻率以及振動振幅的解析解,定性分析了影響振動振幅的各種因素;最后利用基于能量法的有限元解法,通過建立不同的散熱筋結構形式、高度、根數以及形狀的SR電機三維有限元模型,分析得出了最有利于降噪和散熱的散熱筋結構是高度高、根數多、上窄下寬的梯形截面的周向散熱筋的結論。通過建立不同繞組裝配工藝下的SR電機三維有限元模型,分析得出了加強繞組剛度可以提高系統低階固有頻率的結論。通過比較實驗樣機的模態分析結果和運行實驗結果,證實了模態分析的有效性。仿真是計算SRD系統性能和預估電機振動的有效手段。本文在用MATLAB建立SRD系統的非線性動態仿真模型的基礎上,對SRD系統進行了穩態性能仿真、動態性能仿真以及負載突變仿真。接著利用穩態性能仿真,綜合考慮最大平均轉矩和效率這兩個優化目標,對SR電機的開關角進行了優化。最后結合由磁場有限元計算得到的徑向力數據表和穩態性能仿真,通過非線性插值得到徑向力的波形,然后對徑向力波形進行了頻譜分析,從而找到其主要的諧波分量。在電機設計階段避免徑向力波主要頻譜分量與SR電機定子的固有頻率接近而引起共振是降低SR電機噪聲的首要條件。合適的控制策略對于SR電機減振降噪是必不可少的。本文理論推導出三步換相法的時間參數取值公式。仿真證明本取值公式較原先文獻的結論在阻尼比較小時有更好的減振效果。針對SR電機運行中可能出現多個模態振形被激發出來的情況,利用數值優化法對三步換相法的時間參數進行了優化,使得減振效果整體最佳,所提的數值優化方法對兩步換相法同樣有效。在分析已有的直接瞬時轉矩控制的基礎上,針對其不足之處,提出了轉矩定頻控制取代內滯環的方法、開始重疊區域的轉矩控制方法、最佳開關角度二次優化法和時間參數優化的三步換相法等新的控制方案。動態仿真證明這些方案是切實有效的,達到了預期效果。最后在直接瞬時轉矩控制的每一次轉矩斬波都使用三步換相法,和在相關斷時刻根據實際電平靈活選用兩步或三步換相法以減小電機振動噪聲,并提出了考慮減振要求的開關頻率設計方法,最終形成了一套完整的降低振動噪聲和轉矩脈動控制策略。設計并研制了基于TMS320LF2407DSP的SR電機控制器。根據控制策略要求,選用了不對稱半橋功率電路拓撲結構;出于降低成本以及提高可靠性考慮,采用了MOSFET雙路并聯電路方案。在控制軟件中實現了本文所提出的降低SR電機振動噪聲和轉矩脈動控制策略。本文最后對實驗樣機進行了靜態轉矩的測量實驗,對比轉矩測量值與轉矩有限元計算值,驗證了磁場有限元計算的有效性。然后對實驗樣機進行了空載與負載、電流控制與轉矩控制、低速斬波與高速單波、是否采用兩步或三步換相法等一系列對比運行實驗,對比各種實驗結果,充分證實了本文所提出的降低振動噪聲和轉矩脈動控制策略的有效性。本課題組承擔了國家十·五863計劃電動汽車重大專項:“EQ6110HEV混合動力城市公交車用電機及其控制系統”(2001AA501421)。本文的研究是在該項目的資助下完成,并且本文關于電機本體結構形式、散熱筋結構和機械降噪措施等的結論已在該項目的60kW實驗樣機上得到證實。
上傳時間: 2013-07-05
上傳用戶:13081287919
近年來,隨著永磁材料的發展,永磁同步電機應用日益廣泛。永磁同步電機根據反電動勢和電流波形的不同,可分為梯形波永磁同步電機(無刷直流電機)和正弦波永磁同步電機(永磁同步電機)。正弦波永磁同步電機為實現其正弦波驅動控制需要連續的轉子位置信號,通常采用機械位置傳感器(旋轉變壓器、光電編碼器等),機械位置傳感器雖可以提供高精度的轉子位置信息,但其體積大,價格高,增加了轉子的慣量,且性能易受環境因素的影響,限制了永磁同步電機的應用場合。近年來受到廣泛的關注的無位置傳感器技術,是通過檢測反電動勢(電壓)或電流等過零點獲取轉子的位置信號,此技術雖取消了機械位置傳感器,但存在控制復雜,位置檢測精度不高,運行轉速范圍受到限制等問題。為解決上述問題,本文研究采用低成本的低分辨率位置傳感器取代機械位置傳感器,通過位置估算法得到高分辨率的轉子位置信號,以實現永磁同步電機的正弦波驅動控制問題。 首先,本文分析了傳統的采用位置區間的平均速度和采用平均速度并引用平均加速度實現位置估算法的原理,針對其不足提出了一種改進的方法,該法通過對位置區間初始速度的估算,可以顯著提高速度、位置的估算精度。本文建立上述三種位置估算法的Matlab仿真模型,并對其進行了仿真研究,仿真結果表明:改進位置估算方法即使在加減速等動態性能過程中也能保持較小的位置誤差,性能明顯優于傳統的方法。 其次,完成了以TI公司的數子信號處理器(DSP)TMS320LF2407A為主控芯片,以IR公司IR2110為驅動芯片采用低分辨率位置傳感器的正弦波永磁同步電機控制系統的硬件電路的設計和調試工作。探討了正弦波永磁同步電機在采用無電流傳感器的電流開環控制時的控制策略問題。在此情況下電壓相位角φ對電機運行性能有重要的影響,為得到最佳的φ=f(ω)曲線,需根據負載特性進行優化。 最后,完成了基于TMS320LF2407A采用低分辨率位置傳感器的正弦波永磁同步電機的軟件設計,文中詳細討論了位置估算程序和實現SVPWM程序的設計和調試,并對其進行了實驗驗證。
上傳時間: 2013-07-23
上傳用戶:shwjl
滾筒式洗衣機在其工作運轉,尤其是其脫水甩干時的振動,一直是個突出的問題。滾筒洗衣機在運行過程中由于衣物的不平衡分布,會使滾筒受到變載荷與變方向偏心力激勵的作用并引起激烈的振動,使得整機的振動不僅產生很大的噪音,而且對洗衣機機械與電器部件的壽命產生影響。因為傳統機械減振方法存在通用性方面的限制,近年來隨著技術的發展,從機電一體化系統的角度出發,綜合運用機械、電子、電機等方面的技術,提高洗衣機的振動控制效果已成為趨勢。 本文從課題要求和實際應用出發,在與日本松下公司合作的基礎上,針對National NA—V82型號滾筒洗衣機,以電力電子用數字控制開發系統MyWay PE—Expert作為控制系統,構建了滾筒洗衣機驅動系統平臺,并開發了一種新型的低振動的滾筒洗衣機驅動控制方法。本文的結構和主要研究內容如下: 第一章簡單介紹了滾筒洗衣機的發展現狀,通過對課題的背景介紹,闡述了課題的實際意義。其后詳細介紹了傳統的機械減振手段以及新型的通過電機控制技術實現的減振方法。通過對兩者的分析比較,提出了本文的主要工作及方案。 第二章介紹了驅動系統主要硬件組成及各部分之間的連接,給出了驅動系統的詳細連接圖。同時給出了基于矢量控制的驅動系統基本控制方法的原理和說明。最后還介紹了振動測量設備并確定其使用方案。 第三章研究了振動產生的機理,對振動規律進行分析。提出了基于加速度傳感器的偏心負載位置以及質量的實時測定方法。并通過仿真和實驗分析,研究了脈動轉矩對電機振動的影響。最后在此基礎之上,提出了基于脈動轉矩的低振動的滾筒洗衣機驅動系統控制方法:分段線性化振動抑制法以及自振動抑制法。 第四章通過實驗研究,確定低振動驅動控制方法所需要的相關參數。并驗證了偏心負載位置以及質量實時測定方法的精度和基于脈動轉矩的低振動的滾筒洗衣機驅動系統控制方法的效果。 第五章總結了研究的主要工作,并對未來的工作方向進行了研究和討論。
上傳時間: 2013-04-24
上傳用戶:q123321
近年來,以電池作為電源的微電子產品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設計技術正成為微電子行業研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設計低電壓、低功耗的運算放大器非常必要。在實現低電壓、低功耗設計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現低壓、低功耗的目標而不實現優良的性能(如高速)是不大妥當的。 論文對國內外的低電壓、低功耗模擬電路的設計方法做了廣泛的調查研究,分析了這些方法的工作原理和各自的優缺點,在吸收這些成果的基礎上設計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設計輸入級時,選擇了兩級直接共源一共柵輸入級結構;為穩定運放輸出共模電壓,設計了共模負反饋電路,并進行了共模回路補償;在偏置電路設計中,電流鏡負載并不采用傳統的標準共源-共柵結構,而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結構;為了提高效率,在設計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調零電阻的密勒補償技術對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數,對整個運放電路進行了設計,并通過了HSPICE軟件進行了仿真。結果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設計的CMOS運放的靜態功耗只有9.6 mW,時延為16.8ns,開環增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設計的BiCMOS運放的靜態功耗達到10.2 mW,時延為12.7 ns,開環增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術指標都達到了設計要求。
標簽: CMOSBiCMOS 低壓 低功耗
上傳時間: 2013-06-29
上傳用戶:saharawalker
隨著無線通信技術的不斷發展和社會需求的日益增長,對通信系統的傳輸質量和容量的要求也越來越大。現代通信系統為了追求更高的數據速率和頻譜效率,更趨向于采用非恒定包絡的調制方式,而非恒定包絡調制方式對功率放大器的非線性非常敏感,加上現代通信系統對功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線性度,這就使功率放大器線性化技術成為無線通信系統的關鍵技術之一。 本文對功率放大器的線性化技術進行了系統的研究。首先,介紹功率放大器的非線性特性、記憶效應產生原理和常見的各種線性化技術,重點研究了目前流行的自適應數字預失真技術原理。其次,介紹了功率放大器的無記憶模型和有記憶模型,以及兩種實用的預失真實現方法--查表法和多項式法,在此基礎上重點研究了基于QRD_RLS自適應算法的記憶多項式法預失真技術,對該算法進行了Matlab仿真分析,為后面的FPGA實現奠定基礎。最后,確定了數字預失真實現的架構,介紹了與QRD_RLS算法實現相關的CORDIC技術、復數Givens旋轉及Systolic陣等原理,詳細闡述了基于CORDIC技術的復數QRD_RLS算法的Systolic實現,從而在FPGA上實現了數字預失真。 在軟件無線電思想的指導下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項式法的數字預失真的FPGA設計,并且在硬件平臺上檢驗了預失真效果。
上傳時間: 2013-04-24
上傳用戶:84425894
隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于它編解碼結構相對固定,性能強,不但可以糾正隨機差錯,而且對突發錯誤的糾錯能力也很強,被廣泛應用在數字通信、數據存儲系統中,以滿足對數據傳輸通道可靠性的要求。因此設計一款高性能的RS編解碼器不但具有很大的應用意義,而且具有相當大的經濟價值。 本文首先介紹了線形分組碼及其子碼循環碼、BCH碼的基礎理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關理論。基于RS碼傳統的單倍結構,本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現。其中編碼器基于傳統的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關鍵方程求解模塊基于修正的歐幾里德算法設計了一種便于硬件實現的脈動關鍵方程求解結構,其他模塊均采用九倍并行實現。由于進行了超前運算、流水線及并行處理,使編解碼的數據吞吐量大為提高,同時延時更小。 本論文設計了C++仿真平臺,并與HDL代碼結果進行了對比驗證。Verilog HDL代碼經過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設計在滿足編解碼基本功能的基礎上,能夠實現數據的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。
上傳時間: 2013-04-24
上傳用戶:思琦琦
現代社會對各種無線通信業務的需求迅猛增長,這就要求無線通信在具有較高傳輸質量的同時,還必須具有較大的傳輸容量。這種需求要求在無線通信中必須采用效率較高的線性調制方式,以提高有限頻帶帶寬的數據速率和頻譜利用率,而效率較高的調制方式通常會對發端發射機的線性要求較高,這就使功率放大器線性化技術成為下一代無線通信系統的關鍵技術之一。 在本文中,研究了前人所提出的各種功放線性化技術,如功率回退法、正負反饋法、預失真和非線性器件法等等,針對功率放大器對信號的失真放大問題進行研究,對比和研究了目前廣泛流行的自適應數字預失真算法。在一般的自適應數字預失真算法中,主要有兩類:無記憶非線性預失真和有記憶非線性預失真。無記憶非線性預失真主要是通過比較功率放大器的反饋信號和已知輸入信號的幅度和相位的誤差來估計預失真器的各種修正參數。而有記憶非線性預失真主要是綜合考慮功率放大器非線性和記憶性對信號的污染,需要同時分析信號的當前狀態和歷史狀態。在對比完兩種數字預失真算法之后,文章著重分析了有記憶預失真算法,選擇了其中的多項式預失真算法進行了具體分析推演,并通過軟件無線電的方法將數字信號處理與FPGA結合起來,在內嵌了System Generator軟件的Matlab/Simulink上對該算法進行仿真分析,證明了這個算法的性能和有效性。 本文另外一個最重要的創新點在于,在FPGA設計上,使用了系統級設計的思路,與Xilinx公司提供的軟件能夠很好的配合,在完成仿真后能夠直接將代碼轉換成FPGA的網表文件或者硬件描述語言,大大簡化了開發過程,縮短了系統的開發周期。
上傳時間: 2013-06-20
上傳用戶:handless
隨著科學技術的發展與公共安全保障需求的提高,視頻監控系統在工業生產、日常生活、警備與軍事方面的應用越來越廣泛。采用基于 FPGA 的SOPC技術、H.264壓縮編碼技術和網絡傳輸控制技術實現網絡視頻監控系統,在穩定性、功能、成本與擴展性等方面都有著突出的優勢,具有重要的學術意義與實用意義, 本課題所設計的網絡視頻監控系統由以Nios Ⅱ為核心的嵌入式圖像服務器、相關網絡設備與若干PC機客戶端組成。嵌入式圖像服務器實時采集圖像,采用H.264 編碼算法進行壓縮,并持續監聽網絡。PC機客戶端可通過網絡對服務器進行遠程訪問,接收編碼數據,使用H.264解碼算法重建圖像并實時顯示,使監控人員有效地掌握現場情況, 在嵌入式圖像服務器設計階段,本文首先進行了芯片選型與開發平臺選擇。然后構建圖像采集子系統,采用雙緩存乒乓交換的方法設計圖像采集用戶自定義模塊。接著設計雙Nios Ⅱ架構的SOPC系統,闡述了雙軟核設計中定制連接、內存芯片共享、數據搬移、通信與互斥的解決方法。同時完成了網絡服務器的設計,采用μC/OS-Ⅱ進行多任務的管理與調度, H.264視頻壓縮編解碼算法設計與實現是本文的重點。文中首先分析H.264.標準,規劃編解碼器結構。接著設計了16×16幀內預測算法,并設計宏塊掃描方式,采用兩次判決策略進行預測模式選擇。然后設計4×4子塊掃描方式,編寫整數變換與量化算法程序。熵編碼采用Exp-Golomb編碼與CAVLC相結合的方案,針對除拖尾系數之外的非零系數值編碼子算法,實現了一種基于表示范圍判別的編碼方法。最后設計了網絡傳輸的碼流組成格式,并針對編碼算法設計相應解碼算法。使用VC++完成算法驗證,并進行測試,觀察不同參數下壓縮率與失真度的變化。 算法驗證完成后,本文進行了PC機客戶端設計,使其具有遠程訪問、H.264解碼與實時顯示的功能。同時將H.264 編碼算法程序移植到NiosⅡ中,并將嵌入式圖像服務器與若干客戶端接入網絡進行聯合調試,構建完整的網絡視頻監控系統, 實驗結果表明,本系統視頻壓縮率高,監控圖像質量良好,充分證明了系統軟硬件與圖像編解碼算法設計成功。本系統具有成本低、擴展性好及適用范圍廣等優點,發展前景十分廣闊。
上傳時間: 2013-04-24
上傳用戶:wang0123456789
射頻低噪聲放大器的ADS設計:本文首先簡要介紹了低噪聲放大器設計的理論基礎,并以2.1-2.4Ghz 低噪聲放大器為例,詳細闡述了如何利用Agilent 公司的ADS 軟件進行分析和優化設計該電
上傳時間: 2013-06-18
上傳用戶:han_zh
CN1185是一款低功耗四通道電壓監測芯片,其消耗的電流只有7.3微安,非常適合監測電池電壓。芯片內部包含四個電壓比較器,每個比較器的正輸入端接到芯片內部的電壓基準源,可以用來監測4個不同的電壓
上傳時間: 2013-06-21
上傳用戶:yuanyuan123