亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

保持器

  • 基于FPGA的Turbo碼編譯碼器實現(xiàn)

    基于FPGA的Turbo碼編譯碼器實現(xiàn)基于FPGA的Turbo碼編譯碼器實現(xiàn)

    標(biāo)簽: Turbo FPGA 編譯碼器

    上傳時間: 2013-06-13

    上傳用戶:ippler8

  • 基于VHDL語言的卷積碼編解碼器的設(shè)計

    本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開發(fā)平臺上基于VHDL語言設(shè)計(2,1,6)卷積碼編解碼器的方法。

    標(biāo)簽: VHDL 語言 卷積碼 編解碼器

    上傳時間: 2013-06-16

    上傳用戶:zfh920401

  • 小功率光伏逆變器的設(shè)計

    文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結(jié)構(gòu)優(yōu)缺點,提出適合小 功率光伏系統(tǒng)的兩級式并網(wǎng)結(jié)構(gòu),并對前級DC-DC電路和后級DC-AC分別進(jìn)行 了電路結(jié)構(gòu)的選擇。

    標(biāo)簽: 小功率 光伏逆變器

    上傳時間: 2013-06-14

    上傳用戶:jjj0202

  • LT8900 2.4G RF 射頻

    LT8900是LDT公司生產(chǎn)的一款低成本,高集成度的2.4GHZ的無線收發(fā)芯片,片上集成發(fā)射機,接收機,頻率綜合器,GFSK調(diào)制解調(diào)器。發(fā)射機支持功率可調(diào),接收機采用數(shù)字?jǐn)U展通信機制,在復(fù)雜環(huán)境和強干擾條件下,可以達(dá)到優(yōu)良的收發(fā)性能。外圍電路簡單,只需搭配MCU以及少數(shù)外圍被動器件。LT8900傳輸GFSK信號,發(fā)射功率約為2dBm,最大可以到6dBm。接收機采用低中頻結(jié)構(gòu),接收靈敏度可以達(dá)到-87dBm。數(shù)字信道能量檢測可以隨時監(jiān)控信道質(zhì)量。 片上的發(fā)射接收FIFO寄存器可以和MCU進(jìn)行通信,存儲數(shù)據(jù),然后以1Mbps數(shù)據(jù)率在空中傳輸。它內(nèi)置了CRC,F(xiàn)EC,auto-ack和重傳機制,可以大大簡化系統(tǒng)設(shè)計并優(yōu)化性能。 數(shù)字基帶支持4線SPI和2線I2C接口,此外還有Reset,Pkt_flag, Fifo_flag三個數(shù)字接口。 為了提高電池使用壽命,芯片在各個環(huán)節(jié)都降低功耗,芯片最低工作電壓可以到1.9V,在保持寄存器值條件下,最低電流為1uA。 芯片有QFN24 4*4mm和SSOP16封裝,都符合RoHS標(biāo)準(zhǔn)。

    標(biāo)簽: 8900 2.4 LT RF

    上傳時間: 2013-04-24

    上傳用戶:kirivir

  • 源碼公開的MCS-51單片機宏匯編器

    周立功的一份文檔,介紹源碼公開的MCS-51單片機宏匯編器,本是一應(yīng)屆生的習(xí)作,是學(xué)習(xí)編譯原理和C程序設(shè)計的“靶子”,雖然該軟件未完全達(dá)到滿意效果,不過與Keil公司的A51配合起來使用還是不錯的。

    標(biāo)簽: MCS 51 源碼 單片機

    上傳時間: 2013-05-19

    上傳用戶:axxsa

  • 基于FPGA技術(shù)的HDLC幀收發(fā)器

    基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計與實現(xiàn)

    標(biāo)簽: FPGA HDLC 收發(fā)器

    上傳時間: 2013-05-24

    上傳用戶:lindor

  • USBISP下載器驅(qū)動

    USBISP下載器驅(qū)動USBISP下載器驅(qū)動及說明(USBISP配置用戶用)\RZ-USBISP使用說明

    標(biāo)簽: USBISP 下載器 驅(qū)動

    上傳時間: 2013-07-03

    上傳用戶:coeus

  • FPGA可配置端口電路的設(shè)計

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。達(dá)到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進(jìn)行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負(fù)載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達(dá)到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時間: 2013-06-03

    上傳用戶:aa54

  • C8051編程器資料

    c8051編程器資料,u-ec2,u-ec5,u-pdc 資料

    標(biāo)簽: C8051 編程器

    上傳時間: 2013-05-31

    上傳用戶:1134473521

  • 卷積Turbo碼編譯碼器FPGA實現(xiàn)

    卷積Turbo碼因其優(yōu)異的糾錯性能越來越受人門的關(guān)注,而編碼器和譯碼器是編碼理論實際應(yīng)用的重點和難點。論文根據(jù)IEEE802.16e標(biāo)準(zhǔn),以低時延、高吞吐量、支持高時鐘頻率、參數(shù)可配置為目標(biāo),對卷積Turbo碼編碼器和譯碼器的FPG...

    標(biāo)簽: Turbo FPGA 卷積 編譯碼器

    上傳時間: 2013-05-19

    上傳用戶:cuibaigao

主站蜘蛛池模板: 东海县| 磴口县| 灌云县| 长兴县| 福安市| 青田县| 台州市| 惠安县| 改则县| 竹溪县| 福建省| 平潭县| 龙胜| 遂宁市| 噶尔县| 太仆寺旗| 徐水县| 兴文县| 资源县| 鲜城| 泰宁县| 黄冈市| 灯塔市| 界首市| 武功县| 新宾| 京山县| 韩城市| 蒲江县| 顺平县| 琼中| 彭水| 涟源市| 哈尔滨市| 馆陶县| 宾阳县| 黄浦区| 临颍县| 赤峰市| 东明县| 常山县|