亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

信號(hào)解調(diào)(diào)器

  • linux_vi命令詳解-屏幕文本編輯器

    本章將詳細(xì)介紹linux vi命令。文本編輯器是所有計(jì)算機(jī)系統(tǒng)中最常使用的一種工具。用戶在使用計(jì)算機(jī)的時(shí)候,往往需要建立自己的文件,無(wú)論是一般的文本文件、數(shù)據(jù)文件,還是編寫(xiě)的源程序文件,這些工作都離不開(kāi)linux vi命令。

    標(biāo)簽: linux_vi 命令 屏幕 文本編輯器

    上傳時(shí)間: 2013-11-05

    上傳用戶:my_cc

  • Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版)

            Verilog_HDL的基本語(yǔ)法詳解(夏宇聞版):Verilog HDL是一種用于數(shù)字邏輯電路設(shè)計(jì)的語(yǔ)言。用Verilog HDL描述的電路設(shè)計(jì)就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語(yǔ)言也是一種結(jié)構(gòu)描述的語(yǔ)言。這也就是說(shuō),既可以用電路的功能描述也可以用元器件和它們之間的連接來(lái)建立所設(shè)計(jì)電路的Verilog HDL模型。Verilog模型可以是實(shí)際電路的不同級(jí)別的抽象。這些抽象的級(jí)別和它們對(duì)應(yīng)的模型類型共有以下五種:   系統(tǒng)級(jí)(system):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)模塊的外部性能的模型。   算法級(jí)(algorithm):用高級(jí)語(yǔ)言結(jié)構(gòu)實(shí)現(xiàn)設(shè)計(jì)算法的模型。   RTL級(jí)(Register Transfer Level):描述數(shù)據(jù)在寄存器之間流動(dòng)和如何處理這些數(shù)據(jù)的模型。   門(mén)級(jí)(gate-level):描述邏輯門(mén)以及邏輯門(mén)之間的連接的模型。   開(kāi)關(guān)級(jí)(switch-level):描述器件中三極管和儲(chǔ)存節(jié)點(diǎn)以及它們之間連接的模型。   一個(gè)復(fù)雜電路系統(tǒng)的完整Verilog HDL模型是由若干個(gè)Verilog HDL模塊構(gòu)成的,每一個(gè)模塊又可以由若干個(gè)子模塊構(gòu)成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設(shè)計(jì)的模塊交互的現(xiàn)存電路或激勵(lì)信號(hào)源。利用Verilog HDL語(yǔ)言結(jié)構(gòu)所提供的這種功能就可以構(gòu)造一個(gè)模塊間的清晰層次結(jié)構(gòu)來(lái)描述極其復(fù)雜的大型設(shè)計(jì),并對(duì)所作設(shè)計(jì)的邏輯電路進(jìn)行嚴(yán)格的驗(yàn)證。   Verilog HDL行為描述語(yǔ)言作為一種結(jié)構(gòu)化和過(guò)程性的語(yǔ)言,其語(yǔ)法結(jié)構(gòu)非常適合于算法級(jí)和RTL級(jí)的模型設(shè)計(jì)。這種行為描述語(yǔ)言具有以下功能:   · 可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)。   · 用延遲表達(dá)式或事件表達(dá)式來(lái)明確地控制過(guò)程的啟動(dòng)時(shí)間。   · 通過(guò)命名的事件來(lái)觸發(fā)其它過(guò)程里的激活行為或停止行為。   · 提供了條件、if-else、case、循環(huán)程序結(jié)構(gòu)。   · 提供了可帶參數(shù)且非零延續(xù)時(shí)間的任務(wù)(task)程序結(jié)構(gòu)。   · 提供了可定義新的操作符的函數(shù)結(jié)構(gòu)(function)。   · 提供了用于建立表達(dá)式的算術(shù)運(yùn)算符、邏輯運(yùn)算符、位運(yùn)算符。   · Verilog HDL語(yǔ)言作為一種結(jié)構(gòu)化的語(yǔ)言也非常適合于門(mén)級(jí)和開(kāi)關(guān)級(jí)的模型設(shè)計(jì)。因其結(jié)構(gòu)化的特點(diǎn)又使它具有以下功能:   - 提供了完整的一套組合型原語(yǔ)(primitive);   - 提供了雙向通路和電阻器件的原語(yǔ);   - 可建立MOS器件的電荷分享和電荷衰減動(dòng)態(tài)模型。   Verilog HDL的構(gòu)造性語(yǔ)句可以精確地建立信號(hào)的模型。這是因?yàn)樵赩erilog HDL中,提供了延遲和輸出強(qiáng)度的原語(yǔ)來(lái)建立精確程度很高的信號(hào)模型。信號(hào)值可以有不同的的強(qiáng)度,可以通過(guò)設(shè)定寬范圍的模糊值來(lái)降低不確定條件的影響。   Verilog HDL作為一種高級(jí)的硬件描述編程語(yǔ)言,有著類似C語(yǔ)言的風(fēng)格。其中有許多語(yǔ)句如:if語(yǔ)句、case語(yǔ)句等和C語(yǔ)言中的對(duì)應(yīng)語(yǔ)句十分相似。如果讀者已經(jīng)掌握C語(yǔ)言編程的基礎(chǔ),那么學(xué)習(xí)Verilog HDL并不困難,我們只要對(duì)Verilog HDL某些語(yǔ)句的特殊方面著重理解,并加強(qiáng)上機(jī)練習(xí)就能很好地掌握它,利用它的強(qiáng)大功能來(lái)設(shè)計(jì)復(fù)雜的數(shù)字邏輯電路。下面我們將對(duì)Verilog HDL中的基本語(yǔ)法逐一加以介紹。

    標(biāo)簽: Verilog_HDL

    上傳時(shí)間: 2014-12-04

    上傳用戶:cppersonal

  • GD-06 ALLEGRO通用GSM撥號(hào)器

    D-06  ALLEGRO 是通用型的GSM撥號(hào)器和控制器,它既可以用于家庭又可以用于工業(yè)自動(dòng)控制,用于安全防范或遠(yuǎn)程數(shù)據(jù)傳輸工程,觸發(fā)任何一個(gè)輸入端將會(huì)使得該裝置以短信的方式發(fā)送報(bào)告到已編好程的電話號(hào)碼上或直接打電話,通過(guò)發(fā)送特定的短信到該裝置上,你可以打開(kāi)或關(guān)閉遠(yuǎn)端控制輸出端。基本設(shè)定是,GD-06提供4個(gè)輸入觸發(fā)端和3個(gè)輸出端。  可以通過(guò)對(duì)該裝置發(fā)送短信進(jìn)行編程或通過(guò)互聯(lián)網(wǎng)用捷豹GSMLINK網(wǎng)頁(yè)進(jìn)行編程。 專業(yè)模式允許所有的輸入和輸出端的全面編程,觸發(fā)監(jiān)聽(tīng)模式,GPRS數(shù)據(jù)通訊和模擬數(shù)據(jù)發(fā)送。 

    標(biāo)簽: ALLEGRO GSM GD 06

    上傳時(shí)間: 2013-11-18

    上傳用戶:CHINA526

  • 在FPGA中基于信元的FIFO設(shè)計(jì)方法實(shí)戰(zhàn)方法

      設(shè)計(jì)工程師通常在FPGA上實(shí)現(xiàn)FIFO(先進(jìn)先出寄存器)的時(shí)候,都會(huì)使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對(duì)性變差,某些情況下會(huì)變得不方便或者將增加硬件成本。此時(shí),需要進(jìn)行自行FIFO設(shè)計(jì)。本文提供了一種基于信元的FIFO設(shè)計(jì)方法以供設(shè)計(jì)者在適當(dāng)?shù)臅r(shí)候選用。這種方法也適合于不定長(zhǎng)包的處理。

    標(biāo)簽: FPGA FIFO 信元 設(shè)計(jì)方法

    上傳時(shí)間: 2013-11-05

    上傳用戶:ch3ch2oh

  • 基于FPGA和CMX589A的GMSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

    GMSK信號(hào)具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動(dòng)突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點(diǎn),提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計(jì)方案,并給出了方案的具體實(shí)現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實(shí)現(xiàn)的高斯濾波器、 FPGA實(shí)現(xiàn)的調(diào)制指數(shù)為O.5的FM調(diào)制器以及控制器。對(duì)系統(tǒng)功能和性能測(cè)試結(jié)果表明,指標(biāo)符合設(shè)計(jì)要求,工作穩(wěn)定可靠。 關(guān)鍵詞:GMSK;DDS;FM調(diào)制器;FPGAl 引 言 由于GMSK調(diào)制方式具有很好的功率頻譜特性,較優(yōu)的誤碼性能,能夠滿足移動(dòng)通信環(huán)境下對(duì)鄰道干擾的嚴(yán)格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統(tǒng)的標(biāo)準(zhǔn)調(diào)制方式。目前GMSK調(diào)制技術(shù)主要有兩種實(shí)現(xiàn)方法,一種是利用GMSK ASIC專用芯片來(lái)完成,典型的產(chǎn)品如FX589或CMX909配合MC2833或FX019來(lái)實(shí)現(xiàn)GMSK調(diào)制。這種實(shí)現(xiàn)方法的特點(diǎn)是實(shí)現(xiàn)簡(jiǎn)單、基帶信 號(hào)速率可控,但調(diào)制載波頻率固定,沒(méi)有可擴(kuò)展性。另外一種方法是利用軟件無(wú)線電思想采用正交調(diào)制的方法在FPGA和DSP平臺(tái)上實(shí)現(xiàn)。其中又包括兩種實(shí)現(xiàn) 手段,一種是采用直接分解將單個(gè)脈沖的高斯濾波器響應(yīng)積分分成暫態(tài)部分和穩(wěn)態(tài)部分,通過(guò)累加相位信息來(lái)實(shí)現(xiàn);另一種采用頻率軌跡合成,通過(guò)采樣把高斯濾波 器矩形脈沖響應(yīng)基本軌跡存入ROM作為查找表,然后通過(guò)FM調(diào)制實(shí)現(xiàn)。這種利用軟件無(wú)線電思想實(shí)現(xiàn)GMSK調(diào)制的方法具有調(diào)制參數(shù)可變的優(yōu)點(diǎn),但由于軟件 設(shè)計(jì)中涉及到高斯低通濾波、相位積分和三角函數(shù)運(yùn)算,所以調(diào)制器參數(shù)更改困難、實(shí)現(xiàn)復(fù)雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調(diào)制器設(shè)計(jì)方案。與傳統(tǒng)實(shí)現(xiàn)方法比較具有實(shí)現(xiàn)簡(jiǎn)單、調(diào)制參數(shù)方便可控和軟件剪裁容易等特點(diǎn),適合于CDPD、無(wú)中心站等多種通信系統(tǒng),具有重要現(xiàn)實(shí)意義。

    標(biāo)簽: FPGA 589A GMSK CMX

    上傳時(shí)間: 2015-01-02

    上傳用戶:zhang_yi

  • 在 Windows 的資源管理器窗口中

    在 Windows 的資源管理器窗口中,我們見(jiàn)過(guò) WinZIP,WinRAR 等軟件能在文件或文件夾的默認(rèn)快捷菜單中添加幾個(gè)菜單項(xiàng),它可以使用戶無(wú)須進(jìn)入軟件內(nèi)部而直接在視窗中進(jìn)行壓縮/解壓操作,十分方便用戶操作,這無(wú)疑是一個(gè)較好的應(yīng)用模型,它就是我們所說(shuō)的Shell擴(kuò)展技術(shù)。此源代碼將以一個(gè)普通的源代碼統(tǒng)計(jì)程序?yàn)槔齺?lái)說(shuō)明怎樣實(shí)現(xiàn)Shell擴(kuò)展技術(shù)。

    標(biāo)簽: Windows 資源管理器 窗口

    上傳時(shí)間: 2014-11-23

    上傳用戶:zhangliming420

  • 一個(gè)交織器的源代碼 留言:站長(zhǎng)

    一個(gè)交織器的源代碼 留言:站長(zhǎng),我上載的代碼如果有解壓后不識(shí)別的文件類型,請(qǐng)保存為rar即可打開(kāi)!

    標(biāo)簽: 交織器 源代碼

    上傳時(shí)間: 2015-02-11

    上傳用戶:xz85592677

  • 51定時(shí)器完整源程序。有詳細(xì)介紹

    51定時(shí)器完整源程序。有詳細(xì)介紹,解壓即用。非常方便,實(shí)用

    標(biāo)簽: 51定時(shí)器 源程序 詳細(xì)介紹

    上傳時(shí)間: 2014-01-18

    上傳用戶:aig85

  • acseespasssee破解器

    acseespasssee破解器,解壓后即可使用,無(wú)密碼。很簡(jiǎn)單,看后即明白。

    標(biāo)簽: acseespasssee 破解

    上傳時(shí)間: 2013-12-18

    上傳用戶:gengxiaochao

  • 本程序仿真做出了一個(gè)RS編碼器。運(yùn)行本軟件

    本程序仿真做出了一個(gè)RS編碼器。運(yùn)行本軟件,可得到一個(gè)可視化界面,按界面提示隨意輸入信息序列,即可對(duì)其進(jìn)行RS編碼。一般的RAR解壓即可

    標(biāo)簽: 程序 仿真 RS編碼器 運(yùn)行

    上傳時(shí)間: 2014-01-04

    上傳用戶:qiao8960

主站蜘蛛池模板: 句容市| 陇南市| 科技| 洮南市| 石楼县| 婺源县| 屯昌县| 华安县| 修文县| 黄石市| 垫江县| 衢州市| 蛟河市| 吴江市| 元朗区| 凤台县| 监利县| 华蓥市| 大港区| 松阳县| 南昌县| 新乐市| 石河子市| 客服| 嘉义市| 蒙城县| 吴江市| 大足县| 防城港市| 始兴县| 博罗县| 呼玛县| 舟曲县| 芒康县| 天镇县| 赤峰市| 普兰店市| 班玛县| 林周县| 称多县| 洛南县|