GMSK信號具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點,提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計方案,并給出了方案的具體實現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實現(xiàn)的高斯濾波器、 FPGA實現(xiàn)的調(diào)制指數(shù)為O.5的FM調(diào)制器以及控制器。對系統(tǒng)功能和性能測試結(jié)果表明,指標(biāo)符合設(shè)計要求,工作穩(wěn)定可靠。 關(guān)鍵詞:GMSK;DDS;FM調(diào)制器;FPGA
l 引 言 由于GMSK調(diào)制方式具有很好的功率頻譜特性,較優(yōu)的誤碼性能,能夠滿足移動通信環(huán)境下對鄰道干擾的嚴(yán)格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統(tǒng)的標(biāo)準(zhǔn)調(diào)制方式。目前GMSK調(diào)制技術(shù)主要有兩種實現(xiàn)方法,一種是利用GMSK ASIC專用芯片來完成,典型的產(chǎn)品如FX589或CMX909配合MC2833或FX019來實現(xiàn)GMSK調(diào)制。這種實現(xiàn)方法的特點是實現(xiàn)簡單、基帶信 號速率可控,但調(diào)制載波頻率固定,沒有可擴展性。另外一種方法是利用軟件無線電思想采用正交調(diào)制的方法在FPGA和DSP平臺上實現(xiàn)。其中又包括兩種實現(xiàn) 手段,一種是采用直接分解將單個脈沖的高斯濾波器響應(yīng)積分分成暫態(tài)部分和穩(wěn)態(tài)部分,通過累加相位信息來實現(xiàn);另一種采用頻率軌跡合成,通過采樣把高斯濾波 器矩形脈沖響應(yīng)基本軌跡存入ROM作為查找表,然后通過FM調(diào)制實現(xiàn)。這種利用軟件無線電思想實現(xiàn)GMSK調(diào)制的方法具有調(diào)制參數(shù)可變的優(yōu)點,但由于軟件 設(shè)計中涉及到高斯低通濾波、相位積分和三角函數(shù)運算,所以調(diào)制器參數(shù)更改困難、實現(xiàn)復(fù)雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調(diào)制器設(shè)計方案。與傳統(tǒng)實現(xiàn)方法比較具有實現(xiàn)簡單、調(diào)制參數(shù)方便可控和軟件剪裁容易等特點,適合于CDPD、無中心站等多種通信系統(tǒng),具有重要現(xiàn)實意義。
資源簡介:GMSK信號具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點,提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計方案,并給出了方案的具體實現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實...
上傳時間: 2013-10-24
上傳用戶:thesk123
資源簡介:GMSK信號具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動突發(fā)通信系統(tǒng)。根據(jù)GMSK調(diào)制的特點,提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調(diào)制器的設(shè)計方案,并給出了方案的具體實現(xiàn),包括系統(tǒng)結(jié)構(gòu)、利用CMX589A實...
上傳時間: 2015-01-02
上傳用戶:zhang_yi
資源簡介:該文檔為基于FPGA的MSK調(diào)制器設(shè)計與實現(xiàn)總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-03-16
上傳用戶:
資源簡介:基于FPGA和單片機的多波形發(fā)生器設(shè)計?
上傳時間: 2017-04-08
上傳用戶:彌勒佛祖
資源簡介:基于FPGA和W5100的以太網(wǎng)通信系統(tǒng)設(shè)計
上傳時間: 2022-07-18
上傳用戶:trh505
資源簡介:本文研究論述了基于S3C2410 LCD控制器的Linux驅(qū)動程序設(shè)計與實現(xiàn),介紹了S3C2410的LCD控制器的數(shù)據(jù)和控制管腳,并給出了LCD的控制流程和LCD的控制器設(shè)置規(guī)則,參照TFT-LCD LQ092Y3DG01的邏輯要求和時序要求設(shè)計了其驅(qū)動電路,設(shè)置了主要LCD寄存器;論述了在嵌...
上傳時間: 2013-11-29
上傳用戶:zukfu
資源簡介:基于X3D/VRML的三維場景設(shè)計與實現(xiàn),介紹的比較詳細(xì).適合學(xué)習(xí)X3D和VRML
上傳時間: 2015-12-09
上傳用戶:Pzj
資源簡介:基于STM32的MP3播放器設(shè)計與實現(xiàn) MDK完整源碼 原文 http://blog.ednchina.com/xiong_gang_whut/140556/message.aspx
上傳時間: 2014-01-23
上傳用戶:busterman
資源簡介:該文檔為基于軟件無線電平臺的OFDM通信系統(tǒng)設(shè)計與實現(xiàn)講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-02-03
上傳用戶:
資源簡介:介紹了MSK信號的優(yōu)點,并分析了其實現(xiàn)原理,提出一種MSK高性能數(shù)字調(diào)制器的FPGA實現(xiàn)方案;采用自頂向下的設(shè)計思想,將系統(tǒng)分成串/并變換器、差分編碼器、數(shù)控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數(shù)控振蕩器的實現(xiàn)...
上傳時間: 2013-11-23
上傳用戶:dvfeng
資源簡介:基于FPGA和verilog的交通燈控制器設(shè)計
上傳時間: 2018-01-09
上傳用戶:asdfghjklqwer
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA7段數(shù)碼顯示譯碼器
上傳時間: 2014-03-08
上傳用戶:bjgaofei
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA8段數(shù)碼顯示譯碼器
上傳時間: 2013-11-27
上傳用戶:chfanjiang
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA數(shù)控分頻器
上傳時間: 2014-01-03
上傳用戶:yan2267246
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA比較器和D/A器件實現(xiàn)
上傳時間: 2013-12-15
上傳用戶:xz85592677
資源簡介:GSM是全球使用最為廣泛的一種無線通信標(biāo)準(zhǔn),不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應(yīng),在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實...
上傳時間: 2013-07-01
上傳用戶:sh19831212
資源簡介:基于FPGA和PLL的函數(shù)信號發(fā)生器時鐘部分的實現(xiàn)
上傳時間: 2013-08-08
上傳用戶:xzt
資源簡介:轉(zhuǎn)矩的測量對各種機械產(chǎn)品的研究開發(fā)、測試分析、質(zhì)量檢驗、安全和優(yōu)化控制等工作有重要的意義。現(xiàn)有的轉(zhuǎn)矩傳感器一般結(jié)構(gòu)復(fù)雜,制造安裝困難。本文介紹了一種結(jié)構(gòu)簡單,測量精度高的新型轉(zhuǎn)矩傳感器——基于FPGA和單片機的光柵轉(zhuǎn)矩傳感器。 本文主要工作包括...
上傳時間: 2013-06-19
上傳用戶:xiangwuy
資源簡介:基于DVBS標(biāo)準(zhǔn)的射頻調(diào)制器設(shè)計與FPGA實現(xiàn)
上傳時間: 2013-06-14
上傳用戶:ABCD_ABCD
資源簡介:基于FPGA和DSP的中頻信號檢測系統(tǒng)的研究與設(shè)計
上傳時間: 2013-06-17
上傳用戶:qiuqing
資源簡介:為了實現(xiàn)某生產(chǎn)線上MCU的數(shù)據(jù)采集,設(shè)計了一種基于FPGA和UART的數(shù)據(jù)采集系統(tǒng),并完成系統(tǒng)的軟硬件設(shè)計。整個設(shè)計完全采用硬件邏輯VHDL語言,集成在一枚Altera的cyclone芯片內(nèi),設(shè)計了單片機總線與FPGA接口邏輯,數(shù)據(jù)緩存的雙端口RAM、FIFO和UART串行發(fā)送模塊...
上傳時間: 2013-10-11
上傳用戶:lliuhhui
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA組合電路的設(shè)計
上傳時間: 2016-02-04
上傳用戶:wangchong
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA含異步清0和同步時鐘使能的加法計數(shù)器
上傳時間: 2014-01-17
上傳用戶:lhw888
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA正弦信號發(fā)生器
上傳時間: 2014-12-02
上傳用戶:lxm
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA8位16進制頻率計
上傳時間: 2016-02-04
上傳用戶:myworkpost
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA序列檢測器
上傳時間: 2013-12-01
上傳用戶:yyq123456789
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA的ADC0809采樣控制電路
上傳時間: 2016-02-04
上傳用戶:asdfasdfd
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA數(shù)據(jù)采集電路和簡易存儲示波器
上傳時間: 2013-12-23
上傳用戶:123啊
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA移位相加硬件乘法器
上傳時間: 2013-11-29
上傳用戶:13517191407
資源簡介:基于FPGA和sopc的用VHDL語言編寫的EDA樂曲硬件演奏電路
上傳時間: 2016-02-04
上傳用戶:時代電子小智