直接數(shù)字頻率合成(DDS)是七十年代初提出的一種新的頻率合成技術(shù),其數(shù)字結(jié)構(gòu)滿足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展。現(xiàn)場可編程門陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計方法,提供了一種全新的設(shè)計模式。本論文結(jié)合這兩項技術(shù),并利用單片機控制靈活的特點,開發(fā)了一種雙通道波形發(fā)生器。在實現(xiàn)過程中,選用了Altera公司的EP1C6Q240C8芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用ATMAL的AT89C51單片機作為控制芯片。本設(shè)計中,F(xiàn)PGA芯片的設(shè)計和與控制芯片的接口設(shè)計是一個難點,本文利用Altera的設(shè)計工具Quartus Ⅱ并結(jié)合Verilog-HDL語言,采用硬件編程的方法很好地解決了這一問題。 本文首先介紹了波形發(fā)生器的研究背景和DDS的理論。然后詳盡地敘述了用EP1C6Q240C8完成DDS模塊的設(shè)計過程,這是設(shè)計的基礎(chǔ)。接著分析了整個設(shè)計中應(yīng)處理的問題,根據(jù)設(shè)計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現(xiàn)。然后就這三個部分分別詳細地進行了闡述。并且通過系列實驗,詳細地分析了該波形發(fā)生器的功能、性能、實現(xiàn)和實驗結(jié)果。最后,結(jié)合在設(shè)計中的一些心得體會,提出了本設(shè)計中的一些不足和改進意見。通過實驗說明,本設(shè)計達到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA實現(xiàn)基于DDS架構(gòu)的雙路波形發(fā)生器是可行的。
標(biāo)簽: FPGA DDS 雙通道 波形發(fā)生器
上傳時間: 2013-04-24
上傳用戶:gxf2016
隨著科學(xué)技術(shù)水平的不斷提高,在科研和生產(chǎn)過程中為了更加真實的反映被測對象的性質(zhì),對測試系統(tǒng)的性能要求越來越高。傳統(tǒng)的測試裝置,由于傳輸速度低或安裝不便等問題已不能滿足科研和生產(chǎn)的實際需要。USB技術(shù)的出現(xiàn)很好的解決了上述問題。USB總線具有支持即插即用、易于擴展、傳輸速率高(USB2.0協(xié)議下為480Mbps)等優(yōu)點,已逐漸得到廣泛的應(yīng)用。 本課題研究并設(shè)計了一套基于USB2.0的數(shù)據(jù)采集系統(tǒng)。論文首先詳細介紹了USB總線協(xié)議,然后從系統(tǒng)的總體結(jié)構(gòu)、硬件電路、軟件程序以及系統(tǒng)性能檢測等幾個方面,詳細闡述了系統(tǒng)的設(shè)計思想和實現(xiàn)方案。系統(tǒng)采用雙12位A/D轉(zhuǎn)換器,提供兩條模擬信號通道,可以同時采集雙路信號,最高的采樣率為200KHz。USB接口芯片采用Cypress公司的CY7C68013。論文詳細介紹了其在SlaveFIFO接口模式下的電路設(shè)計和程序設(shè)計。系統(tǒng)應(yīng)用FPGA芯片作系統(tǒng)的核心控制,控制系統(tǒng)的數(shù)據(jù)采集和與USB接口芯片的數(shù)據(jù)交換,并產(chǎn)生其中的邏輯控制信號和時序信號。同時應(yīng)用FPGA芯片作系統(tǒng)的核心控制可提高了系統(tǒng)穩(wěn)定性、減小設(shè)備的體積。系統(tǒng)的軟件設(shè)計,主要包括FPGA芯片中的邏輯、時序控制程序、8051固件程序、客戶應(yīng)用程序及其驅(qū)動程序。客戶端選擇了微軟的Visual Studio6.0 C++作開發(fā)平臺,雖然增加了復(fù)雜程度,但是軟件執(zhí)行效率及重用性均得到提高。 最后,應(yīng)用基于USB2.0的數(shù)據(jù)采集系統(tǒng)測試標(biāo)準(zhǔn)信號及電木的導(dǎo)熱系數(shù),以驗證測試系統(tǒng)的可靠信與準(zhǔn)確性。
標(biāo)簽: FPGA USB 接口 數(shù)據(jù)采集
上傳時間: 2013-04-24
上傳用戶:鳳臨西北
海信HDP2968CH彩電電路圖海信HDP2968CH彩色電視機電路圖,海信HDP2968CH彩電圖紙,海信HDP2968CH原理圖
上傳時間: 2013-05-21
上傳用戶:zhangsan123
nRF24L01無線模塊6個接收通道,nRF24L01無線模塊可以參考此文件調(diào)試 nRF24L01無線模塊,如需要建立一個小型的無線網(wǎng)絡(luò),一個無線模塊作為路由節(jié)點,六個作為傳感器節(jié)點。
上傳時間: 2013-05-15
上傳用戶:來茴
高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。 本研究通過在FPGA內(nèi)部實現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內(nèi)2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結(jié)果表明,通過在FPGA內(nèi)配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。FPGA片內(nèi)實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復(fù)制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。
上傳時間: 2013-06-07
上傳用戶:gps6888
·基于DSP和LabVIEW的多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計
標(biāo)簽: LabVIEW DSP 多通道 數(shù)據(jù)采集系統(tǒng)
上傳時間: 2013-08-06
上傳用戶:lifevast
·論文摘要:利用聲卡DSP技術(shù)和LabVIEW多線程技術(shù),提出了一種基于聲卡的數(shù)據(jù)采集與分析的廉價設(shè)計方案,具有實現(xiàn)簡單、界面友好、性能穩(wěn)定可靠等優(yōu)點。在LabVIEW環(huán)境中實現(xiàn)了音頻信號的采集分析及數(shù)據(jù)存盤重載。PC上配置多塊聲卡即可構(gòu)成實時、高信噪比的多通道數(shù)據(jù)采集系統(tǒng)。可以推廣到語音識別、環(huán)境噪聲監(jiān)測和實驗室測量等多種領(lǐng)域,應(yīng)用前景廣闊。
上傳時間: 2013-06-18
上傳用戶:changeboy
:51單片機的GSM收發(fā)短信C程序,包括了字庫轉(zhuǎn)換及IIC通信程序
標(biāo)簽: GSM 51單片機 C程序 收發(fā)
上傳時間: 2013-04-24
上傳用戶:change0329
美信半導(dǎo)體是全球領(lǐng)先的半導(dǎo)體制造供應(yīng)商,Maxim的電能計量方案提供全面的SoC器件選擇, 是多芯片方案的高精度、高性價比替代產(chǎn)品。無與倫比的動態(tài)范圍和獨特的32位可編程測量引擎,使 得我們的單芯片方案能夠滿足不同用戶的需求。為各種類型的表計開發(fā)提供了一條高效、便捷的途 徑,以滿足ANSI和IEC的市場要求。 ● 產(chǎn)品滿足不同國家對智能表系統(tǒng)以及低端瓦時(Wh)表、防篡改設(shè)計以及預(yù)付費設(shè)備的要求; ● 完備的開發(fā)工具加快軟件開發(fā)、測試和原型設(shè)計,縮短研發(fā)周期和產(chǎn)品上市時間。
標(biāo)簽: 美信 半導(dǎo)體產(chǎn)品 選型指南
上傳時間: 2013-04-24
上傳用戶:lgnf
·《通信原理》樊昌信(第五版)
標(biāo)簽: 通信原理
上傳時間: 2013-06-29
上傳用戶:lgnf
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1