亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

信號重構(gòu)

  • GSM短信貓說明

    usb短信貓

    標簽: GSM 短信

    上傳時間: 2013-11-07

    上傳用戶:旭521

  • 低信噪比環境下WCDMA小區搜索的FPGA實現

    針對區域內多個小區普查的需求,對復雜環境下低信噪比WCDMA小區搜索進行了針對性改進,采用差分相干累積以及RS軟譯碼算法提高了低信噪比條件下WCDMA小區搜索性能并利用FPGA進行了工程實現,仿真計算和安捷倫E5515C的測試結果表明改進是有效的。

    標簽: WCDMA FPGA 低信噪比 環境

    上傳時間: 2013-11-18

    上傳用戶:wxqman

  • 一種彩信報警系統方案

    設計一種基于GPRS 和51 單片機的彩信報警系統。利用單片機技術、帶彩信協議GPRS 無線通信模塊、圖像捕獲和圖像壓縮編碼功能模塊,實現原理圖設計到電路板設計開發。

    標簽: 彩信報警 系統方案

    上傳時間: 2013-11-10

    上傳用戶:china97wan

  • MOTION BUILDER 使用說明書Ver.2

    MOTION BUILDER Ver.2 是用于監控 KV-H20/H20S/H40S/H20G 的參數設定以及當前動作狀態的軟件。 在 PC 上可以設定復雜的參數,并可以在顯示畫面上監控正在運行的 KV-H20/H20S/H40S/H20G。 關于 MOTION BUILDER Ver.2 概要、功能與使用方法的詳細說明。在安裝之前,請仔細閱讀本手冊,并充分 理解。 注意 1、使用 MOTION BUILDER Ver.2 時,必須在可以使用 KV-H20/H20S/H40S/H20G 上 連接的緊急停止開關的地方使用。 通訊異常時,不接受 MOTION BUILDER Ver.2 的“強制停止”,可能會導致事故指示發生。發生通信異常時,MOTION BUILDER Ver.2 的“強制停止”按鈕將不起作用。 2、JOG 過程中,不能采用斷開 PLC 的連接電纜等手段停止通訊。 KV-H20/H20S/H40S/H20G 單元的 JOG 繼電器會一直保持 ON,機器繼續運轉,并可能導致事故發生。 3、執行監控或者寫入參數(設定)時,不能斷開和 PLC 的連接電纜。 否則會發生通訊錯誤,PC 可能會被重啟。KV-H20/H20S/H40S/H20G 內的數據可 能會損壞。 4、在 RUN 過程中,KV-1000/700 進行 JOG 示教時,必須在 PROG 模式下實施。 如果掃描時間較長,則反映的時間變長,且可能發生無法預料的動作。 5、發送到  KV-1000/700  的單元設定信息必須與當前打開的梯形圖程序的單元設定信 息一致。如果設定信息不同,則顯示錯誤,且不運行。 6、錯誤操作或者靜電等會引起數據變化或者去失,為了保護數據,請定期進行備份。 指示 關于數據的變化或者消失引起的損失,本公司不負任何責任,請諒解。 7、保存數據時,如果需要保留原來保存的數據,則選擇“重命名保存”。 如果“覆蓋保存”則會失去原來保存的數據。 運行環境及系統配置 運行 MOTION BUILDER Ver.2 ,必須具備如下環境。 請確認您使用的系統是否符合如下條件、是否備齊了必需的設備。 對應的 PC 機型 •  IBM PC 以及 PC/AT 兼容機(DOS/V) 系統配置 •  CPU Pentium 133 MHz 以上 支持 Windows 的打印 (推薦 Pentium 200 MHz 以上) •  內存容量擴展內存  64MB 以上 •  硬盤可用空間  20MB 以上 •  CD-ROM 驅動器 •  接口  RS-232C 或者 USB

    標簽: BUILDER MOTION Ver 使用說明書

    上傳時間: 2013-10-08

    上傳用戶:fujiura

  • 中興通訊硬件巨作:信號完整性基礎知識

    中興通訊硬件一部巨作-信號完整性 近年來,通訊技術、計算機技術的發展越來越快,高速數字電路在設計中的運用越來 越多,數字接入設備的交換能力已從百兆、千兆發展到幾十千兆。高速數字電路設計對信 號完整性技術的需求越來越迫切。 在中、 大規模電子系統的設計中, 系統地綜合運用信號完整性技術可以帶來很多好處, 如縮短研發周期、降低產品成本、降低研發成本、提高產品性能、提高產品可靠性。 數字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設計工程師需要 通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干擾能力精確分配給各種 噪聲,經過精心設計和權衡,控制總噪聲不超過電路的抗干擾能力,保證產品性能的可靠 實現。 為了滿足中興上研一所的科研需要, 我們在去年和今年關于信號完整性技術合作的基 礎上,克服時間緊、任務重的困難,編寫了這份硬件設計培訓系列教材的“信號完整性” 部分。由于我們的經驗和知識所限,這部分教材肯定有不完善之處,歡迎廣大讀者和專家 批評指正。 本教材的對象是所內硬件設計工程師, 針對我所的實際情況, 選編了第一章——導論、 第二章——數字電路工作原理、第三章——傳輸線理論、第四章——直流供電系統設計, 相信會給大家帶來益處。同時,也希望通過我們的不懈努力能消除大家在信號完整性方面 的煩腦。 在編寫本教材的過程中,得到了沙國海、張亞東、沈煜、何廣敏、鐘建兔、劉輝、曹 俊等的指導和幫助,尤其在審稿時提出了很多建設性的意見,在此一并致謝!

    標簽: 中興通訊 硬件 信號完整性 基礎知識

    上傳時間: 2013-11-03

    上傳用戶:奇奇奔奔

  • Altera可重配置PLL使用手冊0414-3

    Altera可重配置PLL使用手冊0414-3。

    標簽: Altera 0414 PLL 可重配置

    上傳時間: 2013-10-17

    上傳用戶:zhqzal1014

  • BGA焊球重置工藝

    BGA焊球重置工藝

    標簽: BGA 焊球重置 工藝

    上傳時間: 2013-11-24

    上傳用戶:大融融rr

  • WP374 Xilinx FPGA的部分重配置

    WP374 Xilinx FPGA的部分重配置

    標簽: Xilinx FPGA 374 WP

    上傳時間: 2013-11-03

    上傳用戶:文993

  • 可重配置PLL使用手冊

    本文檔主要是以Altera公司的Stratix II系列的FPGA器件為例,介紹了其內嵌的增強型可重配置PLL在不同的輸入時鐘頻率之間的動態適應,其目的是通過提供PLL的重配置功能,使得不需要對FPGA進行重新編程就可以通過軟件手段完成PLL的重新配置,以重新鎖定和正常工作。

    標簽: PLL 可重配置 使用手冊

    上傳時間: 2013-11-02

    上傳用戶:66666

  • 在FPGA中基于信元的FIFO設計方法實戰方法

      設計工程師通常在FPGA上實現FIFO(先進先出寄存器)的時候,都會使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對性變差,某些情況下會變得不方便或者將增加硬件成本。此時,需要進行自行FIFO設計。本文提供了一種基于信元的FIFO設計方法以供設計者在適當的時候選用。這種方法也適合于不定長包的處理。

    標簽: FPGA FIFO 信元 設計方法

    上傳時間: 2013-11-05

    上傳用戶:ch3ch2oh

主站蜘蛛池模板: 崇明县| 鹤岗市| 双柏县| 夏河县| 夹江县| 巧家县| 湾仔区| 麻城市| 双城市| 英德市| 辛集市| 新龙县| 伊宁市| 元朗区| 永登县| 那曲县| 乐至县| 桂平市| 和硕县| 深泽县| 丹东市| 常熟市| 牟定县| 松阳县| 湘潭县| 隆安县| 大荔县| 明水县| 乡宁县| 郎溪县| 白城市| 庆云县| 甘谷县| 吉水县| 邢台市| 宜兰县| 龙海市| 庐江县| 沙田区| 卢龙县| 嘉峪关市|