亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

傳輸速率

  • USB20設(shè)備控制器IP核的設(shè)計與FPGA驗證.rar

    隨著計算機及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴展等方面存在的缺陷愈來愈不可回避,并逐漸成為計算機通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價格便宜、使用方便、靈活性高、支持熱插拔、接口標(biāo)準(zhǔn)化和易于擴展等優(yōu)點,目前已經(jīng)成為計算機外設(shè)接口的主流技術(shù),在計算機外圍設(shè)備和消費類電子領(lǐng)域正獲得越來越多的應(yīng)用。 @@ 本文基于USB2.0協(xié)議規(guī)范,設(shè)計了一款支持高速和全速傳輸?shù)腢SB2.0設(shè)備控制器IP核。文中著重介紹了這款設(shè)備控制器IP核的設(shè)計和FPGA驗證工作,詳細(xì)研究并分析了USB2.0規(guī)范,根據(jù)規(guī)范提出了一種USB2.0設(shè)備控制器整體構(gòu)架方案,描述了各個功能子模塊硬件電路的功能及實現(xiàn)。從可重用的角度出發(fā),對設(shè)備控制器模塊進行優(yōu)化設(shè)計,增加多個靈活的配置選項,根據(jù)不同的應(yīng)用對硬件進行配置,使其在滿足要求的情況下去除冗余電路,以減少占用面積和功耗,從而使其靈活地應(yīng)用于各種USB系統(tǒng)。本文還研究了IP核的驗證方法,并對所設(shè)計的USB2.0設(shè)備控制器建立了功能完備的ModelSim仿真驗證環(huán)境,搭建了FPGA硬件驗證平臺,設(shè)計了具有AHB接口的設(shè)備控制器和帶有8051的設(shè)備控制器,并分別在FPGA平臺上進行了功能驗證。 @@ 本文所設(shè)計的USB2.0設(shè)備控制器IP核可配置性高,使用者可以自由配置所需端點的個數(shù)以及每個端點類型等,可以集成于多種USB系統(tǒng)中,適于各類USB設(shè)備的開發(fā)。本課題所取得的成果為USB2.0設(shè)備類的研究和開發(fā)積累了經(jīng)驗,并為后來實驗室某項目測試芯片的USB數(shù)據(jù)采集提供了參考方案,也為未來USB3.0接口IP核的開發(fā)和應(yīng)用奠定了基礎(chǔ)。 @@關(guān)鍵詞USB2.0控制器;IP核;FPGA;驗證

    標(biāo)簽: FPGA USB 20

    上傳時間: 2013-06-30

    上傳用戶:nanfeicui

  • 基于FPGA的軟件無線電數(shù)字接收機的研究.rar

    在現(xiàn)代電子系統(tǒng)中,數(shù)字化已經(jīng)成為發(fā)展的必然趨勢,接收機數(shù)字化是電子系統(tǒng)數(shù)字化中的一項重要內(nèi)容,對數(shù)字化接收機的研究具有重要的意義。隨著數(shù)字化理論和微電子技術(shù)的迅速發(fā)展,高速的中頻數(shù)字化接收機的實現(xiàn)已經(jīng)成為可能。本文研究了一種基于FPGA的軟件無線電數(shù)字接收平臺的設(shè)計,并著重研究了其中數(shù)字中頻處理單元的設(shè)計和實現(xiàn)。FPGA器件具有設(shè)計靈活、開發(fā)周期短和開發(fā)成本低等優(yōu)點,所以廣泛應(yīng)用于各種通信系統(tǒng)中。相比于傳統(tǒng)的DSP串行結(jié)構(gòu),F(xiàn)PGA能夠進行流水線性設(shè)計,對數(shù)據(jù)進行并行處理,所以FPGA在進行數(shù)據(jù)量大,要求實時處理的系統(tǒng)設(shè)計時有很大的優(yōu)勢。 本文首先首先分析了軟件無線電當(dāng)前的發(fā)展趨勢及技術(shù)現(xiàn)狀,針對存在的處理速度跟不上的DSP瓶頸問題,提出了中頻軟件無線電的FPGA實現(xiàn)方案。本文以FPGA實現(xiàn)為重點,在深入分析軟件無線電相關(guān)理論的基礎(chǔ)上,著重研究和完成了中頻軟件無線電數(shù)字接收平臺兩大模塊的FPGA實現(xiàn):數(shù)字下變頻相關(guān)模塊和數(shù)字調(diào)制解調(diào)模塊。其中,在深入研究數(shù)字下變頻實現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,首先對數(shù)字下變頻模塊的數(shù)控振蕩器(NCO)采用了直接頻率合成技術(shù)(DDS)實現(xiàn),其頻率分辨率高,靈活,易于實現(xiàn);高效抽取濾波器組由積分梳狀濾波器(CIC),半帶濾波器(HB),F(xiàn)IR濾波器組成。對積分梳狀濾波器(CIC)本文采用了Hogenaur“剪除”理論對內(nèi)部寄存器的位寬進行改進,極大地節(jié)約了資源,提高了運行速率。對FIR濾波器和半帶濾波器采用了(DA)分布式算法,它的運行速度只與數(shù)據(jù)的寬度有關(guān),只有加減法運算和二進制除法,既縮減了系統(tǒng)資源又大大節(jié)省了運算時間,實現(xiàn)了高效的實時處理。對數(shù)字調(diào)制解調(diào)模塊,重點研究和完成了2ASK和2FSK的調(diào)制解調(diào)的FPGA實現(xiàn),模塊有很好的通用性,能方便地移植到其它的系統(tǒng)中。在文章的最后還對整個系統(tǒng)進行了Matlab仿真,驗證了系統(tǒng)設(shè)計思想的正確性。在系統(tǒng)各個關(guān)鍵模塊的設(shè)計過程中,都是先依據(jù)一定的設(shè)計指標(biāo)進行verilog編程,然后再在Quartus軟件中編譯,時序仿真測試,并與Matlab仿真結(jié)果進行對比,驗證設(shè)計的正確性。

    標(biāo)簽: FPGA 軟件無線電 數(shù)字接收機

    上傳時間: 2013-05-18

    上傳用戶:450976175

  • LTE系統(tǒng)中基帶DAGC的應(yīng)用研究及FPGA實現(xiàn).rar

    當(dāng)今,移動通信正處于向第四代通信系統(tǒng)發(fā)展的階段,OFDM技術(shù)作為第四代數(shù)字移動通信(4G)系統(tǒng)的關(guān)鍵技術(shù)之一,被包括LTE在內(nèi)的眾多準(zhǔn)4G協(xié)議所采用。IDFT/DFT作為OFDM系統(tǒng)中的關(guān)鍵功能模塊,其精度對基帶解調(diào)性能產(chǎn)生著重大的影響,尤其對LTE上行所采用的SC_FDMA更是如此。為了使定點化IDFT/DFT達到較好的性能,本文采用數(shù)字自動增益控制(DAGC)技術(shù),以解決過大輸入信號動態(tài)范圍所造成的IDFT/DFT輸出信噪比(SNR)惡化問題。 首先,本文簡單介紹了較為成熟的AAGC(模擬AGC)技術(shù),并重點關(guān)注近年來為了改善其性能而興起的數(shù)字化AGC技術(shù),它們主要用于壓縮ADC輸入動態(tài)范圍以防止其飽和。針對基帶處理中具有累加特性的定點化IDFT/DFT技術(shù),進一步分析了AAGC技術(shù)和基帶DAGC在實施對象,實現(xiàn)方法等上的異同點,指出了基帶DAGC的必要性。 其次,根據(jù)LTE協(xié)議,搭建了從調(diào)制到解調(diào)的基帶PUSCH處理鏈路,并針對基于DFT的信道估計方法的缺點,使用簡單的兩點替換實現(xiàn)了優(yōu)化,通過高斯信道下的MATLAB仿真,證明其可以達到理想效果。仿真結(jié)果還表明,在不考慮同步問題的高斯信道下,本文所搭建的基帶處理鏈路,采用64QAM進行調(diào)制,也能達到在SNR高于17dB時,硬判譯碼結(jié)果為極低誤碼率(BER)的效果。 再次,在所搭建鏈路的基礎(chǔ)上,通過理論分析和MATLAB仿真,證明了包括時域和頻域DAGC在內(nèi)的基帶DAGC具有穩(wěn)定接收鏈路解調(diào)性能的作用。同時,通過對幾種DAGC算法的比較后,得到的一套適用于實現(xiàn)的基帶DAGC算法,可以使IDFT/DFT的輸出SNR處于最佳范圍,從而滿足LTE系統(tǒng)基帶解調(diào)的要求。針對時域和頻域DAGC的差異,分別選定移位和加法,以及查表的方式進行基帶DAGC算法的實現(xiàn)。 最后,本文對選定的基帶DAGC算法進行了FPGA設(shè)計,仿真、綜合和上板結(jié)果說明,時域和頻域DAGC實現(xiàn)方法占用資源較少,容易進行集成,能夠達到的最高工作頻率較高,完全滿足基帶處理的速率要求,可以流水處理每一個IQ數(shù)據(jù),使之滿足基帶解調(diào)性能。

    標(biāo)簽: DAGC FPGA LTE

    上傳時間: 2013-05-17

    上傳用戶:laozhanshi111

  • 基于FPGA的無線傳感器網(wǎng)絡(luò)MAC層控制器的設(shè)計與實現(xiàn).rar

    無線傳感器網(wǎng)絡(luò)(Wireless Sensor Networks,WSN)是由大量傳感器節(jié)點組成,這些節(jié)點部署在監(jiān)測區(qū)域內(nèi)通過無線通信方式,形成的一個多跳自組織的網(wǎng)絡(luò)。整個網(wǎng)絡(luò)的作用是協(xié)作地感知、采集和處理網(wǎng)絡(luò)覆蓋區(qū)域中監(jiān)測對象的信息,并發(fā)送給觀察者,可廣泛應(yīng)用于環(huán)境監(jiān)測、醫(yī)療護理、軍事、商業(yè)等多個領(lǐng)域。 媒體訪問控制(Medium Access Control,MAC)協(xié)議處于無線傳感器網(wǎng)絡(luò)協(xié)議的物理層和路由層之間,用于在傳感器節(jié)點間公平有效地共享通信媒介,對傳感器網(wǎng)絡(luò)的性能有較大影響。與傳統(tǒng)無線網(wǎng)絡(luò)不同,提高能量效率和可擴展性是無線傳感器網(wǎng)絡(luò)MAC協(xié)議設(shè)計的主要目標(biāo)。 本文主要闡述基于FPGA對IEEE802.15.4 MAC層功能的實現(xiàn)。首先介紹了無線傳感器網(wǎng)絡(luò)的體系結(jié)構(gòu)、MAC協(xié)議的設(shè)計要求以及已有的MAC層協(xié)議,討論了無線傳感器網(wǎng)絡(luò)MAC層的主要要求和功能。然后詳細(xì)介紹和分析了IEEE802.15.4的MAC協(xié)議,并在此基礎(chǔ)上,通過NS2平臺對MAC層協(xié)議進行了仿真,研究不同網(wǎng)絡(luò)負(fù)荷下信道訪問機制的各個參數(shù)對吞吐量,丟包率,傳輸延時的影響,分析了隱蔽站問題、確認(rèn)幀機制。 本文對MAC層中的主要功能,諸如數(shù)據(jù)收發(fā)、幀處理、信道接入方式以及幀檢驗等提出了基于FPGA的硬件解決方法。設(shè)計選用硬件描述語言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進行時序仿真驗證,最終下載到自主設(shè)計Altera公司的Cyclone開發(fā)板中。 對設(shè)計的驗證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進行驗證,然后下載到與CC2430開發(fā)板相連接的FPGA中對設(shè)計進行驗證測試。驗證流程是功能仿真、時序仿真和板級調(diào)試,最終通過測試,驗證了該設(shè)計的功能。測試結(jié)果表明,該模塊能滿足無線傳感器網(wǎng)絡(luò)低速率應(yīng)用環(huán)境的需要,具有優(yōu)良的擴展性能,達到了預(yù)期的設(shè)計目標(biāo)。

    標(biāo)簽: FPGA MAC 無線傳感器網(wǎng)絡(luò)

    上傳時間: 2013-06-14

    上傳用戶:竺羽翎2222

  • SATA2.0硬盤加解密接口芯片數(shù)據(jù)通路的設(shè)計與FPGA實現(xiàn).rar

    SATA接口是新一代的硬盤串行接口標(biāo)準(zhǔn),和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊列)、端口復(fù)用器、交錯啟動等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點,SATA硬盤業(yè)已被廣泛的使用于各種企業(yè)級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關(guān)注。由于在加密時需要實時處理大量的數(shù)據(jù),所以對硬盤數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結(jié)合起來進行設(shè)計和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設(shè)計具有重要的使用價值和研究價值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對系統(tǒng)設(shè)計中各個層次中涉及的關(guān)鍵問題進行了闡述。其次,本論文對ATA協(xié)議和命令進行了詳細(xì)的解釋和分析,并針對設(shè)計中涉及的命令和對其做出的修改進行了說明。接著,本論文對SATA2.0加解密控制芯片的系統(tǒng)設(shè)計進行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設(shè)計中的難點問題并給出解決問題的方法。然后,對系統(tǒng)數(shù)據(jù)通路的各個模塊的設(shè)計和實現(xiàn)進行詳盡的闡述,并給出各個模塊的驗證結(jié)果。最后,本文簡要的介紹了驗證平臺搭建和測試環(huán)境、測試方法等問題,并分析測試結(jié)果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進行測試,目前工作正常,性能良好,已經(jīng)達到項目性能指標(biāo)要求。本論文在SATA加解密控制芯片設(shè)計與實現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟價值。

    標(biāo)簽: SATA FPGA 2.0

    上傳時間: 2013-04-24

    上傳用戶:JIUSHICHEN

  • 基于FPGA的通用實時信號處理系統(tǒng)的硬件設(shè)計與實現(xiàn).rar

    近年來,以FPGA為代表的數(shù)字系統(tǒng)現(xiàn)場集成技術(shù)取得了快速的發(fā)展,F(xiàn)PGA不但解決了信號處理系統(tǒng)小型化、低功耗、高可靠性等問題,而且基于大規(guī)模FPGA單片系統(tǒng)的片上可編程系統(tǒng)(SOPC)的靈活設(shè)計方式使其越來越多的取代ASIC的市場。傳統(tǒng)的通用信號處理系統(tǒng)使用DSP作為處理核心,系統(tǒng)的可重構(gòu)型不強,F(xiàn)PGA解決了這一問題,并且現(xiàn)有的FPGA中,多數(shù)已集成DSP模塊,結(jié)合FPGA較強的信號并行處理特性使其與DSP信號處理能力差距很小。因此,F(xiàn)PGA作為處理核心的通用信號處理系統(tǒng)具有很強的可實施性。 @@ 基于上述要求,作者設(shè)計和完成了一個基于多FPGA的通用實時信號處理系統(tǒng)。該系統(tǒng)采用4片XC3SD1800A作為處理核心,使用DDR2 SDRAM高速存儲實時數(shù)據(jù)。作者通過全面的分析,設(shè)計了核心板、底板和應(yīng)用板分離系統(tǒng)架構(gòu)。該平臺能夠根據(jù)實際需求進行靈活的搭配,核心板之間的數(shù)據(jù)傳輸采用了LVDS(低電壓差分信號)技術(shù),從而使得數(shù)據(jù)能夠穩(wěn)定的以非常高的速率進行傳輸。 @@ 本系統(tǒng)屬于高速數(shù)字電路的設(shè)計范疇,因此必須重視信號完整性的設(shè)計與分析問題,作者根據(jù)高速電路的設(shè)計慣例和軟件輔助設(shè)計的方法,在分析和論證了阻抗控制、PCB堆疊、PCB布局布線等約束的基礎(chǔ)上,順利地完成了PCB繪制與調(diào)試工作。 @@ 作為系統(tǒng)設(shè)計的重要環(huán)節(jié),作者還在文中研究了在系統(tǒng)設(shè)計過程中出現(xiàn)的電源完整性問題,并給出了解決辦法。 @@ LVDS高速數(shù)據(jù)通道接口和DDR2存儲器接口設(shè)計決定本系統(tǒng)的使用性能,本文基于所選的FPGA芯片進行了詳細(xì)的闡述和驗證。并結(jié)合系統(tǒng)的核心板和底板,完成了應(yīng)用板,視頻圖像采集、USB、音頻、LCD和LED矩陣模塊顯示等接口的設(shè)計工作,對其中的部分接口進行了邏輯驗證。 @@ 經(jīng)過測試,該通用的信號處理平臺具有實時性好、通用性強、可擴展和可重構(gòu)等特點,能夠滿足當(dāng)前一些信號處理系統(tǒng)對高速、實時處理的要求,可以廣泛應(yīng)用于實時信號處理領(lǐng)域。通過本平臺的研究和開發(fā)工作,為進一步研究和設(shè)計通用、實時信號處理系統(tǒng)打下了堅實的基礎(chǔ)。 @@關(guān)鍵詞:通用實時信號處理;FPGA;信號完整性;DDR2;LVDS

    標(biāo)簽: FPGA 實時信號 處理系統(tǒng)

    上傳時間: 2013-05-27

    上傳用戶:qiaoyue

  • 基于FPGA的實時圖像采集與處理系統(tǒng)研究.rar

    隨著數(shù)碼技術(shù)的不斷發(fā)展,數(shù)字圖像處理的應(yīng)用領(lǐng)域不斷擴大,其實時處理技術(shù)成為研究的熱點。VLSI技術(shù)的迅猛發(fā)展為數(shù)字圖像實時處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA(現(xiàn)場可編程門陣列)的特點使其非常適用于進行一些基于像素級的圖像處理。 傳統(tǒng)的圖像顯示系統(tǒng)必須連接到PC才能觀察圖像視頻,存在著高速實時性、穩(wěn)定性問題。本設(shè)計脫離高清晰工業(yè)相機必須與PC連接才可以觀看到高清晰圖像的束縛,實現(xiàn)系統(tǒng)的小型化。針對130萬像素彩色1/2英寸鎂光CMOS圖像傳感器,提出用硬件實現(xiàn)Bayer格式到RGB格式轉(zhuǎn)換的設(shè)計方案,完成由黑白圖像到高清彩色圖像的轉(zhuǎn)換,用SDRAM作緩存,輸出標(biāo)準(zhǔn)VGA信號,可直接連接VGA顯示器、投影儀等設(shè)備進行實時的視頻圖像觀看,與模擬相機740X576分辨率(480線)圖像相比,設(shè)計圖像畫質(zhì)相當(dāng)于1280X1024分辨率(750線),最高幀率25fps,整個結(jié)構(gòu)應(yīng)用FPGA作為主控制器,用少量的緩存代替?zhèn)鹘y(tǒng)的大容量存儲,加快了運算速率,減小了電路規(guī)模,滿足圖像實時處理的要求,使展現(xiàn)出來的視頻圖像得到質(zhì)的飛躍。可以廣泛應(yīng)用于工業(yè)控制和遠程監(jiān)控等領(lǐng)域。 論文研究的重點是采用altera公司EP2C芯片前端驅(qū)動CMOS圖像傳感器,實時采集Bayer圖像象素,分析研究CFA圖像插值算法,實現(xiàn)了基于FPGA的實時線性插值算法,能夠?qū)斎胧敲肯袼?bit、分辨率為1280×1204的Bayer模式圖像數(shù)據(jù)進行實時重構(gòu),輸出彩色RGB圖像。由端口FIFO作為數(shù)據(jù)緩沖,存儲一幀圖像到高速SDRAM,構(gòu)建VGA顯示控制器,實現(xiàn)對輸入是每像素24bit(RGB101010)、分辨率為640×480、幀頻25HZ彩色圖像進行實時顯示。 整個模塊結(jié)構(gòu)包括電源模塊單元等、CMOS成像單元、FPGA數(shù)據(jù)處理單元、SDRAM控制單元、VGA顯示接口單元。 最后,對系統(tǒng)進行了調(diào)試。經(jīng)實驗驗證,系統(tǒng)達到了實時性,能正確和可靠的工作。整個設(shè)計模塊能夠滿足高幀率和高清晰的實時圖像處理,占用系統(tǒng)資源很少,用較少的時間完成了圖像數(shù)據(jù)的轉(zhuǎn)換,提高了效率。

    標(biāo)簽: FPGA 實時圖像采集 與處理系統(tǒng)

    上傳時間: 2013-06-08

    上傳用戶:zhengjian

  • 基于FPGA的快速路由查找算法研究及實現(xiàn).rar

    現(xiàn)代通信朝著全網(wǎng)IP化的進程逐步發(fā)展,越來越多的通信需要IP路由查找;同時光纖技術(shù)的發(fā)展,使得比特速率達到了20Gbps,路由技術(shù)成了整個通信系統(tǒng)的瓶頸,迫切需要一種具有高查找性能,低成本的路由算法,能夠適應(yīng)大規(guī)模應(yīng)用。 本文研究了一種高性能、低成本的路由算法。在四分支并行路由查找算法的基礎(chǔ)上,實現(xiàn)了雙分支并行,每個分支流水查找的16-8-8路由算法。該算法由三級表構(gòu)成,長度小于16的前綴通過擴展成為長度16的前綴存儲在第一級表中;長度小于24位的前綴通過擴展成為長度24的前綴存儲在前兩級表中;長度大于24的前綴則通過專門的存儲空間進行存儲。將IP路由的二維查找轉(zhuǎn)化為一維精確查找,每次查找最多訪問存儲器3次,就可以查得下一跳的路由信息。使用Verilog語言實現(xiàn)了本文提出的算法,并對算法進行了功能仿真。為了實現(xiàn)低成本,該算法采用了FPGA和SSRAM的硬件結(jié)構(gòu)實現(xiàn)。 功能仿真表明本文設(shè)計的算法查找速度能適應(yīng)20Gbps的接口轉(zhuǎn)發(fā)速率。

    標(biāo)簽: FPGA 路由 查找算法

    上傳時間: 2013-04-24

    上傳用戶:金宜

  • 基于FPGA的高速串行接口模塊仿真設(shè)計.rar

    現(xiàn)代社會信息量爆炸式增長,由于網(wǎng)絡(luò)、多媒體等新技術(shù)的發(fā)展,用戶對帶寬和速度的需求快速增加。并行傳輸技術(shù)由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設(shè)計的極限;而高速串行通信技術(shù)憑借其帶寬大、抗干擾性強和接口簡單等優(yōu)勢,正迅速取代傳統(tǒng)的并行技術(shù),成為業(yè)界的主流。 本論文針對目前比較流行并且有很大發(fā)展?jié)摿Φ膬煞N高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設(shè)計。本論文的主要工作是以某低成本相控陣?yán)走_信號處理機為設(shè)計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術(shù)的高速LinkPort(鏈路口)設(shè)計和基于CML(Current ModeLogic)技術(shù)的Rocket I/O高速串行接口設(shè)計。首先在FPGA的軟件中進行程序設(shè)計和功能、時序的仿真,當(dāng)仿真驗證通過之后,重點是在硬件平臺上進行調(diào)試。硬件調(diào)試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數(shù)據(jù)的互相傳送,接收和發(fā)送的數(shù)據(jù)相同,證明了高速鏈路口設(shè)計的正確性。并且在硬件調(diào)試時對Rocket IO GTP收發(fā)器進行回環(huán)設(shè)計,經(jīng)過回環(huán)之后接收到的數(shù)據(jù)與發(fā)送的數(shù)據(jù)相同,證明了Rocket I/O高速串行接口設(shè)計的正確性。

    標(biāo)簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

  • 基于FPGA的高速數(shù)據(jù)采集存儲系統(tǒng)設(shè)計.rar

    高速大容量數(shù)據(jù)采集存儲技術(shù)在通信、航天、氣象、雷達等多個領(lǐng)域中擁有著廣泛應(yīng)用。各領(lǐng)域科技與信息技術(shù)不斷發(fā)展,對數(shù)據(jù)的采集和傳輸速率要求越來越高,對數(shù)據(jù)存儲的速度和容量要求也越來越高。高速數(shù)據(jù)存儲主要包括存儲介質(zhì)選取、存儲器控制、數(shù)據(jù)存儲和總線應(yīng)用等,如何實時、高速、連續(xù)大量地采集存儲數(shù)據(jù)是一個關(guān)鍵性問題。 本文設(shè)計了一種基于FPGA控制的高速數(shù)據(jù)采集存儲系統(tǒng)。該系統(tǒng)選用符合ATA-6規(guī)范的IDE硬盤作為數(shù)據(jù)存儲介質(zhì),采用RAID0配置的磁盤陣列形式,并配合板載的128MB內(nèi)存實現(xiàn)對數(shù)據(jù)的高速大容量穩(wěn)定存儲。 該磁盤陣列同時管理五個IDE硬盤,平均數(shù)據(jù)流達到250MB/s,峰值傳輸速率達到500MB/s,也可以擴展更多硬盤構(gòu)成大容量的磁盤陣列。系統(tǒng)采用PCI-9054橋芯片與計算機連接,可同時存儲四路AD數(shù)據(jù),可以通過人機交互界面實時監(jiān)控數(shù)據(jù)采集情況,在計算機上實現(xiàn)整個磁盤陣列的實時控制。

    標(biāo)簽: FPGA 高速數(shù)據(jù) 采集

    上傳時間: 2013-06-14

    上傳用戶:2404

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲免费影视| 久久精品国产在热久久| 欧美成人在线网站| 性欧美暴力猛交另类hd| 亚洲午夜精品福利| 一区二区三区精品| 一区二区免费在线播放| 亚洲精品免费在线| 最新国产の精品合集bt伙计| 1769国内精品视频在线播放| 亚洲福利国产| 亚洲国产激情| 亚洲精品一区二区三区99| 亚洲高清不卡在线| 亚洲精品1区| 亚洲三级免费观看| 亚洲狼人综合| 极品少妇一区二区| 亚洲欧洲另类| 亚洲国产裸拍裸体视频在线观看乱了中文 | 黄色一区二区三区| 国产日韩精品一区二区三区| 国内精品久久久| 99国产精品久久久久久久久久| 亚洲图片欧美一区| 久久九九免费视频| 欧美三级日本三级少妇99| 欧美精品久久99| 亚洲伦理自拍| 亚洲午夜精品久久久久久浪潮| 欧美日韩亚洲一区二区三区四区| 欧美深夜影院| 亚洲精品一区二区三区蜜桃久| 日韩午夜一区| 在线观看欧美成人| 亚洲精品视频在线播放| 久久激情综合| 99re国产精品| 国产精品国产三级国产aⅴ入口 | 性18欧美另类| 久久久久久久久久久久久久一区 | 亚洲免费成人| 国产精品99久久久久久久女警 | 亚洲区一区二区三区| 99在线|亚洲一区二区| 午夜在线视频一区二区区别 | 欧美日韩国产在线一区| 国产欧美韩日| 亚洲精品在线一区二区| 久久成人免费视频| 欧美区日韩区| 一区二区三区在线免费播放| 一级日韩一区在线观看| 久久久亚洲高清| 国产精品久久久久久福利一牛影视| 激情久久中文字幕| 亚洲网站在线播放| 欧美激情麻豆| 国内久久精品| 午夜精品免费| 欧美日韩亚洲视频一区| 一区二区三区中文在线观看| 亚洲一区二区高清| 欧美黄色成人网| 激情欧美国产欧美| 午夜精品亚洲| 欧美色视频在线| 亚洲精品小视频在线观看| 久久精品五月婷婷| 国产美女扒开尿口久久久| 一区二区高清在线观看| 欧美成人在线免费视频| 伊人狠狠色丁香综合尤物| 欧美一区亚洲一区| 国产精品一区久久久| 亚洲无限乱码一二三四麻| 欧美日韩国产精品专区| 亚洲欧洲日本国产| 免费短视频成人日韩| 一区二区三区我不卡| 久久精品国产视频| 国产一二三精品| 午夜欧美精品久久久久久久| 欧美网站在线| 久久精品五月| 欧美日韩另类国产亚洲欧美一级| 亚洲国产日韩欧美在线图片| 久久中文欧美| 精品福利av| 麻豆91精品91久久久的内涵| 国产欧美亚洲视频| 欧美一级淫片aaaaaaa视频| 国产嫩草一区二区三区在线观看| 亚洲制服av| 国产精品国码视频| 亚洲男女毛片无遮挡| 国产精品国产三级国产aⅴ浪潮 | 久久精品道一区二区三区| 国产精品电影网站| 亚洲一区二区三| 国产精品永久免费在线| 午夜久久电影网| 国产日韩欧美高清| 久久疯狂做爰流白浆xx| 在线播放不卡| 欧美黑人国产人伦爽爽爽| 99国产精品| 国产精品一区免费视频| 欧美一级一区| 在线 亚洲欧美在线综合一区| 你懂的国产精品| 一本色道久久综合狠狠躁篇的优点 | 91久久久久久久久| 欧美成人免费va影院高清| 亚洲精品一区二区三区99| 欧美涩涩网站| 久久精品人人做人人综合| 亚洲人成在线播放| 国产精品美女久久久免费| 久久人人看视频| 亚洲最新中文字幕| 国产欧美精品一区二区三区介绍 | 久久久另类综合| 亚洲精品久久久久中文字幕欢迎你| 欧美久久久久久蜜桃| 国产伦精品一区| 国产午夜精品美女视频明星a级| 黄色成人在线网站| 亚洲一区中文字幕在线观看| 欧美日韩免费观看一区三区| 国产精品久久久久久五月尺| 亚洲在线免费| 亚洲一区二区三区成人在线视频精品 | 国产精品久久久久久久久免费桃花 | 一区二区三区在线观看欧美| 欧美mv日韩mv国产网站| 这里只有精品在线播放| 国产又爽又黄的激情精品视频| 牛牛影视久久网| 亚洲欧美日本伦理| 亚洲激情六月丁香| 国产欧美成人| 欧美日韩不卡一区| 久久人人爽人人| 亚洲欧美在线一区二区| 亚洲精品欧美日韩| 国产亚洲日本欧美韩国| 欧美日韩视频一区二区三区| 久久久久久久激情视频| 亚洲一区日本| 亚洲精品视频一区二区三区| 狠狠入ady亚洲精品经典电影| 国产精品久久中文| 欧美日本中文字幕| 麻豆精品在线观看| 久久精品一区二区三区不卡| 亚洲欧美中文另类| 正在播放日韩| 99精品热6080yy久久| 亚洲国产婷婷香蕉久久久久久99 | 狠狠色丁香久久婷婷综合丁香| 欧美精品一区二区三区很污很色的| 久久精品亚洲一区二区| 午夜精品国产更新| 亚洲性视频网站| 在线亚洲美日韩| 一区二区三区精品| 亚洲免费不卡| 最新日韩在线视频| 在线免费日韩片| 黄色成人精品网站| 国产字幕视频一区二区| 国产在线视频欧美一区二区三区| 国产欧美亚洲一区| 国产色综合网| 国产真实乱子伦精品视频| 国产日韩精品一区二区三区| 国产欧美日韩一区二区三区在线观看 | 欧美日韩一卡二卡| 欧美精品一区二区三区四区| 欧美国产第一页| 欧美久久久久中文字幕| 欧美绝品在线观看成人午夜影视| 欧美成人激情在线| 1204国产成人精品视频| 在线欧美小视频| 亚洲欧洲日韩女同| 一本久久综合亚洲鲁鲁| 久久综合999| 亚洲午夜精品一区二区| 亚洲一区二区高清视频| 亚洲欧美日韩综合aⅴ视频| 欧美一区二区大片| 久久成人综合视频| 欧美~级网站不卡| 欧美剧在线免费观看网站| 国产精品久久9| 国产日韩欧美一区二区三区四区| 精品1区2区3区4区| 99精品国产福利在线观看免费 |