亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

像素畫

  • 基于FPGA實現(xiàn)固定倍率的圖像縮放

    基于FPGA硬件實現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設(shè)計為一個單元體的循環(huán)過程,在單元體內(nèi)部,事先計算出卷積系數(shù)。

    標(biāo)簽: FPGA 倍率 圖像

    上傳時間: 2013-12-03

    上傳用戶:fudong911

  • FPGA的HD-SDI下變換研究

    研究了一種采用FPGA將高清數(shù)字電視信號轉(zhuǎn)換為標(biāo)清數(shù)字電視信號的方法,利用重采樣等技術(shù)降低了圖像中每行的有效像素和垂直行,完成了HD-SDI到SD-SDI的下變換。設(shè)計實現(xiàn)簡單,目前已運(yùn)用于實際工程當(dāng)中。

    標(biāo)簽: HD-SDI FPGA 變換

    上傳時間: 2014-11-29

    上傳用戶:mickey008

  • 基于FPGA的PAL-VGA轉(zhuǎn)換器的實現(xiàn)

    介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數(shù)字視頻信號到800×600 的VGA 格式轉(zhuǎn)換的實現(xiàn)方法。關(guān)鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數(shù)監(jiān)控系統(tǒng)中采用的高解析度攝像機(jī)均由47 萬像素的CCD 圖像傳感器采集圖像, 經(jīng)DSP 處理后輸出的PAL 制數(shù)字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監(jiān)視, 這就需要將隔行PAL 制數(shù)字視頻轉(zhuǎn)換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進(jìn)行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進(jìn)行放大。隨著微電子技術(shù)及其制造工藝的發(fā)展, 可編程邏輯器件的邏輯門密度有了很大提高, 現(xiàn)場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復(fù)以及系統(tǒng)配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強(qiáng), 因此FPGA 在現(xiàn)代電子系統(tǒng)設(shè)計中發(fā)揮著越來越重要的作用。本課題的設(shè)計就是采用VHDL 描述, 基于FPGA 來實現(xiàn)的。

    標(biāo)簽: PAL-VGA FPGA 轉(zhuǎn)換器

    上傳時間: 2013-12-03

    上傳用戶:aa54

  • 基于FPGA的VGA控制器設(shè)計與實現(xiàn)

    利用FPGA 設(shè)計一個類似點陣LCD 顯示的VGA 顯示控制器,可實現(xiàn)文字及簡單的圖表顯示。工作時只需將要顯示內(nèi)容轉(zhuǎn)換成對應(yīng)字模送入FPGA,即可實現(xiàn)相應(yīng)內(nèi)容的顯示。關(guān)鍵詞:FPGA;VGA;顯示控制 隨著數(shù)字圖像處理的應(yīng)用領(lǐng)域的不斷擴(kuò)大,其實時處理技術(shù)成為研究的熱點。EDA(電子設(shè)計自動化)技術(shù)的迅猛發(fā)展為數(shù)字圖像實時處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA 的特點適用于進(jìn)行一些基于像素級的圖像處理[1]。LCD 和CRT 顯示器作為一種通用型顯示設(shè)備,如今已經(jīng)廣泛應(yīng)用于工作和生活中。與嵌入式系統(tǒng)中常用的顯示器件相比,它具有顯示面積大、色彩豐富、承載信息量大、接口簡單等優(yōu)點,如果將其應(yīng)用到嵌入式系統(tǒng)中,可以顯著提升產(chǎn)品的視覺效果。為此,嘗試將VGA 顯示的控制轉(zhuǎn)化到FPGA 來完成實現(xiàn)。

    標(biāo)簽: FPGA VGA 制器設(shè)計

    上傳時間: 2013-10-26

    上傳用戶:lgd57115700

  • 基于 FPGA 的 SDTV-HDTV 轉(zhuǎn)換的研究與設(shè)計

    一種采用Altera Cyclone Ⅲ FPGA將標(biāo)準(zhǔn)清晰度電視(SDTV)轉(zhuǎn)換成高清晰度電視(HDTV)的方法.用圖像插值技術(shù),充分利用了原始圖像,實現(xiàn)視頻格式水平方向上行內(nèi)像素點的增加及垂直方向上行數(shù)的提升,滿足高清晰度電視格式的標(biāo)準(zhǔn)輸出.整個上變換模塊的復(fù)雜度低,易于硬件實現(xiàn),完成了專用格式轉(zhuǎn)換芯片的功能,在工程應(yīng)用中有利于提高系統(tǒng)的集成度和靈活性.

    標(biāo)簽: SDTV-HDTV FPGA 轉(zhuǎn)換

    上傳時間: 2013-11-22

    上傳用戶:lansedeyuntkn

  • 基于MTSAT衛(wèi)星數(shù)據(jù)的云掩膜閾值算法

    使用ABI Cloud Mask算法,結(jié)合多種基礎(chǔ)的表數(shù)據(jù),對MTSAT-1R衛(wèi)星圖像進(jìn)行了云掩膜分類。將衛(wèi)星圖像中的像素成功分為了4類:“晴空”“似晴空”“似云”“云” 。實驗結(jié)果表明,本掩膜計算方便,達(dá)到了進(jìn)一步計算下一步數(shù)據(jù)的要求。

    標(biāo)簽: MTSAT 衛(wèi)星數(shù)據(jù) 掩膜 閾值

    上傳時間: 2013-10-19

    上傳用戶:xauthu

  • Fastwel單板計算機(jī)模塊參數(shù)

    Fastwel是一款基于AMD Geode LX800(500MHz)處理器的單板計算機(jī),PC\104支持PCI(32位和16位ISA)。支持Linux,嵌入式Windows XP,QNX。CPB905的所有組件,包括CPU和板載內(nèi)存均使用焊接從而提供高抗振性。并有一組豐富的接口:2個快速以太網(wǎng)端口,7個COM端口,4個USB2.0端口,支持視頻輸出(CRT,TFT,LVDS),分辨率高達(dá)1920×1440像素。

    標(biāo)簽: Fastwel 單板計算機(jī) 模塊 參數(shù)

    上傳時間: 2013-11-12

    上傳用戶:dengzb84

  • 基于ARM處理器S3C2440A的便攜式視頻展示臺的設(shè)計

    文中基于對微處理器S3C2440A的顯示控制模塊和高性能視頻D/A芯片ADV7120的研究,提出了一種便攜式視頻展示臺的設(shè)計方案。本方案采用130萬像素的OV9650攝像頭采集實物、文檔、圖片或者過程的圖像數(shù)據(jù),利用S3C2440自帶的LCD控制器來產(chǎn)生符合VGA顯示要求的時序邏輯, ADV7120將數(shù)字RGB信號轉(zhuǎn)換成VGA顯示需要的模擬彩色信號。通過TFT-LCD掃描顯示的時序與VGA掃描顯示時序的匹配來驅(qū)動VGA顯示。測試結(jié)果表明,方案切實可行,達(dá)到正常顯示色彩信息的要求。

    標(biāo)簽: S3C2440A ARM 處理器 便攜式

    上傳時間: 2013-10-24

    上傳用戶:123454

  • 基于FPGA的實時視頻信號處理平臺的設(shè)計

    提出一種基于FPGA的實時視頻信號處理平臺的設(shè)計方法,該系統(tǒng)接收低幀率數(shù)字YCbCr 視頻信號,對接收的視頻信號進(jìn)行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進(jìn)行幀率提高,最后通過VGA控制模塊對圖像信號進(jìn)行像素放大并在VGA顯示器上實時顯示。整個設(shè)計使用Verilog HDL語言實現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進(jìn)行了驗證。

    標(biāo)簽: FPGA 實時視頻 信號處理平臺

    上傳時間: 2015-01-01

    上傳用戶:shizhanincc

  • 基于FPGA實現(xiàn)固定倍率的圖像縮放

    基于FPGA硬件實現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設(shè)計為一個單元體的循環(huán)過程,在單元體內(nèi)部,事先計算出卷積系數(shù)。

    標(biāo)簽: FPGA 倍率 圖像

    上傳時間: 2013-10-12

    上傳用戶:kz_zank

主站蜘蛛池模板: 岳阳县| 天长市| 墨脱县| 阿瓦提县| 河西区| 靖州| 黔南| 南投市| 凤翔县| 贵溪市| 宣汉县| 朝阳县| 贵定县| 汶上县| 沈阳市| 葫芦岛市| 紫云| 土默特右旗| 周口市| 长武县| 西华县| 渝中区| 寿阳县| 霍州市| 建阳市| 沛县| 闵行区| 乌拉特中旗| 娄底市| 沙河市| 平遥县| 潼南县| 洛阳市| 长泰县| 大兴区| 彰化县| 三都| 托里县| 博乐市| 凉城县| 锦州市|