亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

像素畫

  • 基于FPGA的H264視頻編碼器設(shè)計

    隨著多媒體編碼技術(shù)的發(fā)展,視頻壓縮標準在很多領(lǐng)域都得到了成功應(yīng)用,如視頻會議(H.263)、DVD(MPEG-2)、機頂盒(MPEG-2)等等,而網(wǎng)絡(luò)帶寬的不斷提升和高效視頻壓縮技術(shù)的發(fā)展使人們逐漸把關(guān)注的焦點轉(zhuǎn)移到了寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)上來。帶寬的增加為流式媒體的發(fā)展鋪平了道路,而高效的視頻壓縮標準的出臺則是流媒體技術(shù)發(fā)展的關(guān)鍵。H.264/AVC是由國際電信聯(lián)合會和國際標準化組織共同發(fā)展的下一代視頻壓縮標準之一。新標準中采用了新的視頻壓縮技術(shù),如多模式幀間預(yù)測、1/4像素精度預(yù)測、整數(shù)DCT變換、變塊尺寸運動補償、基于上下文的二元算術(shù)編碼(CABAC)、基于上下文的變長編碼(CAVLC)等等,這些技術(shù)的采用大大提高了視頻壓縮的效率,更有利于寬帶網(wǎng)絡(luò)數(shù)字電視(IPTV)、流媒體等基于傳輸?shù)臉I(yè)務(wù)的實現(xiàn)。 本文主要根據(jù)視頻會議應(yīng)用的需要對JM8.6代碼進行優(yōu)化,目標是實現(xiàn)基于Baseline的低復(fù)雜度的CIF編碼器,并對部分功能模塊進行電路設(shè)計。在設(shè)計方法上采用自頂向下的設(shè)計方法,首先對H.264編碼器的C代碼和算法進行優(yōu)化,并對優(yōu)化后的結(jié)果進行測試比較,結(jié)果顯示在圖像質(zhì)量沒有明顯降低的情況下,H.264編碼器編碼CIF格式視頻每秒達到15幀以上,滿足了視頻會議應(yīng)用的實時性要求。然后,以C模型為參考對H.264編碼器的部分功能模塊電路進行設(shè)計。采用Verilog HDL實現(xiàn)了這些模塊,并在Quartus Ⅱ中進行了綜合、仿真、驗證。主要完成了Zig-zag掃描和CAVLC模塊的設(shè)計,詳細說明模塊的工作原理和過程,然后進行多組的仿真測試,結(jié)果與C模型相應(yīng)部分的結(jié)果一致,證明了設(shè)計的正確性。

    標簽: FPGA H264 視頻編碼器

    上傳時間: 2013-06-11

    上傳用戶:kjgkadjg

  • 紋理映射算法研究與FPGA實現(xiàn)

    紋理映射在計算機圖形計算中屬于光柵化階段,處理的是像素,主要的特點是數(shù)據(jù)的吞吐量大,對實時系統(tǒng)來說轉(zhuǎn)換的速度是一個關(guān)鍵的因素,人們尋求各種加速算法來提高運算速度。傳統(tǒng)的方法是用更快的處理器,并行算法或?qū)S糜布kS著數(shù)字技術(shù)的發(fā)展,尤其是可編程邏輯門陣列(FPGAs)的發(fā)展,提供了一種新的加速方法。FPGAs在密度和性能上都有突破性的發(fā)展,當(dāng)前的FPGA芯片已經(jīng)能夠運算各種圖形算法,而在速度上與專用的圖形卡硬件相同。因此,F(xiàn)PGA芯片非常適合這項工作。 本文主要工作包括以下幾個方面: 1、本文提出了一種MIPmapping紋理映射優(yōu)化方法,改進了MIPmapping映射細化層次算法及紋理圖像的存儲方式,減少紋理尋址的計算量,提高紋理存儲的相關(guān)性。詳細內(nèi)容請閱讀第三章。 2、提出了一種MIPmapping紋理映射優(yōu)化方法的硬件實現(xiàn)方案,該方案針對移動設(shè)備對功耗和面積的要求,以及分辨率不高的特點,在參數(shù)空間到紋理地址的計算中用定點數(shù)來實現(xiàn)。詳細內(nèi)容請閱讀第四章。 3、實現(xiàn)了紋理映射流水線單元紋理地址產(chǎn)生電路,及紋理濾波電路的FPGA設(shè)計,并給出設(shè)計的綜合和仿真結(jié)果。詳細內(nèi)容請閱讀第五章4、實現(xiàn)了符合IEEE 754單精度標準的乘法、乘累加及除法運算器電路。乘法器采用改進型Booth編碼電路以減少部分積數(shù)量,用Wallace對部分積進行壓縮;乘累加器采用multiply-add fused算法,對關(guān)鍵路徑進行了優(yōu)化;除法器為基于改進型泰勒級數(shù)展開的查找表結(jié)構(gòu)實現(xiàn),查找表尺寸只有208字節(jié),電路為固定時延,在電路尺寸、延時及復(fù)雜度方面進行了較好的平衡。

    標簽: FPGA 映射 算法研究

    上傳時間: 2013-04-24

    上傳用戶:yxvideo

  • 真實感圖形繪制中明暗效果的FPGA實現(xiàn)

    計算機圖形學(xué)中真實感成像包括兩部分內(nèi)容:物體的精確圖形表示;場景中光照效果的適當(dāng)?shù)拿枋觥9庹招Чü獾姆瓷洹⑼该餍浴⒈砻婕y理和陰影。對物體進行投影,然后再可見面上產(chǎn)生自然光照效果,可以實現(xiàn)場景的真實感顯示。光照明模型主要用于物體表面某點處的光強度計算。面繪制算法是通過光照模型中的光強度計算,以確定場景中物體表面的所有投影像素點的光強度。Phong明暗處理算法是生成真實感3D圖像最佳算法之一。但是由于其大量的像素級運算和硬件難度而在實現(xiàn)實時真實感圖形繪制中被Gotuaud明暗處理算法所取代。VLSI技術(shù)的發(fā)展以及對于高真實感實時圖形的需求使得Phong明暗處理算法的實現(xiàn)成為可能。利用泰勒級數(shù)近似的Fast Phong明暗處理算法適合硬件實現(xiàn)。此算法需要存儲大量數(shù)據(jù)的ROM。這增加了實現(xiàn)的難度。 本文完成了以下工作: 1、本文簡述了實時真實感圖形繪制管線,詳細敘述了所用到的光照明模型和明暗處理方法,并對幾種明暗處理方法的效果作了比較,實驗結(jié)果表明Fast Phong明暗處理算法適用于實時真實感圖形繪制。 2、在熟悉Xilinx公司FPGA芯片結(jié)構(gòu)及其開發(fā)流程的基礎(chǔ)上,結(jié)合Xilinx公司提供的FPGA開發(fā)工具ISE 7.1i,仿真工具為ISE simulator,綜合工具為XST;完成了Fast Phong明暗處理模塊的FPGA設(shè)計與實現(xiàn)。綜合得到的電路的最高頻率為54.058MHz。本文的Fast Phong明暗處理硬件模塊適用于實時真實感圖形繪制。 3、本文通過誤差分析,提出了優(yōu)化的查找表結(jié)構(gòu)。通過在FPGA上對本文所提結(jié)構(gòu)進行驗證。結(jié)果表明,本方案在提高速度、精度的同時將ROM的數(shù)據(jù)量從64K*8bit減少至13K*8bit。

    標簽: FPGA 圖形 繪制

    上傳時間: 2013-06-21

    上傳用戶:ghostparker

  • CCD圖像的顏色插值算法研究

    論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設(shè)計的改進算法應(yīng)用到以FPGA為核心的圖像采集前端。出于對成本和體積的考慮,一般的數(shù)字圖像采集系統(tǒng)采用單片CCD或CMOS圖像傳感器,然后在感光表面覆蓋一層顏色濾波陣列(CFA),經(jīng)過CFA后每個像素點只能獲得物理三基色(紅、綠、藍)其中一種分量,形成馬賽克圖像。為了獲得全彩色圖像,就要利用周圍像素點的值近似地計算出被濾掉的顏色分量,稱這個過程為顏色插值。由于當(dāng)前對圖像采集系統(tǒng)的實時性要求越來越高,業(yè)內(nèi)已經(jīng)開始廣泛采用FPGA來進行圖像處理,充分發(fā)揮硬件并行運算的速度優(yōu)勢,以求在處理速度和成像質(zhì)量兩方面均達到滿意的效果。。主要的工作內(nèi)容如下:    本文首先介紹了彩色濾波陣列、圖像色彩恢復(fù)和插值算法的概念,然后分析和研究了當(dāng)下常用的顏色插值算法,如雙線性插值算法、加權(quán)系數(shù)法等等,指出了各個算法的特點和不足;接下來針對硬件系統(tǒng)并行運算的特性和實時性處理的要求,結(jié)合其中兩種算法的思路設(shè)計了適用于硬件的改進算法,該算法主要引入了方向標志位的概念以及平滑的邊界仲裁法則來檢測邊界,借鑒利用梯度的三角函數(shù)關(guān)系來判斷邊界方向,通過簡化且適用于硬件的方法計算加權(quán)系數(shù),從而選擇合適的方向進行插值。    在介紹了FPGA用于圖像處理的優(yōu)勢后,針對FPGA的特點采用模塊化結(jié)構(gòu)設(shè)計,詳細闡述了本文算法的軟件實現(xiàn)過程及所使用到的關(guān)鍵技術(shù);文章設(shè)計了一個以FPGA為核心的前端圖像采集平臺,并將改進插值算法應(yīng)用到整個系統(tǒng)當(dāng)中。詳細分析了采集前端的硬件需求,討論了核心芯片的選型和硬件平臺設(shè)計中的注意事項,完成了印制電路板的制作。    文章通過MATLAB仿真得到了量化的性能評估數(shù)據(jù),并選取幾種算法在硬件平臺上運行,得到了實驗圖片。最后結(jié)合圖片的視覺效果和仿真數(shù)據(jù)對幾種不同算法的效果進行了評估和比較,證明改進的算法對圖像質(zhì)量有所增強,取得了良好的效果。

    標簽: CCD 圖像 插值 算法研究

    上傳時間: 2013-06-11

    上傳用戶:it男一枚

  • 基于DSP的AdaBoost人臉檢測算法實現(xiàn)

    ·摘要:  為解決人臉檢測實時性問題,提出了基于DSP實現(xiàn)人臉檢測算法.改進了AdaBoost人臉檢測算法,在層次型AdaBoost檢測算法的基礎(chǔ)上,改進了特征定義方式,提出模糊層次型人臉檢測器結(jié)構(gòu).介紹了TI公司的DSP芯片及其外圍電路,描述了系統(tǒng)中各個模塊的工作流程.最后,闡述了利用CCS對DSP程序進行優(yōu)化.實驗結(jié)果表明,在輸入圖像大小為256×256像素的條件下,檢測速度達到每秒2

    標簽: AdaBoost DSP 人臉檢測算法

    上傳時間: 2013-04-24

    上傳用戶:qqiang2006

  • pcb抄板軟件

    用于PCB抄,要用像素高的相機先照下空板的圖片,下描圖

    標簽: pcb 抄板軟件

    上傳時間: 2013-07-28

    上傳用戶:lnnn30

  • 屏幕取點工具.

    屏幕取點工具.可以看到鼠標所在位置的RGB像素..對于做LED顯示很有幫助

    標簽: 屏幕 取點

    上傳時間: 2013-07-23

    上傳用戶:thuyenvinh

  • 基于SDR Sdram(同步動態(tài)RAM) 作為主存儲器的LED 顯示系統(tǒng)的研究

    針對主控制板上存儲器(SRAM) 存儲的數(shù)據(jù)量小和最高頻率低的情況,提出了基于SDR Sdram(同步動態(tài)RAM) 作為主存儲器的LED 顯示系統(tǒng)的研究。在實驗中,使用了現(xiàn)場可編程門陣列( FPGA) 來實現(xiàn)各模塊的邏輯功能。最終實現(xiàn)了對L ED 顯示屏的控制,并且一塊主控制板最大限度的控制了256 ×128 個像素點,基于相同條件,比靜態(tài)內(nèi)存控制的面積大了一倍,驗證了動態(tài)內(nèi)存核[7 ]的實用性。

    標簽: Sdram SDR RAM LED

    上傳時間: 2013-08-21

    上傳用戶:sjw920325

  • 實現(xiàn)UXGA解決方案的雙通道AD9981設(shè)計準則

    借助AD9981,利用一種雙芯片“乒乓”配置可以實現(xiàn)超過110 MHz的像素時鐘速率。雙芯片解決方案與交替像素采樣解決方案的不同之處在于,前者可以維持全速刷新率。雙通道AD9981設(shè)計有多種實現(xiàn)方式。本應(yīng)用筆記旨在讓用戶了解在實現(xiàn)這種配置時需要考慮的因素。相關(guān)變量包括布局和路由限制、時鐘選擇、圖形控制要求和最高速率要求等。

    標簽: UXGA 9981 AD 方案

    上傳時間: 2013-10-11

    上傳用戶:shinesyh

  • 實現(xiàn)UXGA解決方案的雙通道AD9884A設(shè)計準則

    借助AD9884A,利用一種雙芯片“乒乓”配置可以實現(xiàn)超過140 MHz的像素時鐘速率。雙芯片解決方案與交替像素采樣解決方案的不同之處在于,前者可以維持全速刷新率。雙通道AD9884A設(shè)計有多種實現(xiàn)方式。本應(yīng)用筆記旨在讓用戶了解在實現(xiàn)這種乒乓配置時需要考慮的因素。相關(guān)變量包括布局和路由限制、時鐘選擇、圖形控制要求和最高速率要求等。

    標簽: 9884A UXGA 9884 AD

    上傳時間: 2013-10-28

    上傳用戶:448949

主站蜘蛛池模板: 南昌市| 彭山县| 唐河县| 大宁县| 治县。| 页游| 辰溪县| 开化县| 榆中县| 通榆县| 大新县| 石狮市| 乌拉特后旗| 云霄县| 施秉县| 新郑市| 兴业县| 洛南县| 曲水县| 石阡县| 萝北县| 兰溪市| 平果县| 灵丘县| 西充县| 雷州市| 和硕县| 巴彦淖尔市| 古丈县| 中阳县| 蕲春县| 凤山市| 永济市| 抚松县| 日喀则市| 鹤壁市| 迁安市| 华坪县| 永川市| 永寿县| 苍山县|