高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個(gè)重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來(lái)實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺(tái)中多路高速串并轉(zhuǎn)換器的設(shè)計(jì)為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計(jì)方法和16 路1 :8 串并轉(zhuǎn)換器的實(shí)現(xiàn)。結(jié)果表明,采用Xilinx Virtex24 的ISERDES 設(shè)計(jì)的多路串并轉(zhuǎn)換器可以實(shí)現(xiàn)800 Mbit/ s 輸入信號(hào)的串并轉(zhuǎn)換,并且減少了設(shè)計(jì)復(fù)雜度,縮短了開(kāi)發(fā)周期,能滿足設(shè)計(jì)要求。關(guān)鍵詞:串并轉(zhuǎn)換;現(xiàn)場(chǎng)可編程邏輯陣列;Xilinx ; ISERDES
標(biāo)簽: FPGA 多路 串并轉(zhuǎn)換
上傳時(shí)間: 2013-11-03
上傳用戶:王小奇
單相逆變器光伏仿真程序
上傳時(shí)間: 2013-11-20
上傳用戶:362279997
單片機(jī)C語(yǔ)言程序設(shè)計(jì)實(shí)訓(xùn)-基于8051+Proteus仿真:74HC595串入并出芯片應(yīng)用。代碼齊全,可以舉一反三!
上傳時(shí)間: 2014-03-23
上傳用戶:ukuk
一款電阻串并連快速計(jì)算小工具
上傳時(shí)間: 2013-11-14
上傳用戶:herog3
Port1.0 使用說(shuō)明 Port1.0是作者本人在進(jìn)行電子制作和維修過(guò)程中萌發(fā)的一個(gè)思路。在電子制作、維修中,經(jīng)常要用到多路的脈沖信號(hào)或是要測(cè)量多路的脈沖信號(hào)。本軟件可通過(guò)微機(jī)并口向用戶提供多達(dá)12路的標(biāo)準(zhǔn)TTL脈沖信號(hào),同時(shí)可進(jìn)行5路的標(biāo)準(zhǔn)TTL脈沖信號(hào)的波形顯示。 軟件的使用方法極為簡(jiǎn)單。輸出信號(hào)時(shí),只要選中或取消引腳號(hào),就能在相應(yīng)的引腳得到相應(yīng)的脈沖信號(hào)(統(tǒng)一為選中為高電平,取消為低電平),“清零”按鈕為對(duì)應(yīng)該組的所有信號(hào)清零。 輸入信號(hào)的波形顯示,按“開(kāi)始”按鈕為開(kāi)始進(jìn)行顯示,“停止”為暫停。 在設(shè)置面板中,“數(shù)據(jù)讀入時(shí)間間隔”為讀入時(shí)間的設(shè)定。“并行打印端口設(shè)置”為顯示微機(jī)中存在的可用打印端口,并可以設(shè)定本軟件當(dāng)前要使用的端口(如只有一個(gè)可用端口,就為缺省端口,如有多個(gè)可用端口軟件自動(dòng)選擇最后一個(gè)可用端口為當(dāng)前使用端口)。 本軟件的輸入波形顯示沒(méi)有運(yùn)用VXD等的技術(shù)支持,在速度上不能做到高頻的實(shí)時(shí)性,只能用在低速的環(huán)境下。這個(gè)版本沒(méi)有提供多數(shù)據(jù)的連續(xù)輸出。這些問(wèn)題在下一個(gè)版本中得到改進(jìn)和支持。 本軟件可使用在微機(jī)的打印適配器、打印機(jī)等各種的并口設(shè)備檢修中,還可用在各種數(shù)字電路、單片機(jī)的制作和維修中。在下一版本在這方面會(huì)有更大的支持。 * 注意:只支持win9x * 注意:并口的輸入/輸出電平為0-5伏TTL,不能連接高電壓高電流的電路,以免塤壞主板或打印適配器。要連接COMS的0-12伏時(shí)請(qǐng)用戶自做轉(zhuǎn)換電路再連接。 * 注意:在使用本軟件時(shí)最好不要同時(shí)使用打印機(jī)之類的并口設(shè)備。如本程序已運(yùn)行請(qǐng)先關(guān)閉,再使用并口設(shè)備。
上傳時(shí)間: 2014-04-18
上傳用戶:paladin
一款電阻串并連快速計(jì)算小工具
上傳時(shí)間: 2013-10-08
上傳用戶:fairy0212
高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個(gè)重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來(lái)實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺(tái)中多路高速串并轉(zhuǎn)換器的設(shè)計(jì)為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計(jì)方法和16 路1 :8 串并轉(zhuǎn)換器的實(shí)現(xiàn)。結(jié)果表明,采用Xilinx Virtex24 的ISERDES 設(shè)計(jì)的多路串并轉(zhuǎn)換器可以實(shí)現(xiàn)800 Mbit/ s 輸入信號(hào)的串并轉(zhuǎn)換,并且減少了設(shè)計(jì)復(fù)雜度,縮短了開(kāi)發(fā)周期,能滿足設(shè)計(jì)要求。關(guān)鍵詞:串并轉(zhuǎn)換;現(xiàn)場(chǎng)可編程邏輯陣列;Xilinx ; ISERDES
標(biāo)簽: FPGA 多路 串并轉(zhuǎn)換
上傳時(shí)間: 2013-11-17
上傳用戶:hxy200501
基于labVIEW的光伏電池檢測(cè)系統(tǒng)的研究 論文
標(biāo)簽: labVIEW 光伏電池 檢測(cè)系統(tǒng)
上傳時(shí)間: 2013-11-16
上傳用戶:13681659100
由于光伏電池在外界條件發(fā)生變化時(shí),其輸出特性也隨之變化。為了提高光伏系統(tǒng)的效率,需要對(duì)其進(jìn)行最大功率跟蹤。針對(duì)光伏系統(tǒng)為非線性被控對(duì)象,以及存在不確定未知擾動(dòng)的特性,采用模糊控制器實(shí)時(shí)調(diào)整PID控制器參數(shù)的模糊PID控制方法,將其運(yùn)用到光伏系統(tǒng)中,以滿足光伏系統(tǒng)的快速響應(yīng),有效消除光伏電池輸出功率在最大功率點(diǎn)的振蕩,減少能量損失。仿真結(jié)果證明,該控制器能快速、準(zhǔn)確的跟蹤光伏電池的最大功率點(diǎn),減少穩(wěn)態(tài)時(shí)振蕩,提高光伏電池工作效率。
上傳時(shí)間: 2013-11-14
上傳用戶:qwerasdf
SmartFusion系列ADC采樣并顯示實(shí)驗(yàn)及實(shí)驗(yàn)教程 視頻教程
標(biāo)簽: SmartFusion ADC 采樣 實(shí)驗(yàn)
上傳時(shí)間: 2015-01-03
上傳用戶:黃華強(qiáng)
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1