亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

分相

  • 簡單分頻時序邏輯分頻電路設計

    簡單分頻時序邏輯電路設計分頻電路,有圖,有代碼

    標簽: 分頻 時序邏輯 電路設計

    上傳時間: 2013-11-25

    上傳用戶:wanqunsheng

  • 用VerilogHDL實現基于FPGA的通用分頻器的設計

    用VerilogHDL實現基于FPGA的通用分頻器的設計

    標簽: VerilogHDL FPGA 分頻器

    上傳時間: 2013-10-28

    上傳用戶:xiaoxiang

  • 基于FPGA的小數分頻實現方法

    基于FPGA的小數分頻實現方法

    標簽: FPGA 小數分頻 實現方法

    上傳時間: 2013-10-11

    上傳用戶:jiangxiansheng

  • 基于CPLD的QDPSK調制解調電路設計

    為了在CDMA系統中更好地應用QDPSK數字調制方式,在分析四相相對移相(QDPSK)信號調制解調原理的基礎上,設計了一種QDPSK調制解調電路,它包括串并轉換、差分編碼、四相載波產生和選相、相干解調、差分譯碼和并串轉換電路。在MAX+PLUSⅡ軟件平臺上,進行了編譯和波形仿真。綜合后下載到復雜可編程邏輯器件EPM7128SLC84-15中,測試結果表明,調制電路能正確選相,解調電路輸出數據與QDPSK調制輸入數據完全一致,達到了預期的設計要求。 Abstract:  In order to realize the better application of digital modulation mode QDPSK in the CDMA system, a sort of QDPSK modulation-demodulation circuit was designed based on the analysis of QDPSK signal modulation-demodulation principles. It included serial/parallel conversion circuit, differential encoding circuit, four-phase carrier wave produced and phase chosen circuit, coherent demodulation circuit, difference decoding circuit and parallel/serial conversion circuit. And it was compiled and simulated on the MAX+PLUSⅡ software platform,and downloaded into the CPLD of EPM7128SLC84-15.The test result shows that the modulation circuit can exactly choose the phase,and the output data of the demodulator circuit is the same as the input data of the QDPSK modulate. The circuit achieves the prospective requirement of the design.

    標簽: QDPSK CPLD 調制解調 電路設計

    上傳時間: 2014-01-13

    上傳用戶:qoovoop

  • CPLD器件在兩相混合式步進電動機驅動器中的應用

    文章詳細介紹了一種以Xilinx 公司生產的CPLD 器件XC9536 為核心來產生電機繞組參考電流, 進而實現具有繞組電流補償功能的兩相混合式步進電動機10 細分和50 細分運行方式的方法。實踐證明, 該方法可以有效地提高兩相混合式步進電動機系統的運行效果。

    標簽: CPLD 器件 中的應用 步進電動

    上傳時間: 2013-11-15

    上傳用戶:lnnn30

  • 基于FPGA的數字三相鎖相環的優化設計

    數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明,優化后的數字三相鎖相環大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。

    標簽: FPGA 數字 三相 優化設計

    上傳時間: 2013-11-15

    上傳用戶:yjj631

  • 基于FPGA的全數字鎖相環路的設計

    介紹了應用VHDL技術設計嵌入式全數字鎖相環路的方法。詳細描述了其工作原理和設計思想,并用可編程邏輯器件FPGA加以實面。

    標簽: FPGA 全數字 鎖相環路

    上傳時間: 2014-12-28

    上傳用戶:ruixue198909

  • 毫米波低相噪捷變頻高分辨率雷達頻率源設計

    設計了一種由直接數字頻率合成(DDS)、倍頻鏈構成的三次變頻直接頻率合成方案,實現了低相噪捷變頻高分辨率毫米波雷達頻率合成器設計。利用直接頻率合成器的倍頻輸出取代傳統三次變頻毫米波頻率源的鎖相環(PLL),同時提供線性調頻(LFM)信號,優化DDS和變頻方案的頻率配置關系。利用FPGA電路進行高速控制,較好地解決了毫米波頻率合成器各技術指標之間的矛盾。實測結果表明,采用該方案的毫米波頻率合成器在本振跳頻帶寬為160 MHz時,線性調頻頻率分辨率可達0.931 Hz,最大頻率轉換時間小于2 ?滋s,最大雜散低于-60 dBc,相位噪聲優于-90 dBc/Hz。

    標簽: 毫米波 捷變 高分辨率 雷達

    上傳時間: 2014-01-06

    上傳用戶:brain kung

  • 傳統波分與OTN介紹

    傳統波分與OTN介紹

    標簽: OTN 波分

    上傳時間: 2013-10-17

    上傳用戶:我累個乖乖

  • ADF4159--ADI鎖相環原文資料

    ADI鎖相環

    標簽: 4159 ADF ADI 鎖相環

    上傳時間: 2013-10-27

    上傳用戶:zaizaibang

主站蜘蛛池模板: 昌吉市| 阿坝| 汾西县| 开江县| 离岛区| 玉屏| 黄浦区| 云龙县| 太白县| 长岭县| 奉新县| 塔河县| 紫阳县| 达拉特旗| 阳朔县| 天全县| 西平县| 象山县| 郎溪县| 阿荣旗| 达拉特旗| 桃源县| 依安县| 栖霞市| 涟源市| 兴安县| 蓝田县| 包头市| 沐川县| 香港| 元阳县| 池州市| 台湾省| 中阳县| 高台县| 怀仁县| 灌云县| 清涧县| 个旧市| 宣化县| 梅河口市|