亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

分相

  • 使用VHDL進(jìn)行分頻器設(shè)計(jì)

    基于VHDL語(yǔ)言的多種分頻程序

    標(biāo)簽: VHDL 分頻器

    上傳時(shí)間: 2013-11-02

    上傳用戶:xjz632

  • 基于Xilinx FPGA的多分辨率頻譜分析儀設(shè)計(jì)

      頻譜分析儀的主要工作原理   接收到的中頻模擬信號(hào)經(jīng)過(guò)A/D轉(zhuǎn)換為14位的數(shù)字信 號(hào),首先對(duì)數(shù)字信號(hào)進(jìn)行數(shù)字下變頻(DDC),得到I路、Q路信號(hào),然后根據(jù)控制信號(hào)對(duì)I路、Q路信號(hào)進(jìn)行抽取濾波,使用CIC抽取濾波器完成,然后在分 別對(duì)I路、Q路信號(hào)分別進(jìn)行低通濾波,濾波器采用FIR濾波器和半帶濾波器相結(jié)合的方式,然后對(duì)信號(hào)進(jìn)行加窗、FFT(對(duì)頻譜進(jìn)行分析時(shí)進(jìn)行FFT運(yùn)算, 對(duì)功率譜進(jìn)行分析時(shí)不進(jìn)行FFT運(yùn)算)、I路和Q路平方求和、求平均。最后將輸出的數(shù)據(jù)送入到DSP中進(jìn)行顯示與控制的后續(xù)處理。

    標(biāo)簽: Xilinx FPGA 多分辨率 頻譜分析儀

    上傳時(shí)間: 2013-11-14

    上傳用戶:leixinzhuo

  • PCB布線的直角走線、差分走線和蛇形線基礎(chǔ)理論

    PCB布線的直角走線、差分走線和蛇形線基礎(chǔ)理論

    標(biāo)簽: PCB 布線 差分走線 走線

    上傳時(shí)間: 2013-10-08

    上傳用戶:旭521

  • 利用Verilog_HDL實(shí)現(xiàn)基于FPGA的分頻方法

    利用Verilog_HDL實(shí)現(xiàn)基于FPGA的分頻方法

    標(biāo)簽: Verilog_HDL FPGA 分頻

    上傳時(shí)間: 2013-11-20

    上傳用戶:atdawn

  • Verilog_實(shí)現(xiàn)任意占空比、任意分頻的方法

    Verilog_實(shí)現(xiàn)任意占空比、任意分頻的方法

    標(biāo)簽: Verilog 分頻

    上傳時(shí)間: 2013-11-20

    上傳用戶:ccxzzhm

  • 簡(jiǎn)單分頻時(shí)序邏輯分頻電路設(shè)計(jì)

    簡(jiǎn)單分頻時(shí)序邏輯電路設(shè)計(jì)分頻電路,有圖,有代碼

    標(biāo)簽: 分頻 時(shí)序邏輯 電路設(shè)計(jì)

    上傳時(shí)間: 2014-01-21

    上傳用戶:924484786

  • 用VerilogHDL實(shí)現(xiàn)基于FPGA的通用分頻器的設(shè)計(jì)

    用VerilogHDL實(shí)現(xiàn)基于FPGA的通用分頻器的設(shè)計(jì)

    標(biāo)簽: VerilogHDL FPGA 分頻器

    上傳時(shí)間: 2015-01-02

    上傳用戶:oooool

  • 基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法

    基于FPGA的小數(shù)分頻實(shí)現(xiàn)方法

    標(biāo)簽: FPGA 小數(shù)分頻 實(shí)現(xiàn)方法

    上傳時(shí)間: 2013-11-05

    上傳用戶:feifei0302

  • 差分線對(duì)的PCB設(shè)計(jì)要點(diǎn)

      信號(hào)完整性是高速數(shù)字系統(tǒng)中要解決的一個(gè)首要問(wèn)題之一,如何在高速PCB 設(shè)計(jì)過(guò)程中充分考慮信號(hào)完整性因素,并采取有效的控制措施,已經(jīng)成為當(dāng)今系統(tǒng)設(shè)計(jì)能否成功的關(guān)鍵。在這方面,差分線對(duì)具有很多優(yōu)勢(shì),比如更高的比特率 ,更低的功耗 ,更好的噪聲性能和更穩(wěn)定的可靠性等。目前,差分線對(duì)在高速數(shù)字電路設(shè)計(jì)中的應(yīng)用越來(lái)越廣泛,電路中最關(guān)鍵的信號(hào)往往都要采用差分線對(duì)設(shè)計(jì)。介紹了差分線對(duì)在PCB 設(shè)計(jì)中的一些要點(diǎn),并給出具體設(shè)計(jì)方案。

    標(biāo)簽: PCB 差分線

    上傳時(shí)間: 2013-10-26

    上傳用戶:lps11188

  • 差分信號(hào)PCB布局布線誤區(qū)

     誤區(qū)一:認(rèn)為差分信號(hào)不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對(duì)方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對(duì)高速信號(hào)傳輸?shù)臋C(jī)理認(rèn)識(shí)還不夠深入。雖然差分電路對(duì)于類似地彈以及其它可能存在于電源和地平面上的噪音信號(hào)是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號(hào)返回路徑,其實(shí)在信號(hào)回流分析上,差分走線和普通的單端走線的機(jī)理是一致的,即高頻信號(hào)總是沿著電感最小的回路進(jìn)行回流,最大的區(qū)別在于差分線除了有對(duì)地的耦合之外,還存在相互之間的耦合,哪一種耦合強(qiáng),那一種就成為主要的回流通路。

    標(biāo)簽: PCB 差分信號(hào) 布局布線

    上傳時(shí)間: 2013-10-25

    上傳用戶:zhaiyanzhong

主站蜘蛛池模板: 阿拉尔市| 丰原市| 闸北区| 施秉县| 宣汉县| 永定县| 乃东县| 巫山县| 江源县| 河南省| 广州市| 安庆市| 建瓯市| 哈巴河县| 兴义市| 海阳市| 科尔| 准格尔旗| 洛南县| 乡宁县| 昭觉县| 南宫市| 渝北区| 麻城市| 古浪县| 通辽市| 房产| 宜兰县| 阜平县| 屯门区| 石泉县| 九龙坡区| 平舆县| 丹阳市| 辽宁省| 西藏| 和静县| 夏邑县| 英吉沙县| 潮州市| 伊春市|