電子通信系統的建模與仿真 第4章 電子線路仿真試驗 4.1 信號合并 4.2 微積分 4.3 觸發器 4.4 分頻器 4.5 使能開關 4.6 編程開關 4.7 移位寄存器 4.8 整流電路 4.9 駐波演示 4.10 超外差式接收機
標簽: 4.1 4.2 4.3 4.4
上傳時間: 2016-09-06
上傳用戶:zwei41
該源碼為VHDL語言編寫的分頻器,在W-4b教學平臺上通過驗證
標簽: VHDL 源碼 分頻器 語言
上傳時間: 2016-09-17
上傳用戶:erkuizhang
分頻器,用于時鐘信號的分頻及倍頻,供專業人事學習研究使用
標簽: 分頻器
上傳時間: 2016-09-18
上傳用戶:caiiicc
用VERILOG HDL實現的任意 頻率分頻器源代碼,是一個通用的程序
標簽: VERILOG HDL 頻率 分頻器
上傳時間: 2014-01-07
上傳用戶:alan-ee
本文使用實例描述了在 FPGA/CPLD 上使用 VHDL 進行分頻器設 計,包括偶數分頻、非 50%占空比和 50%占空比的奇數分頻、半整數 (N+0.5)分頻、小數分頻、分數分頻以及積分分頻。所有實現均可 通過 Synplify Pro 或 FPGA 生產廠商的綜合器進行綜合,形成可使 用的電路,并在 ModelSim 上進行驗證。
標簽: FPGA CPLD VHDL 分頻器
上傳時間: 2013-12-15
上傳用戶:從此走出陰霾
數控分頻器的設計數控分頻器的功能就是當在輸入端給定不同輸入數據時,將對輸入的時鐘信號有不同的分頻比,數控分頻器就是用計數值可并行預置的加法計數器設計完成的,方法是將計數溢出位與預置數加載輸入信號相接即可。
標簽: 數控 分頻器 數據 輸入端
上傳時間: 2016-10-13
上傳用戶:wangzhen1990
fredivn.vhd 偶數分頻 fredivn1.vhd 奇數分頻 frediv16.vhd 16分頻 PULSE.vhd 數控分頻器
標簽: vhd fredivn frediv PULSE
上傳時間: 2016-11-21
上傳用戶:zl5712176
主時鐘為15.36MHz的帶選通的8位輸出分頻器,可得到100Hz,120Hz,1kHz,10kHz的頻率
標簽: 15.36 MHz 主時鐘 8位
上傳時間: 2016-11-28
上傳用戶:lizhen9880
該模塊為分頻器,將1KHZ的時鐘頻率分頻成每分鐘一次的時鐘頻率 事實上,該源碼可以實現任意整數的分頻,主要讓N的值設置好相應的數字
標簽: 模塊 分頻器
上傳時間: 2013-12-30
上傳用戶:xlcky
利用VHDL語言描述的5分頻器(改變程序中m1,m2值,可作為任意奇數分頻器)
標簽: VHDL 語言 分頻器 改變
上傳時間: 2013-12-23
上傳用戶:稀世之寶039
蟲蟲下載站版權所有 京ICP備2021023401號-1