亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

分類器

  • verilog設計三分頻器代碼

    用verilog編寫的三分頻器代碼,用modelsim測試沒有問題,有問題請反饋給我

    標簽: verilog 三分頻 代碼

    上傳時間: 2017-02-26

    上傳用戶:zhangqi

  • 庖丁解羊中文分詞器

    官方說明:“刨丁解羊中文分詞器,主要用于對網絡蜘蛛或網絡爬蟲抓取的網頁進行分詞,支持繁體中文分詞、簡體中文分詞、英文分詞,是制作通用搜索引擎和垂直搜索引擎的核心組件。該軟件在普通PC機器上測試顯示:TXT格式正文分詞速度約為3000萬字/分鐘,網頁分詞速度約為277.8個網頁/秒。該軟件采用基礎詞庫(63萬詞語)+擴展詞庫(用戶可手工添加新詞)。DLL及OCX調用請聯系QQ(601069289)。” 很小的綠色中文分詞軟件,我也是從網上找到的,還是足夠日常中一些小場景使用,對不懂程序的同學而言,可能用這樣的小軟件比去想辦法自學程序再去研究一套分詞工具出來要干脆。當然更復雜的需求,這個可能也解決不了。

    標簽: 分詞 分詞軟件 中文分詞

    上傳時間: 2017-10-21

    上傳用戶:hanboy

  • 基于FPGA的分頻器的設計與實現

    該文檔為基于FPGA的分頻器的設計與實現簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: fpga

    上傳時間: 2021-11-15

    上傳用戶:

  • 一種基于FPGA的分頻器的實現

    該文檔為一種基于FPGA的分頻器的實現講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: fpga

    上傳時間: 2021-12-01

    上傳用戶:

  • FPGA_ASIC-基于CPLD FPGA的半整數分頻器的設計講解

    該文檔為FPGA_ASIC-基于CPLD、FPGA的半整數分頻器的設計講解文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: fpga cpld

    上傳時間: 2022-02-26

    上傳用戶:slq1234567890

  • 在室內環境中可結合式子母機器人系統

    在室內環境中可結合式子母機器人系統,子機為一多功能平臺,可放置各種家庭所需之設備,而母機為一輪式機器人,經由兩者的結合,可提供高機動性與多功能的服務。在結合的技術面,傳統的吸塵器機器人與充電站之間的導航系統使用紅外線感測作為依據,當兩者間有障礙物阻擋時,紅外線感測器導航系統將會失效。因此本系統利用聲源方向做為機器人決定移動方向的依據,由於聲波傳遞的特性,即使在有障礙物的情況下,依然可以有效地偵測。此外,在移動的過程中,本系統利用光流偵測法判斷是否遭遇障礙物或是利用Support Vector Machine分類判斷與聲源之間為是否有障礙物的阻隔;若發現前方有障礙物,則啟動避障策略,用有效的方式繼續往目標移動。最後,當母機接近子機時,可根據多種紅外線感測器資訊進行子母機器人的結合,結合成功後,母機將可搭載子機成為一自由行動之機器人。

    標簽: 系統

    上傳時間: 2013-12-19

    上傳用戶:mhp0114

  • 基于FPGA采用PCM通信實現多路數據采集器的研制

    本文研制的數據采集器,用于采集導彈過載模擬試車臺的各種參數,來評價導彈在飛行過程中的性能,由于試車臺是高速旋轉體,其工作環境惡劣,受電磁干擾大,而且設備要求高,如果遇到設備故障或設備事故,其損失相當巨大,保證設備的安全性和可靠性較為困難。 本文在分析數字通信技術的基礎上,選用了基于現場可編程邏輯陣列(FPGA)采用脈沖編碼調制(PCM)通信實現多路數據采集器的設計,其優點是FPGA技術在數據采集器中可以進行模塊化設計,增加了系統的抗干擾性、靈活性和適應性,并且可以將整個PCM通信系統設計成可編程序系統,用戶只要稍加變更程序,則系統的被測路數、幀結構、碼速率、標度等均可改變以適應任何場合。并且采用合理的糾錯和加密編碼能夠實現數據在傳輸工程中的完整性和安全性。 通過對PCM通信的特點研究,研制了一套集采集與傳輸的系統。文章給出了各個模塊的具體建模與設計,系統采用的是FPGA技術來實現數據采集和信號處理,采用VHDL實現了數字復接器和分接器、編解碼器、調制與解調模塊的建模與設計。采用基于NiosII實現串口通訊,構建了實時性和準確性通信網絡,實現了數據的采集。 測試數據和數據采集的實驗結果證明,采用FPGA技術實現PCM信號的編碼、傳輸、解碼,能夠有較強的抗干擾性、抗噪聲性能好、差錯可控、易加密、易與現代技術結合,并且誤碼率較低,要遠遠優于傳統的方法。

    標簽: FPGA PCM 通信實現 多路

    上傳時間: 2013-04-24

    上傳用戶:com1com2

  • VHDL語言的高頻時鐘分頻模塊

    VHDL語言的高頻時鐘分頻模塊。一種新的分頻器實現方法。

    標簽: VHDL 語言 分頻 模塊

    上傳時間: 2013-08-10

    上傳用戶:zxh122

  • 基于FPGA的MSK調制器設計與實現

    介紹了MSK信號的優點,并分析了其實現原理,提出一種MSK高性能數字調制器的FPGA實現方案;采用自頂向下的設計思想,將系統分成串/并變換器、差分編碼器、數控振蕩器、移相器、乘法電路和加法電路等6大模塊,重點論述了串/并變換、差分編碼、數控振蕩器的實現,用原理圖輸入、VHDL語言設計相結合的多種設計方法,分別實現了各模塊的具體設計,并給出了其在QuartusII環境下的仿真結果。結果表明,基于FPGA的MSK調制器,設計簡單,便于修改和調試,性能穩定。

    標簽: FPGA MSK 制器設計

    上傳時間: 2013-11-23

    上傳用戶:dvfeng

  • dsPIC30F看門狗定時器和低功耗模式

    本章介紹dsPIC30F器件系列的看門狗定時器(WDT)和低功耗模式。dsPIC DSC 器件有兩種低功耗模式,可以通過執行PWRSAV指令進入:• 休眠模式:CPU、系統時鐘源和任何依靠系統時鐘源工作的外設都被禁止。這是器件的最低功耗模式。• 空閑模式:CPU 被禁止,但是系統時鐘源繼續工作。外設繼續工作,但可以有選擇地禁止。WDT在使能時使用內部LPRC 時鐘源工作,而且如果WDT沒有被軟件清零,它可以通過復位器件來檢測系統軟件的異常情況。可以使用WDT后分頻器選擇不同的WDT超時周期。WDT也可用于將器件從休眠或空閑模式喚醒。

    標簽: dsPIC 30F 30 看門狗定時器

    上傳時間: 2014-02-01

    上傳用戶:金苑科技

主站蜘蛛池模板: 宣恩县| 普宁市| 北京市| 凤山县| 宜城市| 桐庐县| 平陆县| 永宁县| 济南市| 芒康县| 合水县| 庄河市| 汾阳市| 廊坊市| 谢通门县| 林甸县| 洞口县| 克什克腾旗| 黔南| 工布江达县| 孝义市| 乌拉特后旗| 泗水县| 宜宾县| 千阳县| 墨竹工卡县| 奎屯市| 宜都市| 吉木萨尔县| 牡丹江市| 苏尼特左旗| 保康县| 沙河市| 清苑县| 扶余县| 清涧县| 无锡市| 淅川县| 大兴区| 和硕县| 茂名市|