亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

功率開(kāi)關(guān)(guān)器件

  • 超級(jí)電容器簡(jiǎn)介

    隨著社會(huì)經(jīng)濟(jì)的發(fā)展,人們對(duì)于綠色能源和生態(tài)環(huán)境越來(lái)越關(guān)注,超級(jí)電容器作為一種新型的儲(chǔ)能器件,因?yàn)槠錈o(wú)可替代的優(yōu)越性,越來(lái)越受到人們的重視。在一些需要高功率、高效率解決方案的設(shè)計(jì)中,工程師已開始采用超級(jí)

    標(biāo)簽: 超級(jí)電容器

    上傳時(shí)間: 2013-04-24

    上傳用戶:kennyplds

  • FPGA在電機(jī)控制器中的應(yīng)用研究

    隨著國(guó)民經(jīng)濟(jì)的飛速發(fā)展,傳統(tǒng)的電機(jī)已無(wú)法滿足當(dāng)前工程的要求,其作用也由過(guò)去簡(jiǎn)單的起停控制、提供動(dòng)力上升到要求對(duì)其速度、位置、轉(zhuǎn)矩等進(jìn)行精確的控制,并能實(shí)現(xiàn)快速加速、減速、反轉(zhuǎn)以及準(zhǔn)確停止等,使被驅(qū)動(dòng)的機(jī)械運(yùn)動(dòng)符合于集的要求。在集成電路、現(xiàn)代電子技術(shù)及控制理論飛速發(fā)展的今天,電機(jī)控制技術(shù)也得到了飛快的發(fā)展,電機(jī)控制器也由模擬分立元件構(gòu)成的電路向數(shù)模混合、全數(shù)字方向發(fā)展。本論文主要研究了FPGA芯片在電機(jī)控制器中的應(yīng)用。 論文首先對(duì)無(wú)刷直流電機(jī)系統(tǒng)進(jìn)行了綜合性論述。對(duì)系統(tǒng)的組成、及系統(tǒng)中主要部分:如位置傳感器、逆變器和功率器件、供電直流電源進(jìn)行了較詳細(xì)的說(shuō)明;并且提出了與本研究相關(guān)的控制機(jī)理和實(shí)施方案。 其次,論文對(duì)FPGA芯片的特點(diǎn)及配置電路、以及以FPGA-FLEX10K10為核心的控制器電路的組成進(jìn)行了較詳細(xì)的論述;同時(shí)對(duì)超高速集成電路硬件描述語(yǔ)言(VHDL)的特點(diǎn)和應(yīng)用進(jìn)行了研究;并提出了應(yīng)用FPGA芯片對(duì)電機(jī)速度進(jìn)行控制的系統(tǒng)構(gòu)成及工作原理。 論文還對(duì)FPGA芯片與DSP芯片共同完成電機(jī)控制的方案進(jìn)行了論述,利用ALTERA公司的FPGA芯片完成了電機(jī)控制器的設(shè)計(jì)、制造和調(diào)試,并在此基礎(chǔ)上分析研究了利用此控制器對(duì)無(wú)刷直流電機(jī)進(jìn)行調(diào)速控制的方法;兩種控制器共同工作,組合方便、功能強(qiáng)大,適合在高精度、高效、寬變速控制的應(yīng)用場(chǎng)合下,可對(duì)電機(jī)實(shí)現(xiàn)精度更高、策略更復(fù)雜的控制。 論文最后還對(duì)在具體產(chǎn)品中的應(yīng)用效果及行了簡(jiǎn)單分析。

    標(biāo)簽: FPGA 電機(jī)控制器 中的應(yīng)用

    上傳時(shí)間: 2013-08-04

    上傳用戶:小鵬

  • 采用FPGA實(shí)現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級(jí)互連設(shè)計(jì)中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢(shì)。人們已經(jīng)意識(shí)到串行I/O“潮流”是不可避免的,因?yàn)樵诟哂?Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟(jì)的信號(hào)同步方法。基于串行I/O的設(shè)計(jì)帶來(lái)許多傳統(tǒng)并行方法所無(wú)法提供的優(yōu)點(diǎn),包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來(lái)越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計(jì)中,包括PC、消費(fèi)電子、海量存儲(chǔ)、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計(jì)算和控制、測(cè)試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過(guò)Aurora協(xié)議封裝并在芯片間、電路板間甚至機(jī)箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴(kuò)展到3.125Gbps。Aurora還可將1至16個(gè)物理通道綁定在一起形成一個(gè)虛擬鏈路。16個(gè)通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級(jí)路由器和交換機(jī)、遠(yuǎn)程接入交換機(jī)、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲(chǔ)子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對(duì)帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過(guò)10Gbps。AdvancedTCA(先進(jìn)電信計(jì)算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺(tái)被提出并得到快速的發(fā)展。它由PCI工業(yè)計(jì)算機(jī)制造商協(xié)會(huì)(PICMG)開發(fā),其主要目的是定義一種開放的通信和計(jì)算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘?hào)密度、標(biāo)準(zhǔn)機(jī)械與電氣特性、足夠步線長(zhǎng)度等特性,滿足當(dāng)前和未來(lái)高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計(jì)高速串行接口將為設(shè)計(jì)帶來(lái)巨大的靈活性和可擴(kuò)展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個(gè)RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強(qiáng)大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過(guò)渡提供了一個(gè)理想的連接平臺(tái)。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計(jì)傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對(duì)串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡(jiǎn)要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點(diǎn)檢測(cè)、擾碼、時(shí)鐘校正、通道綁定、預(yù)加重等。同時(shí)對(duì)AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計(jì)方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計(jì)工具,可在標(biāo)準(zhǔn)ATCA機(jī)框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時(shí)間: 2013-05-29

    上傳用戶:frank1234

  • 嵌入式USB總線器件端處理器的FPGA實(shí)現(xiàn)研究

      本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實(shí)現(xiàn)結(jié)構(gòu)。并主要研究了USB器件端處理器的RTL級(jí)實(shí)現(xiàn)及FPGA原型驗(yàn)證、和ASIC實(shí)現(xiàn)研究,包括從模型建立、算法仿真、各個(gè)模塊的RTL級(jí)設(shè)計(jì)及仿真、FPGA的下載測(cè)試和ASIC的綜合分析。它的速度滿足預(yù)定的48MHz,等效門面積不超過(guò)1萬(wàn)門,完全可應(yīng)用于SOC設(shè)計(jì)中。  本文重點(diǎn)對(duì)嵌入式USB器件端處理器的FPGA實(shí)現(xiàn)作了研究。為了準(zhǔn)確測(cè)試本處理器的運(yùn)行情況,本文應(yīng)用串口傳遞測(cè)試數(shù)據(jù)入FPGA開發(fā)板,測(cè)試模塊讀入測(cè)試數(shù)據(jù),發(fā)送入PC機(jī)的主機(jī)端。通過(guò)NI-VISA充當(dāng)軟件端,檢驗(yàn)測(cè)試數(shù)據(jù)的正確。     

    標(biāo)簽: FPGA USB 嵌入式 器件

    上傳時(shí)間: 2013-07-24

    上傳用戶:1079836864

  • OFDM系統(tǒng)中信道編碼的FPGA實(shí)現(xiàn)及降低峰均比的研究

    低壓電力線通信(PLC)具有網(wǎng)絡(luò)分布廣、無(wú)需重新布線和維護(hù)方便等優(yōu)點(diǎn)。近年來(lái),低壓電力線通信被看成是解決信息高速公路“最后一英里”問(wèn)題的一種方案,在國(guó)內(nèi)外掀起了一個(gè)新的研究熱潮。電力線信道中不僅存在多徑干擾和子信道衰落,而且還存在開關(guān)噪聲和窄帶噪聲,因此在電力線通信系統(tǒng)中,信道編碼是不可或缺的重要組成部分。 本文著重研究了在FPGA上實(shí)現(xiàn)OFDM系統(tǒng)中的信道編解碼方案。其中編碼端由卷積碼編碼器和交織器組成,解碼端由Viterbi譯碼器和解交織器組成,同時(shí)為了與PC機(jī)進(jìn)行通信,還在FPGA上做了一個(gè)RS232串行接口模塊,以上所有的模塊均采用硬件描述語(yǔ)言VerilogHDL編寫。另外,峰值平均功率比(PAR)較大是OFDM系統(tǒng)所面臨的一個(gè)重要問(wèn)題,必須要考慮如何降低大峰值功率信號(hào)出現(xiàn)的概率。本文重點(diǎn)研究了三種降低PAR的方法:即信號(hào)預(yù)畸變技術(shù)、信號(hào)非畸變技術(shù)和編碼技術(shù)。這三種方法各有優(yōu)缺點(diǎn),但是迄今為止還沒(méi)有一種好方法能夠徹底地解決OFDM系統(tǒng)中較高PAR的弊病。本論文內(nèi)容安排如下:第一章介紹了課題的背景,可編程器件和OFDM技術(shù)的發(fā)展歷程。第二章詳細(xì)介紹了OFDM的原理以及實(shí)現(xiàn)OFDM所采用的一些技術(shù)細(xì)節(jié)。第三章詳細(xì)介紹了本課題中信道編碼的方案,包括信道編碼的基本原理,組成結(jié)構(gòu)以及方案中采用的卷積碼和交織的原理及設(shè)計(jì)。第四章詳細(xì)討論了編碼方案如何在FPGA上實(shí)現(xiàn),包括可編程邏輯器件FPGA/CPLD的結(jié)構(gòu)特點(diǎn),開發(fā)流程,以及串口通信接口、編解碼器的FPGA設(shè)計(jì)。第五章詳細(xì)介紹了如何降低OFDM系統(tǒng)中的峰值平均功率比。最后,在第六章總結(jié)全文,并對(duì)課題中需要進(jìn)一步完善的方面進(jìn)行了探討。

    標(biāo)簽: OFDM FPGA 信道編碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:520

  • 微波功率放大器的線性化技術(shù)研究

    微波功率放大器的線性化技術(shù)研究,可以供你進(jìn)行參考!

    標(biāo)簽: 微波功率放大器 線性 技術(shù)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:宋桃子

  • D類和E類功率放大器的設(shè)計(jì)

    詳細(xì)講述了D類和E類的功率放大器設(shè)計(jì)原理及其參數(shù)選擇方法

    標(biāo)簽: 功率放大器

    上傳時(shí)間: 2013-06-15

    上傳用戶:a296386173

  • 基于DSP的無(wú)刷直流電動(dòng)機(jī)雙模控制及轉(zhuǎn)矩波動(dòng)研究

    永磁無(wú)刷直流電動(dòng)機(jī)是一種性能優(yōu)越、應(yīng)用前景廣闊的電動(dòng)機(jī),傳統(tǒng)的理論分析及設(shè)計(jì)方法已比較成熟,它的進(jìn)一步推廣應(yīng)用,在很大程度上有賴于對(duì)控制策略的研究.該文提出了一套基于DSP的全數(shù)字無(wú)刷直流電動(dòng)機(jī)模糊神經(jīng)網(wǎng)絡(luò)雙模控制系統(tǒng),將模糊控制和神經(jīng)網(wǎng)絡(luò)分別引入到無(wú)刷直流電動(dòng)機(jī)的控制中來(lái).充分利用模糊控制對(duì)參數(shù)變化不敏感,能夠提高系統(tǒng)的快速性的特點(diǎn),構(gòu)造適用于調(diào)節(jié)較大速度偏差的模糊調(diào)節(jié)器,加快系統(tǒng)的調(diào)節(jié)速度;由于神經(jīng)網(wǎng)絡(luò)既具有非線性映射的能力,可逼近任何線性和非線性模型,又具有自學(xué)習(xí)、自收斂性,對(duì)被控對(duì)象無(wú)須精確建模,對(duì)參數(shù)變化有較強(qiáng)的魯棒性的特點(diǎn),構(gòu)造三層BP神經(jīng)網(wǎng)絡(luò)調(diào)節(jié)器,來(lái)實(shí)現(xiàn)消除穩(wěn)態(tài)偏差的精確控制.以速度偏差率為判斷依據(jù),實(shí)現(xiàn)模糊和神經(jīng)網(wǎng)絡(luò)兩種控制模式的切換,使系統(tǒng)在不同速度偏差段快速調(diào)整、平滑運(yùn)行.此外充分利用系統(tǒng)硬件構(gòu)成的特點(diǎn),采用適當(dāng)?shù)腜WM輸出切換策略,最大限度的抑制逆變橋換相死區(qū);通過(guò)換相瞬時(shí)轉(zhuǎn)矩公式推導(dǎo)和分析,得出在換相過(guò)程中保持導(dǎo)通相功率器件為恒通,即令PWM輸出占空比D=1,來(lái)抑制定子電感對(duì)換相電流影響的控制策略.上述抑制換相死區(qū)和采用恒通電壓的控制方法,減小了換相引起的轉(zhuǎn)矩波動(dòng),使系統(tǒng)電流保持平滑、轉(zhuǎn)矩脈動(dòng)大幅度減小、系統(tǒng)響應(yīng)更快、并具有較強(qiáng)的魯棒性和實(shí)時(shí)性.在這種設(shè)計(jì)下,系統(tǒng)不僅能實(shí)現(xiàn)更精確的定位和更準(zhǔn)確的速度調(diào)節(jié),而且可以使無(wú)刷直流電動(dòng)機(jī)長(zhǎng)期工作在低速、大轉(zhuǎn)矩、頻繁起動(dòng)的狀態(tài)下.該文選用TMS320LF2407作為微控制器,將系統(tǒng)的參數(shù)自調(diào)整模糊控制算法,BP神經(jīng)網(wǎng)絡(luò)控制算法以及PWM輸出,轉(zhuǎn)子位置、速度、相電流檢測(cè)計(jì)算等功能模塊編程存儲(chǔ)于DSP的E2PROM,實(shí)現(xiàn)了對(duì)無(wú)刷直流電動(dòng)機(jī)的全數(shù)字實(shí)時(shí)控制,并得到了良好的實(shí)驗(yàn)結(jié)果的結(jié)果.

    標(biāo)簽: DSP 無(wú)刷直流電動(dòng)機(jī) 雙模控制 轉(zhuǎn)矩

    上傳時(shí)間: 2013-06-01

    上傳用戶:zl123!@#

  • 帶有串行接口的功率電能計(jì)量芯片

    CS5460是CRYSTAL公司最新推出的帶有串行接口的單相雙向功率,電能計(jì)量集成電路芯片,該芯片比目前比較流行的電子電度表芯片如AD7750、AD7755更容易實(shí)現(xiàn)與微處理器的連接.用CS5460可

    標(biāo)簽: 串行接口 功率 電能計(jì)量芯片

    上傳時(shí)間: 2013-04-24

    上傳用戶:snowkiss2014

  • 基于LabVIEW的相位差法測(cè)量發(fā)動(dòng)機(jī)軸功率

    文章利用LabVIEW 虛擬儀器開發(fā)平臺(tái),實(shí)現(xiàn)了采用非接觸方式的相位差法測(cè)量發(fā)動(dòng)機(jī)軸功率系統(tǒng)設(shè)計(jì),對(duì)發(fā)動(dòng)機(jī)輸出功率信號(hào)進(jìn)行自動(dòng)采集、數(shù)據(jù)處理以及結(jié)果顯示,實(shí)現(xiàn)了功率信號(hào)的實(shí)時(shí)采集。

    標(biāo)簽: LabVIEW 相位差 測(cè)量 發(fā)動(dòng)機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶:ABCD_ABCD

主站蜘蛛池模板: 宝鸡市| 宜春市| 黔江区| 静宁县| 彝良县| 高州市| 安平县| 四会市| 上思县| 麟游县| 民乐县| 伊川县| 万全县| 南昌县| 易门县| 托克托县| 灵台县| 平顺县| 林甸县| 弋阳县| 白山市| 饶河县| 武义县| 沁源县| 龙川县| 滨州市| 灵武市| 巴楚县| 佳木斯市| 德阳市| 务川| 平顶山市| 乐都县| 会理县| 盈江县| 万宁市| 木兰县| 合作市| 海丰县| 正安县| 福建省|