亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

加熱器

  • SATA2.0硬盤加解密接口芯片數據通路的設計與FPGA實現.rar

    SATA接口是新一代的硬盤串行接口標準,和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執行效率高的明顯優勢。SATA2.0是SATA的第二代標準,它規定在數據線上使用LVDS NRZ串行數據流傳輸數據,速率可達3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊列)、端口復用器、交錯啟動等一系列技術特征。正是由于以上的種種技術優點,SATA硬盤業已被廣泛的使用于各種企業級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關注。由于在加密時需要實時處理大量的數據,所以對硬盤數據的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結合起來進行設計和研究,完成基于SATA2.0接口的加解密芯片系統設計具有重要的使用價值和研究價值。 本論文首先介紹了SATA2.0的總線協議,其協議體系結構包括物理層、鏈路層、傳輸層和命令層,并對系統設計中各個層次中涉及的關鍵問題進行了闡述。其次,本論文對ATA協議和命令進行了詳細的解釋和分析,并針對設計中涉及的命令和對其做出的修改進行了說明。接著,本論文對SATA2.0加解密控制芯片的系統設計進行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統工作原理等,剖析了系統設計中的難點問題并給出解決問題的方法。然后,對系統數據通路的各個模塊的設計和實現進行詳盡的闡述,并給出各個模塊的驗證結果。最后,本文簡要的介紹了驗證平臺搭建和測試環境、測試方法等問題,并分析測試結果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進行測試,目前工作正常,性能良好,已經達到項目性能指標要求。本論文在SATA加解密控制芯片設計與實現方面的研究成果,具有通用性、可移植性,有一定的理論及經濟價值。

    標簽: SATA FPGA 2.0

    上傳時間: 2013-04-24

    上傳用戶:JIUSHICHEN

  • MIMO-GMC系統中Turbo譯碼器的設計及FPGA實現

    Turbo碼是一類并行級聯的系統卷積碼,它是在綜合級聯碼、最大后驗概率(MAP)譯碼、軟輸入軟輸出及迭代譯碼等理論基礎上的一種創新。Turbo碼的基本原理是通過對編碼器結構的巧妙設計,多個子碼通過交織器隔離進行并行級聯編碼輸出,增大了碼距。譯碼器則以類似內燃機引擎廢氣反復利用的機理進行迭代譯碼以反復利用有效信息流,從而獲得卓越的糾錯能力。計算機仿真表明,Turbo碼不但在加性高斯噪聲信道下性能優越,而且具有很強的抗衰落、抗干擾能力,當交織長度足夠長時,其糾錯性能接近香農極限。 FPGA(FieldProgrammableGateArray),即現場可編程門陣列,是在PAL、GAL、EPLD等可編程器件的基礎上進一步發展的產物。FPGA技術具有大規模、高集成度、高可靠性、設計周期短、投資小、靈活性強等優點,逐步成為復雜數字硬件電路設計的理想選擇。 本論文以東南大學移動通信實驗室B3G課題組提出的“支持多天線的廣義多載波無線傳輸技術”(MIMO-GMC)為背景,分析了Turbo譯碼算法,并針對MIMO-GMC系統的迭代接收機中所采用的外信息保留和聯合檢測譯碼迭代的特點,完成了采用滑動窗Log-MAP算法的軟輸入、軟輸出的Turbo譯碼器的設計。整個譯碼器模塊的設計采用Verilog語言描述,并在VirtexⅡPro系列FPGA芯片上實現。

    標簽: MIMO-GMC Turbo FPGA

    上傳時間: 2013-04-24

    上傳用戶:shanml

  • 基于ARM-LINUX的嵌入式媒體播放器的研究與實現

    隨著科學技術的發展,人們對生活質量的要求越來越高,在視聽享受方面,家庭影院越來越普遍,便攜式電子設備也日趨成熟。目前,人們對嵌入式媒體播放器的研究越來越廣泛了,國內外已經出現了像MP3、MP4和智能手機等眾多樣式的便攜式嵌入式媒體播放器。但由于種種環境及條件的限制,這些便攜式的媒體播放器都只能播放單一的或幾種固定的媒體格式,可擴展性都比較差;而現在隨著應用的不斷增多,越來越多的更先進的壓縮算法被提出,導致了媒體格式的多樣化,在這種情況下,必然要求嵌入式媒體播放器要適應多種格式。為此,通過對各種PC機上的播放器設計架構的研究與借鑒,在本文中主要在軟件方面為嵌入式媒體播放器設計了一種可擴展性架構,并設計了播放器界面,實現了一些播放器的功能。 另外,在本文還介紹了一種基于嵌入式技術的多媒體播放器的系統設計方案。該系統主要是通過在嵌入式芯片上加載操作系統,同時擴充必要的接口,在操作系統的支持下,開發多媒體播放器。 在本文的整個系統設計過程中,采用了Intel公司的PXA270處理器芯片,外擴展了USB接口,定制并加載了Linux操作系統,在操作系統的支持下,對各個外擴的接口進行了驅動程序的編寫,同時應用QT/Embedded開發了多媒體播放器的圖形界面并實現了相應的功能,最后,圖像既可顯示在LCD顯示屏上也可通過VGA接口顯示在電腦顯示屏上,聲音信號則是通過PXA270處理器的IIS總線傳給CODEC芯片,然后將其轉換為模擬信號,進而通過音箱或者耳機等設備放出。

    標簽: ARM-LINUX 嵌入式 媒體播放器

    上傳時間: 2013-06-19

    上傳用戶:stvnash

  • 高速Viterbi譯碼器的FPGA實現

    本文提出了一種高速Viterbi譯碼器的FPGA實現方案。這種Viterbi譯碼器的設計方案既可以制成高性能的單片差錯控制器,也可以集成到大規模ASIC通信芯片中,作為全數字接收的一部分。 本文所設計的Viterbi譯碼器采用了基四算法,與基二算法相比,其譯碼速率在理論上約提升一倍。加一比一選單元是Viterbi譯碼器最主要的瓶頸所在,本文在加一比一選模塊中采用了全并行結構的設計方法,這種方法雖然增加了硬件的使用面積,卻有效的提高了譯碼器的速率。在幸存路徑管理部分采用了兩路并行回溯的設計方法,與寄存器交換法相比,回溯算法更適用于FPGA開發設計。為了提高譯碼性能,減小譯碼差錯,本文采用較大譯碼深度的回溯算法以保證幸存路徑進行合并。實現了基于FPGA的誤碼測試儀,在FPGA內部完成誤碼驗證和誤碼計數的工作。 與基于軟件實現譯碼過程的DSP芯片不同,FPGA芯片完全采用硬件平臺對Viterbi譯碼器加以實現,這使譯碼速率得到很大的提升。針對于具體的FPGA硬件實現,本文采用了硬件描述語言VHDL來完成設計。通過對譯碼器的綜合仿真和FPGA實現驗證了該方案的可行性。譯碼器的最高譯碼輸出速率可以達到60Mbps。

    標簽: Viterbi FPGA 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:181992417

  • 參數化Viterbi譯碼器的FPGA實現

    本文以某型號接收機的應用為背景,主要論述了如何實現基于FPGA的參數化的Viterbi譯碼器的知識產權(IP)核。文中詳細論述了譯碼器的內部結構、VerilogHDL(硬件描述語言)實現、仿真測試等。這些可變的參數包括:碼型、ACS(加比選)單元的數目、軟判決比特數、回溯深度等。用戶可以根據自己的需要設置不同的參數由開發工具生成不同的譯碼器用于不同的系統。  本文的創新之處在于,針對FPGA的內部結構提出了一種新的累加度量RAM的組織形式,大大節省了嵌入式RAM塊;提出了一種新的累加度量值的歸一化辦法;此外還給出了用Matlab建模得到軟判決信息輔助仿真工具進行電路仿真的方法,大大提高了仿真的速度。  所設計的(2,1,7)連續型5比特軟判決譯碼器已經應用于某型號接收機,經受了實際應用的考驗產生了巨大的經濟效益。

    標簽: Viterbi FPGA 參數 譯碼器

    上傳時間: 2013-04-24

    上傳用戶:waizhang

  • 低速率語音聲碼器的研究與實現

    數字語音通信是當前信息產業中發展最快、普及面最廣的業務。語音信號壓縮編碼是數字語音信號處理的一個方面,它和通信領域聯系最為密切。在現有的語音編碼中,美國聯邦標準混合激勵線性預測(MELP—Mixed Excited Linear Prediction)算法在2.4kb/s的碼率下取得了較好的語音質量,具有廣闊的應用前景。 FPGA作為一種快速、高效的硬件平臺在數字信號處理和通信領域具有著獨特的優勢。現代大容量、高速度的FPGA一般都內嵌有可配置的高速RAM、PLL、LVDS、LVTTL以及硬件乘法累加器等DSP模塊。用FPGA來實現數字信號處理可以很好地解決并行性和速度問題,而且其靈活的可配置特性,使得FPGA構成的DSP系統非常易于修改、測試及硬件升級。 本論文闡述了一種基于FPGA的混合激勵線性預測聲碼器的研究與設計。首先介紹了語音編碼研究的發展狀況以及低速率語音編碼研究的意義,接著在對MELP算法進行深入分析的基礎上,提出了利用DSP Builder在Matlab中建模的思路及實現過程,最后本文把重點放在MELP聲碼器的編解碼器設計上,利用DSP Builder、QuartusⅡ分別設計了其中的濾波器、分幀加窗處理、線性預測分析等關鍵模塊。 在Simulink環境下運用SignalCompiler對編解碼系統進行功能仿真,為了便于仿真,系統中沒有設計的模塊在Simulink中用數學模型代替,仿真結果表明,合成語音信號與原始信號很好的擬合,系統編解碼后語音質量基本良好。

    標簽: 低速 語音 聲碼器

    上傳時間: 2013-06-02

    上傳用戶:lili1990

  • AVR的USB仿真器全套資料

    ·剛制作成功的AVR仿真器,加了CP2102當USB,又加了244芯片,用起來很爽原理圖:AVR-JTAG-USB_99SE  USB驅動:USB驅動程序CP2102 燒錄文件:flash.rar  燒錄文件:eeprom.rar

    標簽: AVR USB 仿真器

    上傳時間: 2013-06-15

    上傳用戶:RedLeaves1995

  • 一種弱耦合非對稱漸變線定向耦合器的快速設計

    給出了一種快速設計任意弱耦合非對稱漸變線定向耦合器的方法,以線性漸變為基礎,通過仿真優化獲取最優漸變,擺脫了傳統方法中的復雜運算。為改善定向耦合器在頻率高端的定向性,在結構上引入了鋸齒加載。設計了一個帶寬為0.5GHz到20GHz,耦合度為-25dB的定向耦合器,利用三維電磁仿真軟件HFSS進行了結果驗證。

    標簽: 耦合 定向耦合器 非對稱

    上傳時間: 2013-10-21

    上傳用戶:GeekyGeek

  • GEMS壓力變送器3000系列-超高壓變送器

    6 GEMS壓力變送器3000系列-超高壓變送器 GEMS壓力變送器3000的行業應用: 船舶、工程機械 產品特點: ■工作壓力可高達10,000PSI ■高精度-在整個應用過程中,精度在±0.15%之內 ■高穩定性-長期漂移≤0.05%FS/6年 ■高的抗震動性能-采用了薄膜濺射式設計,取消了易破的連接線 GEMS壓力變送器3000的性能參數 精度 0.15%FS 重復性 0.03%FS 長期穩定性 0.06%F.S/年 壓力范圍 0-500、1000、2000、3000、5000、6000、7500、10,000psi 耐壓 2xF.S,15,000PSI,Max. 破裂壓力 7xFS 4xFS,對于10,000psi 疲勞壽命 108次滿量程循環 零點公差 0.5%F.S 量程公差 0.5%F.S,響應時間0.5毫秒 溫度影響 溫漂 1.5%FS(-20℃到80℃) 2%FS(-40℃到100℃) 2.7%FS(-55℃到120℃) GEMS壓力變送器3000的環境參數 振動 正弦曲線,峰值70g,5~5000HZ(根據MIL-STD810,514.2方法程序I) EMC 30V/m(100V/m Survivability) 電壓輸出 電路 見PDF文件(3線) 激勵 高于滿程電壓1.5VDC,最大到35VDC@6mA 最小環路電阻 (FS輸出/2)Kohms 供電靈敏度 0.01%FS/Volt 電流輸出 電路 2線 環路供電電壓 24VDC(7-35VDC) 輸出 4-20mA 最大環路電阻 (Vs-7)x50Ω 供電靈敏度 0.01%FS/V 比率輸出 輸出 0.5v到4.5v(3線)@5VDC供電 輸出激勵電壓 5VDC(4.75V-7VDC) GEMS壓力變送器3000的物理參數 殼體 IP65代碼G(NEMA4);IP67代碼F(NEMA6) 接液部件 17-4和15-5不銹鋼 電氣連接 見訂貨指南 壓力連接 1/4″NPT或G1/4 重量(約) 110g(電纜重量另加:75g/m) 機械震動 1000g/MIL-STD810,方法516.2,程序Ⅳ 加速度 在任意方向施加100g的穩定加速度時1bar(15psi)量程變送器的輸出會波動0.032%FS/g,量程增大到400bar(6000psi)時輸出波動會按對數遞減至0.0007%FS/g. 認證等級 CE

    標簽: GEMS 3000 壓力變送器 超高壓

    上傳時間: 2013-10-09

    上傳用戶:sdfsdfs1

  • 基于89C52的二極管特性測試器的設計

      利用單片機具有的智能程序控制的特點,設計了基于STC89C52單片機的"二極管特性測試器",可對二極管一般特性進行快速測試。通過穩定線性電流源給二極管加載恒定電流,然后由高精度模數轉換器測試其壓降,以此為基礎可判斷二極管好壞、檢測二極管極性和測試二極管伏安特性等,避免了用萬用表測試只能測得極性而不知其特性這一缺點。可用于電子設計制作過程中對二極管進行快速測試,以確定被測二極管是否滿足電路的設計要求。   Abstract:   By making good use of the intelligent control function of the Micro Controller Unit (MCU), the diode trait tester was designed based on the STC89C52,which could be used to test the trait of a diode rapidly. By loading constant current to diode through the stable linear current source, and measuring the voltage drop of the diode by high-precision analogue-to-digital converter (ADC), it can judge whether the diode is good or not, distinguish the polarity of the diode, and test the trait that the diode, which can avoid the fault of using a multimeter can only measure the polarity but not the trait. This device can be used to test the trait of a diode quickly,and to make sure that whether a diode can be used in the electronic design or not.

    標簽: 89C52 二極管 特性測試器

    上傳時間: 2013-11-13

    上傳用戶:assef

主站蜘蛛池模板: 唐山市| 长乐市| 社会| 措美县| 墨竹工卡县| 建昌县| 祁阳县| 会同县| 铜川市| 鲁山县| 稷山县| 松桃| 平果县| 丹江口市| 聊城市| 嘉善县| 南部县| 玛多县| 上饶县| 封丘县| 康马县| 榕江县| 沂源县| 宁城县| 彭山县| 长岛县| 大余县| 巴彦县| 西乌| 天津市| 文昌市| 宿迁市| 苏尼特右旗| 和龙市| 米脂县| 南投市| 孟津县| 吉首市| 平果县| 福清市| 滕州市|