無(wú)線電子點(diǎn)菜系統(tǒng)是餐館實(shí)行信息化管理的一個(gè)重要組成部分,該系統(tǒng)的應(yīng)用不僅會(huì)給餐飲企業(yè)帶來(lái)良好的經(jīng)濟(jì)效益,而且有利于先進(jìn)的科學(xué)技術(shù)在國(guó)民經(jīng)濟(jì)中的推廣應(yīng)用,產(chǎn)生良好的社會(huì)效益。目前國(guó)內(nèi)點(diǎn)菜系統(tǒng)高、低檔產(chǎn)品繁多,但推廣速度十分緩慢,究其原因是缺少適合中國(guó)國(guó)情的中檔適用產(chǎn)品。本文通過(guò)分析國(guó)內(nèi)市場(chǎng)現(xiàn)有的各種點(diǎn)菜系統(tǒng)的優(yōu)缺點(diǎn),指出點(diǎn)菜系統(tǒng)的區(qū)別關(guān)鍵在于點(diǎn)菜終端和通訊方式的選擇上,在此基礎(chǔ)上提出了一種適合具體應(yīng)用場(chǎng)合的中檔無(wú)線點(diǎn)菜終端解決方案:運(yùn)用嵌入式系統(tǒng)開(kāi)發(fā)無(wú)線點(diǎn)菜終端,運(yùn)用短距離無(wú)線通信技術(shù)進(jìn)行數(shù)據(jù)傳輸。 文章首先分析了無(wú)線點(diǎn)菜機(jī)的系統(tǒng)組成及功能分配,并在此基礎(chǔ)上對(duì)系統(tǒng)各個(gè)組成模塊的硬件進(jìn)行設(shè)計(jì)。接著分析了觸摸屏數(shù)據(jù)采集的全過(guò)程,探討了影響觸摸屏數(shù)據(jù)精度的各種因素,提出了一種“三步法”進(jìn)行數(shù)據(jù)的校正的方法。然后文章對(duì)幾種常用的小范圍無(wú)線通訊方式進(jìn)行比較,確定采用無(wú)線射頻單芯片實(shí)現(xiàn)短距離無(wú)線通訊,并詳細(xì)闡述了數(shù)據(jù)幀格式和分層次通訊協(xié)議的設(shè)計(jì),通訊系統(tǒng)的模型采、用主站論詢,從站監(jiān)聽(tīng)的方式。最后是軟件的具體開(kāi)發(fā),首先研究了μC/OS-Ⅱ操作系統(tǒng)的移植和Boot Loader啟動(dòng)代碼的設(shè)計(jì),并成功移植下載到S3C44BOX中,然后在此操作系統(tǒng)的基礎(chǔ)上進(jìn)行點(diǎn)菜界面、通訊協(xié)議及關(guān)鍵驅(qū)動(dòng)的設(shè)計(jì)。 本設(shè)計(jì)對(duì)基于嵌入式μC/OS-Ⅱ操作系統(tǒng)進(jìn)行終端開(kāi)發(fā),具有一定的借鑒指導(dǎo)意義,對(duì)自助式餐飲業(yè)具有商業(yè)實(shí)用價(jià)值。同時(shí),作為一款手持式產(chǎn)品,可以隨身攜帶,可以使用于多種支持無(wú)線上網(wǎng)的場(chǎng)合,具有一定的市場(chǎng)應(yīng)用前景和商業(yè)實(shí)用價(jià)值。
標(biāo)簽: ARM 嵌入式無(wú)線 點(diǎn)菜系統(tǒng)
上傳時(shí)間: 2013-07-30
上傳用戶:acon
JPEG2000是由ISO/ITU-T組織下的IECJTC1/SC29/WG1小組制定的下一代靜止圖像壓縮標(biāo)準(zhǔn),其優(yōu)良的壓縮特性使得它將具有廣泛的應(yīng)用領(lǐng)域。JPEG2000算法非常復(fù)雜,圖像編碼過(guò)程占用了大量的處理器時(shí)間開(kāi)銷和內(nèi)存開(kāi)銷,因而通過(guò)對(duì)JPEG2000算法進(jìn)行優(yōu)化并采用硬件電路來(lái)實(shí)現(xiàn)JPEG2000標(biāo)準(zhǔn)的部分或全部?jī)?nèi)容,對(duì)加快編碼速度從而擴(kuò)展其應(yīng)用領(lǐng)域有重要的意義。 本文的研究主要包括兩方面的內(nèi)容,其一是JPEG2000算術(shù)編碼器算法的研究與硬件設(shè)計(jì),其二是JPEG2000碼率控制算法的研究與優(yōu)化算法的設(shè)計(jì)。在研究算術(shù)編碼器過(guò)程中,首先研究了JPEG2000中基于上下文的MQ算術(shù)編碼器的編碼原理和編碼流程,之后采用有限狀態(tài)機(jī)和二級(jí)流水線技術(shù),并在不影響關(guān)鍵路徑的情況下通過(guò)對(duì)算術(shù)編碼步驟優(yōu)化采用硬件描述語(yǔ)言對(duì)算術(shù)編碼器進(jìn)行了設(shè)計(jì),并通過(guò)了功能仿真與綜合。實(shí)驗(yàn)證明該設(shè)計(jì)不但編碼速度快,而且流水線短,硬件設(shè)計(jì)的復(fù)雜度低且易于控制。 在研究碼率控制算法過(guò)程中,首先結(jié)合率失真理論建立了算法的數(shù)學(xué)模型,并驗(yàn)證了該算法的有效性,之后深入分析了該數(shù)學(xué)模型的實(shí)現(xiàn)流程,找出影響算法效率的關(guān)鍵路徑。在對(duì)算法優(yōu)化時(shí)采用黃金分割點(diǎn)算法代替原來(lái)的二分查找法,并使用了碼塊R-D斜率最值記憶和碼率誤差控制算法。實(shí)驗(yàn)證明,采用優(yōu)化算法在增加少量系統(tǒng)資源的情況下使得計(jì)算效率提高了60%以上。之后,分析了率失真理論與JPEG2000中PCRD-opt算法的具體實(shí)現(xiàn),又提出了一種失真更低的比特分配方案,即按照“失真/碼長(zhǎng)”值從大到小通道編碼順序進(jìn)行編碼,通過(guò)對(duì)該算法的仿真驗(yàn)證,得出在固定碼率條件下新算法將產(chǎn)生更少的失真。
標(biāo)簽: JPEG 2000 FPGA 標(biāo)準(zhǔn)
上傳時(shí)間: 2013-07-13
上傳用戶:long14578
近年來(lái),基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)己成為新一代運(yùn)動(dòng)控制系統(tǒng)的主流。基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)不僅具有信息處理能力強(qiáng),而且具有開(kāi)放性、實(shí)時(shí)性、可靠性的特點(diǎn),因此在機(jī)器人運(yùn)動(dòng)控制領(lǐng)域具有重要的應(yīng)用價(jià)值。 論文從步行康復(fù)訓(xùn)練器的設(shè)計(jì)與制作出發(fā),主要進(jìn)行機(jī)器人的運(yùn)動(dòng)控制系統(tǒng)設(shè)計(jì)和研究。文章首先提出了多種運(yùn)動(dòng)控制系統(tǒng)的實(shí)現(xiàn)方案。根據(jù)它們的優(yōu)缺點(diǎn),選定以DSP和FPGA為核心進(jìn)行運(yùn)動(dòng)控制系統(tǒng)平臺(tái)的設(shè)計(jì)。 論文詳細(xì)研究了以DSP和FPGA為核心實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)的軟、硬件設(shè)計(jì),利用DSP實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)總體結(jié)構(gòu)與相關(guān)功能模塊,利用FPGA實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)地址譯碼電路、脈沖分配電路以及光電編碼器信號(hào)處理電路,并對(duì)以上電路系統(tǒng)進(jìn)行了功能仿真和時(shí)序仿真。 結(jié)果表明,基于DSP和FPGA為核心的運(yùn)動(dòng)控制系統(tǒng)不僅實(shí)現(xiàn)了設(shè)計(jì)功能要求,同時(shí)提高了機(jī)器人運(yùn)動(dòng)控制系統(tǒng)的開(kāi)放性、實(shí)時(shí)性和可靠性,并大大減小了系統(tǒng)的體積與功耗。
標(biāo)簽: FPGA DSP 機(jī)器人 運(yùn)動(dòng)控制系統(tǒng)
上傳時(shí)間: 2013-06-22
上傳用戶:debuchangshi
我國(guó)經(jīng)濟(jì)的快速發(fā)展促進(jìn)各行業(yè)對(duì)電力需求的飛速增長(zhǎng),電力需求側(cè)管理隨著電力系統(tǒng)管理的自動(dòng)化而不斷發(fā)展起來(lái)。用電現(xiàn)場(chǎng)負(fù)荷監(jiān)控終端是電力需求側(cè)管理的一個(gè)重要組成部分,它為有效利用能源、合理分配能源,鼓勵(lì)用戶均衡用電,實(shí)現(xiàn)電力需求側(cè)科學(xué)管理提供了技術(shù)基礎(chǔ)。 負(fù)荷監(jiān)控終端利用微電子技術(shù)、電力電子技術(shù)和傳感器技術(shù)對(duì)用電現(xiàn)場(chǎng)的各種電能參數(shù)進(jìn)行采集和全方位監(jiān)控,在電力需求側(cè)管理中承擔(dān)著重要角色。它為電力管理部門(mén)和用電企業(yè)間搭起了信息橋梁,不僅實(shí)時(shí)提供企業(yè)用電的各種信息,而且能夠及時(shí)執(zhí)行電力管理部門(mén)的遠(yuǎn)程命令,實(shí)現(xiàn)遠(yuǎn)程操作。電力管理部門(mén)向終端安排合理的用電方案,能夠?qū)ζ髽I(yè)的用電實(shí)現(xiàn)宏觀調(diào)控,這對(duì)企業(yè)的長(zhǎng)足發(fā)展和電力管理部門(mén)的合理調(diào)度電能有很好的推動(dòng)作用。因此對(duì)負(fù)荷監(jiān)控終端的研究具有重大的現(xiàn)實(shí)意義。 論文對(duì)目前國(guó)內(nèi)外的負(fù)荷監(jiān)控終端在的發(fā)展現(xiàn)狀進(jìn)行了概述,分析了負(fù)荷監(jiān)控終端在國(guó)內(nèi)的電力負(fù)荷管理技術(shù)中的地位和作用,以及當(dāng)前負(fù)荷監(jiān)控終端系統(tǒng)的技術(shù)水平和實(shí)現(xiàn)方法,在研究了終端設(shè)計(jì)多項(xiàng)技術(shù)的基礎(chǔ)上,結(jié)合工程項(xiàng)目的要求對(duì)微處理器和操作系統(tǒng)進(jìn)行了具體選型,設(shè)計(jì)了一種基于ARM 和μC/OS-Ⅱ的配變監(jiān)控終端,在基于ARM技術(shù)的LPC2124 微處理器和外圍接口芯片上,進(jìn)行了終端系統(tǒng)的設(shè)計(jì);實(shí)現(xiàn)了μCOS-Ⅱ在LPC2124MCU 上的移植;編寫(xiě)了基于μC/OS-Ⅱ的API 接口函數(shù)和底層硬件驅(qū)動(dòng)程序;采用多任務(wù)按優(yōu)先權(quán)調(diào)度的方式解決了任務(wù)處理的實(shí)時(shí)性,克服了傳統(tǒng)前后臺(tái)軟件在復(fù)雜的監(jiān)控終端設(shè)計(jì)中實(shí)時(shí)性差的弊端,實(shí)踐證明用這種設(shè)計(jì)思想制作的配變監(jiān)控終端能較好地滿足工程應(yīng)用實(shí)際需要。
標(biāo)簽: ARM 遠(yuǎn)程 配變監(jiān)控
上傳時(shí)間: 2013-04-24
上傳用戶:小碼農(nóng)lz
本文首先從數(shù)控系統(tǒng)的組成與特點(diǎn)進(jìn)行詳細(xì)分析,然后對(duì)運(yùn)動(dòng)控制卡在整個(gè)系統(tǒng)中承擔(dān)功能進(jìn)行了分析。根據(jù)數(shù)字型號(hào)處理器件的快速運(yùn)算能力和現(xiàn)場(chǎng)可編程門(mén)陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進(jìn)行總體設(shè)計(jì)的規(guī)劃。 本文重點(diǎn)詳細(xì)闡述了四軸運(yùn)動(dòng)控制卡硬件電路的設(shè)計(jì)。通過(guò)對(duì)現(xiàn)有部分PC總線的介紹與比較,設(shè)計(jì)選擇了PCI總線作為上位PC與運(yùn)動(dòng)控制卡的通信總線,并且選擇PCI9052芯片來(lái)設(shè)計(jì)PCI接口模塊;基于DSP器件的特點(diǎn),設(shè)計(jì)選擇了TMS320LF2407芯片為核心,進(jìn)行運(yùn)算控制單元的設(shè)計(jì),同時(shí)對(duì)其主要內(nèi)部資源進(jìn)行了分配。最后,根據(jù)硬件的原理圖,完成了具體電路板的制作。 對(duì)軟件設(shè)計(jì),文章主要對(duì)插補(bǔ)算法在DSP上的實(shí)現(xiàn)作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點(diǎn)比較法直線和圓弧插補(bǔ)算法以及數(shù)字積分插補(bǔ)原理也進(jìn)行了分析。最終,提出總體程序流程控制、速度控制算法、插補(bǔ)算法等的程序設(shè)計(jì)框架,并進(jìn)行了具體程序設(shè)計(jì)。
標(biāo)簽: FPGA DSP 四軸 運(yùn)動(dòng)控制卡
上傳時(shí)間: 2013-05-31
上傳用戶:kennyplds
該課題通過(guò)對(duì)開(kāi)放式數(shù)控技術(shù)的全面調(diào)研和對(duì)運(yùn)動(dòng)控制技術(shù)的深入研究,并針對(duì)國(guó)內(nèi)運(yùn)動(dòng)控制技術(shù)的研究起步較晚的現(xiàn)狀,結(jié)合激光雕刻領(lǐng)域的具體需要,緊跟當(dāng)前運(yùn)動(dòng)控制技術(shù)研究的發(fā)展趨勢(shì),吸收了世界開(kāi)放式數(shù)控技術(shù)和相關(guān)運(yùn)動(dòng)控制技術(shù)的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強(qiáng)大的、具有很大柔性的四軸多功能運(yùn)動(dòng)控制卡.該論文主要內(nèi)容如下:首先,通過(guò)對(duì)制造業(yè)、開(kāi)放式數(shù)控系統(tǒng)、運(yùn)動(dòng)控制卡等行業(yè)現(xiàn)狀的全面調(diào)研,基于對(duì)運(yùn)動(dòng)系統(tǒng)控制技術(shù)的深入學(xué)習(xí),在比較了幾種常用的運(yùn)動(dòng)控制方案的基礎(chǔ)上,確定了基于DSP和FPGA的運(yùn)動(dòng)控制設(shè)計(jì)方案,并規(guī)劃了板卡的總體結(jié)構(gòu).其次,針對(duì)運(yùn)動(dòng)控制中的一些具體問(wèn)題,如高速、高精度、運(yùn)動(dòng)平穩(wěn)性、實(shí)時(shí)控制以及多軸聯(lián)動(dòng)等,在FPGA上設(shè)計(jì)了功能相互獨(dú)立的四軸運(yùn)動(dòng)控制電路,仔細(xì)規(guī)劃并定義了各個(gè)寄存器的具體功能,設(shè)計(jì)了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個(gè)功能各異的計(jì)數(shù)器電路等,完全實(shí)現(xiàn)了S-曲線升降速運(yùn)動(dòng)、自動(dòng)降速點(diǎn)運(yùn)動(dòng)、A/B相編碼器倍頻計(jì)數(shù)電路等特殊功能.再次,介紹了DSP在運(yùn)動(dòng)控制中的作用,合理規(guī)劃了DSP指令的形成過(guò)程,并對(duì)DSP軟件的具體實(shí)現(xiàn)進(jìn)行了框架性的設(shè)計(jì).然后,根據(jù)光電隔離原理設(shè)計(jì)了數(shù)字輸入/輸出電路;結(jié)合DAC原理設(shè)計(jì)了四路模擬輸出電路;實(shí)現(xiàn)了PCI接口電路的設(shè)計(jì);并針對(duì)常見(jiàn)的干擾現(xiàn)象,提出了有效的抗干擾措施.最后,利用運(yùn)動(dòng)控制卡強(qiáng)大的運(yùn)動(dòng)控制功能,并針對(duì)激光雕刻行業(yè)進(jìn)行大幅圖形掃描時(shí)需要實(shí)時(shí)處理大量的圖形數(shù)據(jù)的特別需要,在板卡第四軸完全實(shí)現(xiàn)了激光控制功能,并基于FPGA內(nèi)部的16KBit塊RAM,開(kāi)辟了大量數(shù)據(jù)區(qū)以便進(jìn)行大幅圖形的實(shí)時(shí)處理.
標(biāo)簽: FPGA DSP 運(yùn)動(dòng)控制
上傳時(shí)間: 2013-06-09
上傳用戶:youlongjian0
隨著TD—SCDMA技術(shù)的不斷發(fā)展,TD—SCDMA系統(tǒng)產(chǎn)品也逐步成熟并隨之完善。產(chǎn)品家族日益豐富,室內(nèi)型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站產(chǎn)品逐步問(wèn)世,可以滿足不同場(chǎng)景的建網(wǎng)需求。而分布式基站(BBU+RRU)越來(lái)越多地受到業(yè)界的關(guān)注和重視。 本文主要從TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)(RRU)和軟件無(wú)線電技術(shù)的發(fā)展入手,重點(diǎn)研究TD—SCDMA頻點(diǎn)拉遠(yuǎn)系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。TD—SCDMA通信系統(tǒng)通過(guò)靈活分配不同的上下行時(shí)隙,實(shí)現(xiàn)業(yè)務(wù)的不對(duì)稱性,但是多路數(shù)字中頻所構(gòu)成的系統(tǒng)成本高和控制的復(fù)雜性,以及TDD雙工模式下,系統(tǒng)的峰均比隨時(shí)隙數(shù)增加而增加,對(duì)整個(gè)頻點(diǎn)拉遠(yuǎn)系統(tǒng)的前端放大器線性輸入提出了很高的要求。TD—SCDMA系統(tǒng)使用軟件無(wú)線電平臺(tái),一方面軟件算法可以有效保證時(shí)隙分配的準(zhǔn)確性,保證對(duì)前端控制器的開(kāi)關(guān)控制,以及對(duì)上下行功率讀取計(jì)算和子幀的靈活提取,另一方面靈活的DUC/CFR算法可以有效的提高頻帶利用率和抗干擾能力,有效的控制TDD系統(tǒng)的峰均比,有效降低系統(tǒng)對(duì)前端放大器線性輸出能力的要求。 本文主要研究軟件無(wú)線電中DUC和CFR的關(guān)鍵技術(shù)以及FPGA實(shí)現(xiàn),DUC主要由3倍FIR內(nèi)插成型濾波器、2倍插值補(bǔ)償濾波器以及5級(jí)CIC濾波器級(jí)聯(lián)組成;而CFR主要采用類似基帶削峰的加窗濾波的中頻削峰算法,可以降低相鄰信道的溢出,更有效的降低CF值。將DUC/CFR以單片F(xiàn)PGA實(shí)現(xiàn),能很好提高RRU性能,減少其硬件結(jié)構(gòu),降低成本,降低功耗,增加外部環(huán)境的穩(wěn)定性。
標(biāo)簽: TDSCDMA FPGA 頻點(diǎn)
上傳時(shí)間: 2013-04-24
上傳用戶:18752787361
本文應(yīng)用EDA技術(shù),基于FPGA器件設(shè)計(jì)與實(shí)現(xiàn)UART,并采用CRC校驗(yàn)。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來(lái)實(shí)現(xiàn)。選用Xilinx公司的SpartanⅢ系列的XC3S1000來(lái)實(shí)現(xiàn)異步串行通信的接收、發(fā)送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時(shí),完全可以將串行通信接口構(gòu)建其中,可根據(jù)實(shí)際需求分配資源。 2、利用VerilogHDL語(yǔ)言非常容易掌握,功能比VHDL更強(qiáng)大的特點(diǎn),可以在設(shè)計(jì)時(shí)不斷修改程序,來(lái)適用不同規(guī)模的應(yīng)用,而且采用Verilog輸入法與工藝性無(wú)關(guān),利用系統(tǒng)設(shè)計(jì)時(shí)對(duì)芯片的要求,施加不同的約束條件,即可設(shè)計(jì)出實(shí)際電路。 3、利用ModelSim仿真工具對(duì)程序進(jìn)行功能仿真和時(shí)序仿真,以驗(yàn)證設(shè)計(jì)是否能獲得所期望的功能,確定設(shè)計(jì)程序配置到邏輯芯片之后是否可以運(yùn)行,以及程序在目標(biāo)器件中的時(shí)序關(guān)系。 4、為保證數(shù)據(jù)傳輸?shù)恼_性,采用循環(huán)冗余校驗(yàn)CRC(CyclicRedundancyCheck),該編碼簡(jiǎn)單,誤判概率低,為了減少硬件成本,降低硬件設(shè)計(jì)的復(fù)雜度,本設(shè)計(jì)通過(guò)CRC算法軟件實(shí)現(xiàn)。 實(shí)驗(yàn)結(jié)果表明,基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門(mén)陣列FPGA集成度高,結(jié)構(gòu)靈活,設(shè)計(jì)方法多樣,開(kāi)發(fā)周期短,調(diào)試方便,修改容易,采用FPGA較好地實(shí)現(xiàn)了串行數(shù)據(jù)的通信功能,并對(duì)數(shù)據(jù)作了一定的處理,本設(shè)計(jì)中為CRC校驗(yàn)。另外,可以利用FPGA的在線可編程特性,對(duì)本設(shè)計(jì)電路進(jìn)行功能擴(kuò)展,以滿足更高的要求。
標(biāo)簽: FPGA CRC 串行 通信實(shí)現(xiàn)
上傳時(shí)間: 2013-04-24
上傳用戶:Altman
隨著現(xiàn)代互聯(lián)網(wǎng)規(guī)模的不斷擴(kuò)大,網(wǎng)絡(luò)數(shù)據(jù)流量迅速增長(zhǎng),傳統(tǒng)的路由器已經(jīng)無(wú)法滿足網(wǎng)絡(luò)的交換和路由需求。當(dāng)前,新一代路由器普遍利用了交換式路由技術(shù),通過(guò)使用交換背板以充分利用公共通信鏈路,有效的提高了鏈路的利用率,并使各通信節(jié)點(diǎn)的并行通信成為可能。硬件系統(tǒng)設(shè)計(jì)中結(jié)合了專用網(wǎng)絡(luò)處理器,可編程器件各自的特點(diǎn),采用了基于ASIC,F(xiàn)PGA,CPLD硬件結(jié)構(gòu)模塊化的設(shè)計(jì)方法。基于ASIC技術(shù)體系的GSR的出現(xiàn),使得路由器的性能大大提高。但是,這種路由器主要滿足數(shù)據(jù)業(yè)務(wù)(文字,圖象)的傳送要求,不能解決全業(yè)務(wù)(語(yǔ)音,數(shù)據(jù),視頻)數(shù)據(jù)傳送的需要。隨著網(wǎng)絡(luò)規(guī)模的擴(kuò)大,矛盾越來(lái)越突出,而基于網(wǎng)絡(luò)處理器技術(shù)的新一代路由器,從理論上提出了解決GSR所存在問(wèn)題的解決方案。 基于網(wǎng)絡(luò)路由器技術(shù)實(shí)現(xiàn)的路由器,采用交換FPGA芯片硬件實(shí)現(xiàn)的方式,對(duì)路由器內(nèi)部各種單播、多播數(shù)據(jù)包進(jìn)行路由轉(zhuǎn)發(fā),實(shí)現(xiàn)網(wǎng)絡(luò)路由器與外部數(shù)據(jù)收發(fā)芯片的數(shù)據(jù)通信。本文主要針對(duì)路由器內(nèi)部交換FPGA芯片數(shù)據(jù)轉(zhuǎn)發(fā)流程的特點(diǎn),分析研究了傳統(tǒng)交換FPGA所采用的交換算法,針對(duì)簡(jiǎn)單FIFO算法所產(chǎn)生的線頭阻塞現(xiàn)象,結(jié)合虛擬輸出隊(duì)列(VOQ)機(jī)制及隊(duì)列仲裁算法(RRM)的特點(diǎn),并根據(jù)實(shí)際設(shè)計(jì)中各外圍接口芯片,給出了一種消除數(shù)據(jù)轉(zhuǎn)發(fā)過(guò)程中出現(xiàn)的線頭阻塞的iSLIP改進(jìn)算法。針對(duì)實(shí)際網(wǎng)絡(luò)單播、多播數(shù)據(jù)包在數(shù)據(jù)轉(zhuǎn)發(fā)處理過(guò)程的不同,給出了實(shí)際的解決方案。并對(duì)FPGA外部SSRAM包緩存帶寬的利用,數(shù)據(jù)轉(zhuǎn)發(fā)的包亂序現(xiàn)象及FPGA內(nèi)部環(huán)回?cái)?shù)據(jù)包的處理流程作了分析并提出了解決方案,有效的提高了路由器數(shù)據(jù)交換性能。 根據(jù)設(shè)計(jì)方案所采用的算法的實(shí)現(xiàn)方式,結(jié)合FPGA內(nèi)部部分關(guān)鍵模塊的功能特點(diǎn)及性能要求,給出了交換FPGA內(nèi)部可用BlockRam資源合理的分配方案及部分模塊的設(shè)計(jì)實(shí)現(xiàn),滿足了實(shí)際的設(shè)計(jì)要求。所有處理模塊均在xilinx公司的FPGA芯片中實(shí)現(xiàn)。
標(biāo)簽: 網(wǎng)絡(luò) 報(bào)文交換 算法 路由器
上傳時(shí)間: 2013-04-24
上傳用戶:牛布牛
隨著各種非線性電力電子設(shè)備的大量應(yīng)用,電網(wǎng)中的諧波污染日益嚴(yán)重。為了保證電力系統(tǒng)的安全經(jīng)濟(jì)運(yùn)行,保證電氣設(shè)備和用電人員的安全,治理電磁環(huán)境污染、維護(hù)綠色環(huán)境,研究實(shí)時(shí)、準(zhǔn)確的電力諧波分析系統(tǒng),對(duì)電網(wǎng)中的諧波進(jìn)行實(shí)時(shí)檢測(cè)、分析和監(jiān)控,都具有重要的理論和工程實(shí)際意義。 目前實(shí)際應(yīng)用的電力諧波分析系統(tǒng)大多是以單片機(jī)為核心組成。單片機(jī)運(yùn)行速度慢,實(shí)時(shí)性較差,不能滿足實(shí)際應(yīng)用中對(duì)系統(tǒng)實(shí)時(shí)性越來(lái)越高的要求。另外,單片機(jī)的地址線和數(shù)據(jù)線位數(shù)較少,這使得由單片機(jī)構(gòu)成的電力諧波分析系統(tǒng)外圍電路龐大,系統(tǒng)的可靠性和可維護(hù)性上都大打折扣。 本文首先研究了電力諧波的產(chǎn)生,危害及國(guó)內(nèi)外研究現(xiàn)狀,對(duì)電力諧波檢測(cè)中常用的各種算法進(jìn)行分析和比較;然后介紹了FPGA芯片的特性和SOPC系統(tǒng)的特點(diǎn),并分析比較了傳統(tǒng)測(cè)量諧波裝置和基于FPGA的新型諧波測(cè)量?jī)x器的特性。綜述了可編程元器件的發(fā)展過(guò)程、主要工藝發(fā)展及目前的應(yīng)用情況。 然后,對(duì)整個(gè)諧波處理器系統(tǒng)的框架及結(jié)構(gòu)進(jìn)行描述,包括系統(tǒng)的功能結(jié)構(gòu)分配,外圍硬件電路的結(jié)構(gòu)及軟件設(shè)計(jì)流程。其后,針對(duì)系統(tǒng)外圍硬件電路、FFTIP核設(shè)計(jì)和SOPC系統(tǒng)的組建,進(jìn)行詳細(xì)的分析與設(shè)計(jì)。系統(tǒng)采用NiosⅡ處理器核和FFT運(yùn)算協(xié)處理器相結(jié)合的結(jié)構(gòu)。FFT運(yùn)算用專門(mén)的FFT運(yùn)算協(xié)處理器核完成,使得系統(tǒng)克服的單片機(jī)系統(tǒng)實(shí)時(shí)性差和速度慢的缺點(diǎn)。FFTIP核采用現(xiàn)在ASIC領(lǐng)域的一種主流硬件描述語(yǔ)言VHDL進(jìn)行編寫(xiě),采用順序的處理結(jié)構(gòu)和IEEE浮點(diǎn)標(biāo)準(zhǔn)運(yùn)算,具有系統(tǒng)簡(jiǎn)單、占用硬件資源少和高運(yùn)算精度的優(yōu)點(diǎn)。諧波分析儀系統(tǒng)組建采用SOPC系統(tǒng)。SOPC系統(tǒng)具有可對(duì)硬件剪裁和添加的特點(diǎn),使得系統(tǒng)的更簡(jiǎn)單,應(yīng)用面更廣,專用性更強(qiáng)的優(yōu)點(diǎn)。最后,給出了對(duì)系統(tǒng)中各模塊進(jìn)行仿真及系統(tǒng)生成的結(jié)果。
上傳時(shí)間: 2013-04-24
上傳用戶:cy_ewhat
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1