發光二極體(Light Emitting Diode, LED)為半導體發光之固態光源。它成為具省電、輕巧、壽命長、環保(不含汞)等優點之新世代照明光源。目前LED已開始應用於液晶顯示
上傳時間: 2013-04-24
上傳用戶:王慶才
現代通信系統對帶寬和數據速率的要求越來越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優點,成為解決企業、家庭、公共場所等高速因特網接入的需求與越來越擁擠的頻率資源分配之間的矛盾的技術手段。 論文主要圍繞兩方面展開分析:一是介紹用于UWB無載波脈沖調制及直接序列碼分多址調制(DS-CDMA)的新型脈沖,即Hermite正交脈沖,并且分析了這種構建UWB多元通信和多用戶通信的系統性能。二是分析了UWB的多帶頻分復用物理層提案(MBOA)的調制技術,并在FPGA上實現了調制模塊。正交Hermite脈沖集被提出用于UWB的M元雙正交調制系統,獲得高數據速率。調整脈沖的脈寬因子和中心頻率能使脈沖滿足FCC的頻譜要求。M元雙正交調制的接收機需要M/2個相關器,遠比M元正交調制所需的相關器數量少。誤碼率一定時,維數M的增加可獲得高的比特率和低的信噪比。雖然高階的Hermite脈沖易受抖動時延的影響,但當抖動時延范圍小于0.02ns時,其影響較為不明顯。本文認為1~8階的Hermite脈沖皆可用,可構成16元雙正交系統。 正交Hermite脈沖集也可以構造UWB多用戶系統。各用戶的信息用不同的Hermite脈沖同時傳輸,其多用戶的誤比特率上限低于高斯單脈沖構成的PPM多用戶系統的誤比特率,所以其系統性能更優。正交Hermite脈沖還可以用于UWB的DS-CDMA調制,在8個脈沖可用的情況下,最多可容64個用戶同時通信。 基于MBOA提出的UWB物理層協議,本文用Verilog硬件語言實現了調制與解調結構,并用Modelsim做了時序驗證。用Verilog編程實現的輸出數據與Matlab生成的UWB建模的輸出結果一致。為了達到UWBMB-OFDM系統的FFT處理器的要求,一個混和基多通道流水線的FFT算法結構被提出。其有效的實現方法也被提出。這種結構采用多通道以獲得高的數據吞吐量。此外,它用于存儲和復數乘法器的硬件損耗相比其他的FFT處理器是最少的。高基的FFT蝶算減少了復數乘法器的數量。在132MHz的工作頻率下,整個128點FFT變換在此結構模式下只需要242.4ns,滿足了MBOA的要求。
上傳時間: 2013-07-29
上傳用戶:TI初學者
數控系統在工礦領域已得到廣泛應用,計算機數控系統通過對數字化信息的處理和運算,并轉化成脈沖信號,實現對步進電機的控制,進而控制數控機床動作和零件加工。隨著嵌入式技術的發展,我們可以設計規模更小,成本更低,功能更特定的嵌入式系統來完成傳統計算機數控系統所完成的工作。 步進電機以其精度高、控制靈活、定位準確、起停迅速、工作可靠、能直接接受數字信號的特點,成為數控系統中的重要執行部件。然而根據步進電機的特性,必須要采取適當而有效的升降速控制策略,特別是在多電機連動的系統中,對多個電機連動的速度控制和脈沖分配也很值得研究。在本文中作者將介紹一種三軸連動的速度控制和脈沖分配的優化算法,以及其在基于FPGA和ARM配合的高速數控雕刻機控制系統中的實現。 在本文中還可以看見,為了減小本系統中主控MCU的壓力,作者還將利用FPGA來設計一個針對多電機連動的速度控制和脈沖分配優化算法的外圍定制控制器。 最終實驗結果表明,作者所提出的優化算法及其在本系統的實現方案,完全達到客戶所提出的高速數控雕刻機控制系統的各項設計性能指標。
上傳時間: 2013-07-02
上傳用戶:dreamboy36
隨著ASIC設計規模的增長,功能驗證已成為整個開發周期的瓶頸。傳統的基于軟件模擬和硬件仿真的邏輯驗證方法已難以滿足應用的要求,基于FPGA組的原型驗證方法能有效縮短系統的開發周期,可提供更快更全面的驗證。由于FPGA芯片容量的增加跟不上ASIC設計規模的增長,單芯片已無法容納整個設計,所以常常需要對設計進行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對邏輯驗證系統的可配置互連結構和ASIC邏輯分割算法進行了深入的研究,提出了FPGA陣列的非對稱可配置互連結構。與現有的對稱互連結構相比,該結構能提供更多的互連通道,可實現對I/O數量、電平類型和互連路徑的靈活配置。 本文對邏輯分割算法進行了較深入的研究。針對現有的兩類分割算法存在的不足,提出并實現了基于設計模塊的邏輯分割算法,該算法有三個重要特征:1)基于設計代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導邏輯分割過程,避免了設計分割過程的盲目性,簡化了邏輯分割過程。 本文還對并行邏輯分割方法進行了研究,提出了兩種基于不同任務分配策略的并行分割算法,并對其進行了模擬和性能分析;驗證了采用并行方案對ASIC邏輯進行分割和映射的可行性。 最后基于改進的芯片互連結構,使用原型系統驗證方法對某一大規模ASIC設計進行了邏輯分割和功能驗證。實驗結果表明,使用改進后的FPGA陣列互連結構可以更方便和快捷地實現ASIC設計的分割和驗證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個驗證過程提供更好的支持,滿足現在和將來大規模ASIC邏輯驗證的需求。
上傳時間: 2013-06-12
上傳用戶:極客
本文將電路接口技術與硬件可編程技術相結合,提出了用可編程芯片來控制IDE硬盤進行高速數據記錄,能夠滿足機載數據記錄設備重量輕、容量大、速度快的要求。 論文對硬盤ATA接口標準進行了研究,對VHDL語言、現場可編程門陣列器件(FPGA)實現硬件電路的原理和方法進行了深入分析,在此基礎上完成了基于FPGA的數據記錄控制器的設計。文中選擇了具有低功耗、低成本、高性能的FPGA芯片(型號為CycloneEP1C3T144C8),將各功能模塊級聯成系統在該芯片上完成了控制器系統級的設計與仿真驗證,驗證結果表明了用FPGA實現高速數據記錄控制器的可行性。所設計的VHDL代碼經QuartusⅡ綜合、布局布線、管腳分配后,在FPGA內部可以達到104.46Mhz的電路工作速度,FPGA與硬盤之間采用ATA接口的UltraDMA模式2傳輸方式,可以達到33.3MByte/s的突發數據傳輸率。文中對所用到的FPGA設計技術給予了詳細說明,對各功能模塊的設計給予了詳細闡述,對關鍵設計給出了VHDL源代碼,還討論了FPGA設計中時序約束的作用,給出了本文所做時序約束的方法。 本文中所論述的工作對以后機載數據記錄系統的設計具有重要的鋪墊作用。文中在總結所做工作的同時,還對下一步工作提出了有益的建議。
上傳時間: 2013-08-05
上傳用戶:hanli8870
隨著我國工農業生產的發展和人民生活水平的提高,作為國民經濟基礎之一的電力行業取得了迅猛的發展,電力系統輸配電的安全性和可靠性也越來越受到電力系統運行、管理和科研人員的關注。輸電線路的各種事故是影響電力線路安全運行的重要因素之一。本文正是在這一前提下,在參考國內外大量文獻及研究成果的基礎上,設計實現了一套輸電線路綜合在線監測系統。 本文研制的輸電線路在線監測終端通過測量線路的泄漏電流、分布電壓、氣候參數以及圖像信息,并將數據進行采集、處理后,將數據發送到后臺監控中心,達到對輸電線路運行狀況進行實時監測的目的,并以此為依據給出線路的評估信息提供給電力部門作為其安排檢修的依據,可以大大減少電力部門的工作量并預防線路事故的發生。 針對本系統功能豐富、監測參數眾多的特點,作者設計了基于ARM的數據采集與傳輸系統。通過對ARM資源的合理分配,實現了監測終端的數據采集處理功能。終端的數據傳輸功能由ARM和無線傳輸模塊配合完成,實現了GPRS和GSM SMS兩種數據傳輸方式。 本文是對輸電線路綜合在線監測終端數據采集與傳輸系統設計和研究工作的總結,本文內容主要偏重于監測終端硬件和軟件的研究設計。論文在最后一部分對運行得到的數據也進行了分析、總結。 本文研制的輸電線路綜合監測終端已在在幾條高壓輸電線路上掛網運行,運行結果表明系統各方面性能良好,滿足設計要求。
上傳時間: 2013-07-20
上傳用戶:古谷仁美
DC/DC變換器的并聯技術是提高DC/DC變換器功率等級的有效途徑,而如何實現并聯模塊間輸出電流的平均分配是實現并聯的核心技術.目前的并聯均流技術多是在并聯模塊參數差異不大的情況下實現的,對于并聯系統在并聯模塊參數差異較大的極限情況下的穩態和暫態性能則很少涉及.該文著重對并聯系統在參數差異很大的條件下的工作情況進行了研究.首先利用基于狀態空間平均法的小信號分析對最大均流法的均流原理進行了分析,并對并聯系統的穩定性進行了討論.之后針對已有的均流方案的局限性提出了一種新的具有限流功能的三環控制均流策略.為了驗證所提出的方案的可行性,建立了MATLAB仿真平臺,利用模塊化仿真的思想進行了系統仿真,初步驗證了方案的合理性.最后搭建了實際的DC/DC并聯系統試驗平臺,對采用該方案的并聯系統的穩態和暫態性能進行了全面的考察,得到了令人滿意的結果,證明了具有限流功能的三環控制均流策略是切實可行的.
上傳時間: 2013-04-24
上傳用戶:lzm033
論文根據系統具體控制對象將多電機獨立驅動電動車的操穩性控制劃分為間接穩定性控制與直接穩定性控制兩大類,前者以優化車輪和路面的相對運動為目標;而后者直接以整車運動狀態參量為調節對象.針對雙電機前輪驅動EV,提出了基于自由輪轉速信息的驅動防滑控制.分析了汽車轉向過程的差速動力學原理,在Ackermann-Jeantand轉向側幾何模型下討論了理想差速過程中車輪驅/制動轉矩變化應滿足的條件.根據上述分析提出了一種雙模式轉矩分配電子差速器設計思路.分析了直接橫擺力偶矩的產生與簡化的轉矩分配方法.基于零側偏理想模型設計了雙電機EV的前饋直接橫擺力偶矩控制器并進行數值仿真,結果顯示該方法能一定程度改善操穩性,但控制效果受系統非線性影響較大.提出應用隱模型跟蹤最優控制理論的DYC控制策略,設計了控制器并進行仿真計算,證明此控制方法能在降低質心側偏的同時保證橫擺角速度響應的穩定、平滑、快速,并能適應不同路面情況.通過仿真討論前驅動或后驅動布局與DYC控制效果的關系以及系統對汽車質心參數變化的適應性.設計并改裝了雙電機前輪獨立驅動試驗車.初步試車中該車轉向與加速皆運行良好,以此為基礎未來可進行控制策略實車測試.
上傳時間: 2013-04-24
上傳用戶:LSPSL
在實際工程中,往往有大量分布廣泛的現場數據需要遠程采集傳輸。數據采集傳輸系統已經在實現自動化過程中發揮了重大作用。但還存在采集通道少、速率低、數據傳輸方式不靈活,操作復雜,對測試環境要求較高等問題。如何建立起新一代靈活、高效、高速、多通道、實用性強、覆蓋面廣、適應復雜監測環境的數據采集傳輸系統成為一個重要的工程問題。 隨著社會的發展和進步,環境和生態的惡化越來越明顯,日益威脅著人類的生存和發展。環境監測是環境保護的重要組成部分和基礎性工作。國家環保部于2008年制定了《污染源在線自動監控(監測)數據采集傳輸儀技術要求標準》。本文在分析數據采集傳輸系統研究現狀和發展趨勢的基礎上,依照該標準,研究了一種多種信號標準兼容,多種采集通道可選的環境監測用數據采集傳輸系統。課題來源于濟南大陸機電有限公司委托科研項目(項目編號:W0624)。本文主要進行了以下工作: (1)分析研究數據采集傳輸系統的重要意義。調研數據采集傳輸系統的研究現狀和發展趨勢。分析環境監測用數據采集傳輸系統的特點。 (2)以國家環境保護部制定的《污染源在線自動監控(監測)數據采集傳輸儀技術要求標準》為依據,分析了環境監測用數據采集傳輸系統的特殊功能需求,制定了系統技術參數。為解決系統核心板與功能板架構存在的接口防震性差,系統不穩定等問題,提出功能主板與擴展接口板的系統架構。選用ARM9處理器S3C2440和嵌入式linux操作系統。 (3)以開發達到環保標準的數據采集傳輸系統為目標,進行了系統硬件設計制作。分析了系統的地址空間。詳細分析了系統的擴展接口分配和地址空間分配,避免了總線等硬件資源的沖突。基于系統功能主板的總線擴展接口和GPIO擴展接口擴展了開關量采集單元、開關量輸出單元、串口單元、模擬量采集單元、人機交互單元等功能單元等電路。設計制作了印制電路板。 (4)研究嵌入式linux開發過程,分析嵌入式linux驅動與應用程序架構。構建了交叉的嵌入式linux開發環境。對環境監測用數據采集傳輸系統的特定功能單元進行軟件開發。主要進行了總線操作、模擬量采集、RS-232串口數據傳輸、GPRS數據傳輸、智能儀表的RS-485通訊等驅動應用程序開發。
上傳時間: 2013-07-10
上傳用戶:klds
水泵效率是反映水泵經濟性能和綜合性技術指標的參數。隨著我國節能減排工作的深入開展,用泵企業要求準確、經常性地測試水泵的效率值,掌握設備的能源利用率和設備自身狀況,評估設備運行經濟狀況的合理程度。目前,國內水泵效率檢測儀器的測量精度低、實時性和可靠性較差,現場可操作性差,人機界面不夠友好。 本課題是利用ARM嵌入式系統來實現水泵效率檢測儀器的研制,旨在開發一種操作簡單、便于攜帶又能滿足指導經濟運行精度要求的泵效測量裝置,將計算機技術、傳感器技術、數據采集處理技術、嵌入式系統技術相結合,實現水泵效率檢測的同時,也實現了水泵各項主要參數的測試、數據保存、傳輸及曲線擬合等功能。研究了數據采集與處理、曲線擬合、數據庫開發、通信等實現中的重點、難點問題,并采取了有效的硬件和軟件抗干擾措施,確保了系統的穩定性和可靠性。 本文以模塊化和結構化的思想搭建了基于ARM9的硬件平臺,設計了專用模擬電路,研究了嵌入式操作系統WinCE4.2的移植,利用Platform Builder進行了操作系統內核的定制和編譯,分析了WinCE4.2 Bootloader的工作原理和架構,根據系統的功能需要和硬件資源分配、設計了設備的Bootloader。 應用層開發使用embedded Visual C++4.0開發工具,集成IDE環境,快速的開發Windows CE應用程序。主要內容包括:開發友好的人機界面、實現儀器的基本功能、顯示水泵機組的性能參數、繪制水泵性能曲線并顯示和構建水泵性能數據庫、實現通信。 在樣機試制完成后,對多臺水泵進行了試驗,試驗結果證明本檢測儀器具有穩定可靠、測試精度和自動化程度高、管理維護方便的特點,具有較好的技術經濟性能。
上傳時間: 2013-06-02
上傳用戶:xyipie