隨著經(jīng)濟的發(fā)展,生活水平的逐步提高,購置房屋和車輛的人越來越多,但安全問題也給人們帶來巨大的經(jīng)濟損失。與此同時,相應(yīng)的安全防盜系統(tǒng)也應(yīng)運而生。目前市場上,低端的方案是利用單片機和通訊單元相結(jié)合構(gòu)成系統(tǒng)。這種系統(tǒng)雖然價格便宜,實現(xiàn)起來也相對簡單,但是功能不夠完善,不能實現(xiàn)正真的影、音、像圖文全方位監(jiān)控。而高端的方案則使用專用集成電路,雖然功能強大,但是價格昂貴,并且對于新的接口標準存在兼容性問題,而且也不易升級。 基于FPGA的安全監(jiān)控系統(tǒng),是FPGA和通訊單元相結(jié)合的產(chǎn)物。其核心FPGA可多次配置,靈活性強,在性能和價格中找到一個很好的平衡。其易于維護和升級,以滿足市場上不斷推陳出的新的接口標準。 整個系統(tǒng)將是對視頻圖像處理、圖像加密技術(shù)、傳感器、PIC總線通訊等諸多技術(shù)的整合。而本文將側(cè)重于論述該系統(tǒng)中視頻圖像處理、控制接口和視頻傳送部分的內(nèi)容。全文分為五個章節(jié),第一章簡要介紹了視頻信號處理的原理和結(jié)構(gòu),對一些專業(yè)術(shù)語進行介紹,并展示了通用的視頻處理過程。第二章針對監(jiān)控系統(tǒng)的案例,對視頻信號處理模塊的解決方案進行論述,將實際的視頻信號處理劃分為轉(zhuǎn)換、計算和傳送三個子模塊,并且分別進行功能介紹。第三章著重介紹視頻轉(zhuǎn)換和視頻計算兩大模塊,對相應(yīng)的接口配置和模塊主要代碼實現(xiàn)作了深入分析。第四章將論述視頻處理中的重要課題:數(shù)字圖像的壓縮技術(shù),并對相應(yīng)的重要模塊和關(guān)鍵步驟作實際建模分析。第五章將探討視頻傳送的相關(guān)技術(shù),介紹傳統(tǒng)的Camera-Link標準和最新的千兆以太網(wǎng)傳送標準,對可行性應(yīng)用進行了比較。
標簽: FPGA 安全監(jiān)控
上傳時間: 2013-07-17
上傳用戶:xymbian
本人撰寫的2010屆畢業(yè)設(shè)計論文,主要涉及以太網(wǎng)五口千兆交換機的設(shè)計與制作
標簽: 畢業(yè)論文
上傳時間: 2013-06-25
上傳用戶:LSPSL
當前,在系統(tǒng)級互連設(shè)計中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經(jīng)達到了物理極限,不能再提供可靠和經(jīng)濟的信號同步方法。基于串行I/O的設(shè)計帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計中,包括PC、消費電子、海量存儲、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標準上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構(gòu))正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發(fā)展。它由PCI工業(yè)計算機制造商協(xié)會(PICMG)開發(fā),其主要目的是定義一種開放的通信和計算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標準串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計高速串行接口將為設(shè)計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標準。結(jié)合其強大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預(yù)加重等。同時對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計工具,可在標準ATCA機框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。
上傳時間: 2013-05-29
上傳用戶:frank1234
隨著國際互聯(lián)網(wǎng)絡(luò)的迅猛發(fā)展,網(wǎng)絡(luò)應(yīng)用的不斷豐富,Intenret已經(jīng)從最初以學術(shù)交流為目的而演變?yōu)樯虡I(yè)行為,網(wǎng)絡(luò)安全性需求日益增加,高速網(wǎng)絡(luò)安全保密成為關(guān)注的焦點,在安全得到保障的情況下,為了滿足網(wǎng)速無限制的追求,高速網(wǎng)絡(luò)硬件加密設(shè)備也必將成為需求熱點。另一方面,IPSec協(xié)議被廣泛的應(yīng)用于防火墻和安全網(wǎng)關(guān)中,但對IPSec協(xié)議的處理會大大增加網(wǎng)關(guān)的負載,成為千兆網(wǎng)實現(xiàn)的瓶頸。本文便是針對上述現(xiàn)狀,研究基于高性能FPGA實現(xiàn)千兆IPSec協(xié)議的設(shè)計技術(shù)。 目前,國外IPSec協(xié)議實現(xiàn)已經(jīng)芯片化,達到幾千兆的速率,但是國內(nèi)產(chǎn)品多以軟件實現(xiàn),速度難以提高。本文采用的基于FPGA的IPSec技術(shù)方案,采用硬件實現(xiàn)隧道模式下的IPSec協(xié)議,為IP分組及其上層協(xié)議數(shù)據(jù)提供機密性、數(shù)據(jù)完整性驗證以及數(shù)據(jù)源驗證等安全服務(wù)。在以VPN為實施方案的基礎(chǔ)上,構(gòu)建了以KDIPSec為設(shè)備原型以IPSec協(xié)議為出發(fā)點的千兆網(wǎng)絡(luò)系統(tǒng)環(huán)境模型,從硬件體系結(jié)構(gòu)到各個模塊的劃分以及各個模塊實現(xiàn)的功能這幾個方面描述了KDIPSec實現(xiàn)技術(shù),最后描述了一些關(guān)鍵模塊的FPGA設(shè)計和和仿真。所有處理模塊均在Xilinx公司的FPGA芯片中實現(xiàn),處理速率超過1Gb/s。
標簽: IPSec FPGA 協(xié)議 實現(xiàn)技術(shù)
上傳時間: 2013-07-03
上傳用戶:wfl_yy
近年來提出的光突發(fā)交換OBS(Optical.Burst Switching)技術(shù),結(jié)合了光路交換(OCS)與光分組交換(OPS)的優(yōu)點,有效支持高突發(fā)、高速率的多種業(yè)務(wù),成為目前研究的熱點和前沿。 本論文圍繞國家“863”計劃資助課題“光突發(fā)交換關(guān)鍵技術(shù)和試驗系統(tǒng)”,主要涉及兩個方面:LOBS邊緣節(jié)點核心板和光板FPGA的實現(xiàn)方案,重點關(guān)注于邊緣節(jié)點核心板突發(fā)包組裝算法。 本文第一章首先介紹LOBS網(wǎng)絡(luò)的背景、架構(gòu),分析了LOBS網(wǎng)絡(luò)的關(guān)鍵技術(shù),然后介紹了本論文后續(xù)章節(jié)研究的主要內(nèi)容。 第二章介紹了LOBS邊緣節(jié)點的總體結(jié)構(gòu),主要由核心板和光板組成。核心板包括千兆以太網(wǎng)物理層接入芯片,突發(fā)包組裝FPGA,突發(fā)包調(diào)度FPGA,SDRAM以及背板驅(qū)動芯片($2064)等硬件模塊。光板包括$2064,發(fā)射FPGA,接收FPGA,光發(fā)射機,光接收機,CDR等硬件模塊。論文對這些軟硬件資源進行了詳細介紹,重點關(guān)注于各FPGA與其余硬件資源的接口。 第三章闡明了LOBS邊緣節(jié)點FPGA的具體實現(xiàn)方法,分為核心板突發(fā)包組裝FPGA和光板FPGA兩部分。核心板FPGA對數(shù)據(jù)和描述信息分別存儲,僅對描述信息進行處理,提高了組裝效率。在維護突發(fā)包信息時,實時查詢和更新FEC配置表,保證了對FEE狀態(tài)表維護的靈活性。在讀寫SDRAM時都采用整頁突發(fā)讀寫模式,對MAC幀整幀一次性寫入,讀取時采用超前預(yù)讀模式,對SDRAM內(nèi)存的使用采取即時申請方式,十分靈活高效。光板FPGA分為發(fā)射和接收兩個方向,主要是將進入FPGA的數(shù)據(jù)進行同步后按照指定的格式發(fā)送。 第四章總結(jié)了論文的主要內(nèi)容,并對LOBS技術(shù)進行展望。本論文組幀算法采用動態(tài)組裝參數(shù)表的方法,可以充分支持各種擴展,包括自適應(yīng)動態(tài)組裝算法。
上傳時間: 2013-05-26
上傳用戶:AbuGe
隨著經(jīng)濟的發(fā)展,生活水平的逐步提高,購置房屋和車輛的人越來越多,但安全問題也給人們帶來巨大的經(jīng)濟損失。與此同時,相應(yīng)的安全防盜系統(tǒng)也應(yīng)運而生。目前市場上,低端的方案是利用單片機和通訊單元相結(jié)合構(gòu)成系統(tǒng)。這種系統(tǒng)雖然價格便宜,實現(xiàn)起來也相對簡單,但是功能不夠完善,不能實現(xiàn)正真的影、音、像圖文全方位監(jiān)控。而高端的方案則使用專用集成電路,雖然功能強大,但是價格昂貴,并且對于新的接口標準存在兼容性問題,而且也不易升級。 基于FPGA的安全監(jiān)控系統(tǒng),是FPGA和通訊單元相結(jié)合的產(chǎn)物。其核心FPGA可多次配置,靈活性強,在性能和價格中找到一個很好的平衡。其易于維護和升級,以滿足市場上不斷推陳出的新的接口標準。 整個系統(tǒng)將是對視頻圖像處理、圖像加密技術(shù)、傳感器、PIC總線通訊等諸多技術(shù)的整合。而本文將側(cè)重于論述該系統(tǒng)中視頻圖像處理、控制接口和視頻傳送部分的內(nèi)容。全文分為五個章節(jié),第一章簡要介紹了視頻信號處理的原理和結(jié)構(gòu),對一些專業(yè)術(shù)語進行介紹,并展示了通用的視頻處理過程。第二章針對監(jiān)控系統(tǒng)的案例,對視頻信號處理模塊的解決方案進行論述,將實際的視頻信號處理劃分為轉(zhuǎn)換、計算和傳送三個子模塊,并且分別進行功能介紹。第三章著重介紹視頻轉(zhuǎn)換和視頻計算兩大模塊,對相應(yīng)的接口配置和模塊主要代碼實現(xiàn)作了深入分析。第四章將論述視頻處理中的重要課題:數(shù)字圖像的壓縮技術(shù),并對相應(yīng)的重要模塊和關(guān)鍵步驟作實際建模分析。第五章將探討視頻傳送的相關(guān)技術(shù),介紹傳統(tǒng)的Camera-Link標準和最新的千兆以太網(wǎng)傳送標準,對可行性應(yīng)用進行了比較。
標簽: FPGA 安全監(jiān)控 數(shù)字
上傳時間: 2013-04-24
上傳用戶:hebmuljb
中興通訊硬件一部巨作-信號完整性 近年來,通訊技術(shù)、計算機技術(shù)的發(fā)展越來越快,高速數(shù)字電路在設(shè)計中的運用越來 越多,數(shù)字接入設(shè)備的交換能力已從百兆、千兆發(fā)展到幾十千兆。高速數(shù)字電路設(shè)計對信 號完整性技術(shù)的需求越來越迫切。 在中、 大規(guī)模電子系統(tǒng)的設(shè)計中, 系統(tǒng)地綜合運用信號完整性技術(shù)可以帶來很多好處, 如縮短研發(fā)周期、降低產(chǎn)品成本、降低研發(fā)成本、提高產(chǎn)品性能、提高產(chǎn)品可靠性。 數(shù)字電路在具有邏輯電路功能的同時,也具有豐富的模擬特性,電路設(shè)計工程師需要 通過精確測定、或估算各種噪聲的幅度及其時域變化,將電路抗干擾能力精確分配給各種 噪聲,經(jīng)過精心設(shè)計和權(quán)衡,控制總噪聲不超過電路的抗干擾能力,保證產(chǎn)品性能的可靠 實現(xiàn)。 為了滿足中興上研一所的科研需要, 我們在去年和今年關(guān)于信號完整性技術(shù)合作的基 礎(chǔ)上,克服時間緊、任務(wù)重的困難,編寫了這份硬件設(shè)計培訓系列教材的“信號完整性” 部分。由于我們的經(jīng)驗和知識所限,這部分教材肯定有不完善之處,歡迎廣大讀者和專家 批評指正。 本教材的對象是所內(nèi)硬件設(shè)計工程師, 針對我所的實際情況, 選編了第一章——導(dǎo)論、 第二章——數(shù)字電路工作原理、第三章——傳輸線理論、第四章——直流供電系統(tǒng)設(shè)計, 相信會給大家?guī)硪嫣帯M瑫r,也希望通過我們的不懈努力能消除大家在信號完整性方面 的煩腦。 在編寫本教材的過程中,得到了沙國海、張亞東、沈煜、何廣敏、鐘建兔、劉輝、曹 俊等的指導(dǎo)和幫助,尤其在審稿時提出了很多建設(shè)性的意見,在此一并致謝!
上傳時間: 2013-11-15
上傳用戶:大三三
在過去10年中,滿足高帶寬應(yīng)用需要的布線技術(shù)發(fā)生了巨大的變化,布線系統(tǒng)所支持的帶寬已從最初10MHz發(fā)展到今天的250MHz。2002年6月,TIA/EIA組織最終核準了六類布線標準,將所有廠商的布線產(chǎn)品實現(xiàn)標準化,而網(wǎng)絡(luò)設(shè)備制造商也將保證它們的設(shè)備在六類布線上高速運行。應(yīng)該說,六類系統(tǒng)的推出為人類從真正意義上跨入千兆網(wǎng)絡(luò)的時代奠定了堅實的基礎(chǔ),但同時也帶來了種種疑惑
上傳時間: 2013-11-02
上傳用戶:hzakao
摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺構(gòu)建了一個高速串行數(shù)據(jù)傳輸系統(tǒng),重點說明了該系統(tǒng)采用RocketIO實現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計方案。實現(xiàn)并驗證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?為后續(xù)采用FPGA實現(xiàn)各種高速協(xié)議奠定了良好的基礎(chǔ)。關(guān)鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數(shù)字系統(tǒng)互連設(shè)計中,高速串行I/O技術(shù)取代傳統(tǒng)的并行I/O技術(shù)成為當前發(fā)展的趨勢。與傳統(tǒng)并行I/O技術(shù)相比,串行方案提供了更大的帶寬、更遠的距離、更低的成本和更高的擴展能力,克服了并行I/O設(shè)計存在的缺陷。在實際設(shè)計應(yīng)用中,采用現(xiàn)場可編程門陣列( FPGA)實現(xiàn)高速串行接口是一種性價比較高的技術(shù)途徑。
上傳時間: 2013-11-22
上傳用戶:lingzhichao
WLAN
標簽: WLAN MAC 千兆以太網(wǎng) 中的實現(xiàn)
上傳時間: 2014-12-29
上傳用戶:fhjdliu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1