亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可調(diào)(diào)頻率

  • 高精度ADC

    特征: 分辨率: 24 位(無失碼) 有效位數(shù): 21位( PGA = 128 特征: 分辨率:24位(無失碼) 有效位數(shù):21位 輸出碼率:10Hz/80Hz(可選) 通道固定增益:128倍 對50Hz、60Hz噪聲抑制:-100dB 工作電壓:2.5v – 6v 可選擇的內(nèi)外置晶振 簡單的SPI接口 應(yīng)用場合: 電子秤、數(shù)字壓力傳感器; 血壓計等醫(yī)療儀器; 微弱信號測量及工業(yè)控制 其他相關(guān)資料需求:18938649401@189.cn 18938649401

    標(biāo)簽: ADC 高精度

    上傳時間: 2013-11-19

    上傳用戶:英雄

  • 室內(nèi)線陣CCD交匯測量捕獲率分析

    針對室內(nèi)CCD交匯測量的試驗環(huán)境,通過添加輔助光源照明,在基于CCD立靶測量原理的條件下,分析了室內(nèi)立靶影響捕獲率的原因,并建立了室內(nèi)立靶的捕獲率模型。該模型能夠為室內(nèi)立靶測量系統(tǒng)的捕獲率計算和研究提供依據(jù)。同時,對立靶捕獲率進行了仿真分析,仿真結(jié)果表明,該系統(tǒng)的捕獲率能夠達到90%。

    標(biāo)簽: CCD 線陣 測量

    上傳時間: 2013-10-17

    上傳用戶:13160677563

  • 基于USB的高清彩色CCD圖像采集系統(tǒng)

    提出一種基于USB的彩色CCD高清圖像采集系統(tǒng)設(shè)計方案。圖像數(shù)據(jù)的來源采用的是SONY公司的 ICX205AK芯片,結(jié)合USB2.0接口,復(fù)雜可編程邏輯器件CPLD設(shè)計了一個高速的彩色CCD圖像采集系統(tǒng)。文中詳細闡述了系統(tǒng)內(nèi)不同模塊的硬件電路設(shè)計思路和軟件運行流程。整個系統(tǒng)由電源系統(tǒng)、CCD傳感器、A/D模數(shù)轉(zhuǎn)換器、CPLD控制器、USB2.0高速接口、上位機控制程序等各個部分組成。本系統(tǒng)的硬件電路可以協(xié)調(diào)正常工作完成分辨率為140萬的高清圖像采集,最高采集幀率達7.5 frame/s。

    標(biāo)簽: USB CCD 彩色 圖像采集系統(tǒng)

    上傳時間: 2013-10-24

    上傳用戶:tianming222

  • 適合過程控制應(yīng)用的完全可編程通用模擬前端

      本電路針對過程控制應(yīng)用提供一款完全可編程的通用模擬前端(AFE),支持2/3/4線RTD配置、帶冷結(jié)補償?shù)臒犭娕驾斎搿螛O性和雙極性輸入電壓、4 mA至20 mA輸入,串行控制的8通道單刀單擲開關(guān)ADG1414用于配置選定的測量模式。

    標(biāo)簽: 過程 控制應(yīng)用 可編程 模擬前端

    上傳時間: 2013-10-23

    上傳用戶:taozhihua1314

  • 針對高速應(yīng)用的電流回授運算放大器

    訊號路徑設(shè)計講座(9)針對高速應(yīng)用的電流回授運算放大器電流回授運算放大器架構(gòu)已成為各類應(yīng)用的主要解決方案。該放大器架構(gòu)具有很多優(yōu)勢,并且?guī)缀蹩蓪嵤┯谌魏涡枰\算放大器的應(yīng)用當(dāng)中。電流回授放大器沒有基本的增益頻寬產(chǎn)品的局限,隨著訊號振幅的增加,而頻寬損耗依然很小就證明了這一點。由于大訊號具有極小的失真,所以在很高的頻率情況下這些放大器都具有極佳的線性度。電流回授放大器在很寬的增益范圍內(nèi)的頻寬損耗很低,而電壓回授放大器的頻寬損耗卻隨著增益的增加而增加。準(zhǔn)確地說就是電流回授放大器沒有增益頻寬產(chǎn)品的限制。當(dāng)然,電流回授放大器也不是無限快的。變動率受制于晶體管本身的速度限制(而非內(nèi)部偏置(壓)電流)。這可以在給定的偏壓電流下實現(xiàn)更大的變動率,而無需使用正回授和其它可能影響穩(wěn)定性的轉(zhuǎn)換增強技術(shù)。那么,我們?nèi)绾蝸斫⑦@樣一個奇妙的電路呢?電流回授運算放大器具有一個與差動對相對的輸入緩沖器。輸入緩沖器通常是一個射極追隨器或類似的器件。非反向輸入是高阻抗的,而緩沖器的輸出(即放大器的反向輸入)是低阻抗的。相反,電壓回授放大器的2個輸入均是高阻抗的。電流回授運算放大器輸出的是電壓,而且與透過稱為互阻抗Z(s)的復(fù)變函數(shù)流出或流入運算放大器的反向輸入端的電流有關(guān)。在直流電情況下,互阻抗很高(與電壓回授放大器類似),并且隨著頻率的增加而單極滾降。

    標(biāo)簽: 電流 運算放大器

    上傳時間: 2013-10-19

    上傳用戶:黃蛋的蛋黃

  • 時鐘分相技術(shù)應(yīng)用

    摘要: 介紹了時鐘分相技術(shù)并討論了時鐘分相技術(shù)在高速數(shù)字電路設(shè)計中的作用。 關(guān)鍵詞: 時鐘分相技術(shù); 應(yīng)用 中圖分類號: TN 79  文獻標(biāo)識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數(shù)字電路設(shè)計的關(guān)鍵技術(shù)之一, 系統(tǒng)時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現(xiàn)代電子系統(tǒng)對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設(shè)計上面。但隨著系統(tǒng)時鐘頻率的升高。我們的系統(tǒng)設(shè)計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設(shè)計提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統(tǒng)時鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計中對高頻時鐘信號的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術(shù), 以低頻的時鐘實現(xiàn)高頻的處 理。 1 時鐘分相技術(shù) 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術(shù), 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設(shè)計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統(tǒng)的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現(xiàn)高精度的時間分辨。 近年來半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時鐘 芯片。這些芯片的出現(xiàn), 大大促進了時鐘分相技術(shù)在實際電 路中的應(yīng)用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(huán)(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩(wěn)定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應(yīng)用的實例加以說明。2 應(yīng)用實例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數(shù)據(jù), 與其同步的時鐘信號并不傳輸。 但本地接收到數(shù)據(jù)時, 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時鐘, 即要獲取與數(shù) 據(jù)同步的時鐘信號。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數(shù)據(jù) 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應(yīng)該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統(tǒng)時鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統(tǒng)設(shè)計帶來很多的困擾。 我們在這里使用鎖相環(huán)和時鐘分相技術(shù), 將一個16MHz 晶振作為時鐘源, 經(jīng)過鎖相環(huán) 89429 升頻得到68MHz 的時鐘, 再經(jīng)過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數(shù)據(jù)同步性最好的一個。選擇的依據(jù)是: 在每個數(shù)據(jù)幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數(shù)據(jù), 如果經(jīng)某個時鐘鎖存后的數(shù)據(jù)在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個判別原理, 我們設(shè)計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數(shù)據(jù)進行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過優(yōu)先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產(chǎn)的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現(xiàn)了同步時鐘的獲取, 這部分 電路目前已實際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價格昂貴, 而且系統(tǒng)設(shè)計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現(xiàn)在使用時鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時鐘分別作為ADC 的 轉(zhuǎn)換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經(jīng)過 緩沖、調(diào)理, 送入ADC 進行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時鐘為80MHz 的采 集系統(tǒng)達到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運用時鐘分相技術(shù), 可以有效地用低頻時鐘實現(xiàn)相當(dāng)于高頻時鐘的時間性能, 并 避免了高速數(shù)字電路設(shè)計中一些問題, 降低了系統(tǒng)設(shè)計的難度。

    標(biāo)簽: 時鐘 分相 技術(shù)應(yīng)用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 電感和磁珠的區(qū)別及應(yīng)用場合和作用

    磁珠由氧磁體組成,電感由磁心和線圈組成,磁珠把交流信號轉(zhuǎn)化為熱能,電感把交流存儲起來,緩慢的釋放出去。 磁珠對高頻信號才有較大阻礙作用,一般規(guī)格有100歐/100mMHZ ,它在低頻時電阻比電感小得多。電感的等效電阻可有Z=2X3.14xf 來求得。 鐵氧體磁珠 (Ferrite Bead) 是目前應(yīng)用發(fā)展很快的一種抗干擾元件,廉價、易用,濾除高頻噪聲效果顯著。 在電路中只要導(dǎo)線穿過它即可(我用的都是象普通電阻模樣的,導(dǎo)線已穿過并膠合,也有表面貼裝的形式,但很少見到賣的)。當(dāng)導(dǎo)線中電流穿過時,鐵氧體對低頻電流幾乎沒有什么阻抗,而對較高頻率的電流會產(chǎn)生較大衰減作用。高頻電流在其中以熱量形式散發(fā),其等效電路為一個電感和一個電阻串聯(lián),兩個元件的值都與磁珠的長度成比例。 磁珠種類很多,制造商應(yīng)提供技術(shù)指標(biāo)說明,特別是磁珠的阻抗與頻率關(guān)系的曲線。 有的磁珠上有多個孔洞,用導(dǎo)線穿過可增加元件阻抗(穿過磁珠次數(shù)的平方),不過在高頻時所增加的抑制噪聲能力不可能如預(yù)期的多,而用多串聯(lián)幾個磁珠的辦法會好些。 鐵氧體是磁性材料,會因通過電流過大而產(chǎn)生磁飽和,導(dǎo)磁率急劇下降。大電流濾波應(yīng)采用結(jié)構(gòu)上專門設(shè)計的磁珠,還要注意其散熱措施。 鐵氧體磁珠不僅可用于電源電路中濾除高頻噪聲(可用于直流和交流輸出),還可廣泛應(yīng)用于其他電路,其體積可以做得很小。特別是在數(shù)字電路中,由于脈沖信號含有頻率很高的高次諧波,也是電路高頻輻射的主要根源,所以可在這種場合發(fā)揮磁珠的作用。 鐵氧體磁珠還廣泛應(yīng)用于信號電纜的噪聲濾除。 以常用于電源濾波的HH-1H3216-500為例,其型號各字段含義依次為:HH 是其一個系列,主要用于電源濾波,用于信號線是HB系列;1 表示一個元件封裝了一個磁珠,若為4則是并排封裝四個的;H 表示組成物質(zhì),H、C、M為中頻應(yīng)用(50-200MHz),T低頻應(yīng)用(<50MHz),S高頻應(yīng)用(>200MHz);3216 封裝尺寸,長3.2mm,寬1.6mm,即1206封裝;500 阻抗(一般為100MHz時),50 ohm。 其產(chǎn)品參數(shù)主要有三項:阻抗[Z]@100MHz (ohm) : Typical 50, Minimum 37;直流電阻DC Resistance (m ohm): Maximum 20;額定電流Rated Current (mA): 2500. 磁珠有很高的電阻率和磁導(dǎo)率, 他等效于電阻和電感串聯(lián), 但電阻值和電感值都隨頻率變化。 他比普通的電感有更好的高頻濾波特性,在高頻時呈現(xiàn)阻性,所以能在相當(dāng)寬的頻率范圍內(nèi)保持較高的阻抗,從而提高調(diào)頻濾波效果。 磁珠主要用于高頻隔離,抑制差模噪聲等。

    標(biāo)簽: 電感

    上傳時間: 2013-11-05

    上傳用戶:貓愛薛定諤

  • HDL的可綜合設(shè)計簡介

    本文簡單探討了verilog HDL設(shè)計中的可綜合性問題,適合HDL初學(xué)者閱讀     用組合邏輯實現(xiàn)的電路和用時序邏輯實現(xiàn)的   電路要分配到不同的進程中。   不要使用枚舉類型的屬性。   Integer應(yīng)加范圍限制。    通常的可綜合代碼應(yīng)該是同步設(shè)計。   避免門級描述,除非在關(guān)鍵路徑中。

    標(biāo)簽: HDL 綜合設(shè)計

    上傳時間: 2013-10-21

    上傳用戶:smallfish

  • DAC34H84 HD2 性能優(yōu)化與PCB布局建議

    DAC34H84 是一款由德州儀器(TI)推出的四通道、16 比特、采樣1.25GSPS、功耗1.4W 高性能的數(shù)模轉(zhuǎn)換器。支持625MSPS 的數(shù)據(jù)率,可用于寬帶與多通道系統(tǒng)的基站收發(fā)信機。由于無線通信技術(shù)的高速發(fā)展與各設(shè)備商基站射頻拉遠單元(RRU/RRH)多種制式平臺化的要求,目前收發(fā)信機單板支持的發(fā)射信號頻譜越來越寬,而中頻頻率一般沒有相應(yīng)提高,所以中頻發(fā)射DAC 發(fā)出中頻(IF)信號的二次諧波(HD2)或中頻與采樣頻率Fs 混疊產(chǎn)生的信號(Fs-2*IF)離主信號也越來越近,因此這些非線性雜散越來越難被外部模擬濾波器濾除。這些子進行pcb設(shè)計布局,能取得較好的信號完整性效果,可以在pcb打樣后,更放心。這些雜散信號會降低發(fā)射機的SFDR 性能,優(yōu)化DAC 輸出的二次諧波性能也就變得越來越重要。

    標(biāo)簽: DAC 34H H84 HD2

    上傳時間: 2013-10-23

    上傳用戶:lalalal

  • PCB的可制造性與可測試性

    PCB的可制造性與可測試性,很詳細的pcb學(xué)習(xí)資料。

    標(biāo)簽: PCB 可制造性 測試

    上傳時間: 2014-06-22

    上傳用戶:熊少鋒

主站蜘蛛池模板: 镇雄县| 辽源市| 贡山| 济阳县| 铁力市| 连平县| 会理县| 彩票| 泰和县| 阿尔山市| 广南县| 红桥区| 秦安县| 资兴市| 伊吾县| 大兴区| 新平| 西平县| 林口县| 长白| 南华县| 营口市| 武山县| 突泉县| 平邑县| 建昌县| 淅川县| 大化| 佛坪县| 成都市| 绍兴县| 台湾省| 阿合奇县| 金华市| 高邑县| 达州市| 南充市| 阿鲁科尔沁旗| 兴安盟| 渭南市| 黄陵县|