一種常用的同步ram芯片,16位8M. 使用該芯片和主控芯片搭成系統(tǒng), 可以成為系統(tǒng)的文件系統(tǒng)
標(biāo)簽: ram 芯片 16
上傳時(shí)間: 2013-12-21
上傳用戶:zwei41
摘 要: 本文件是C8051單片機(jī)字庫(kù)(GB2312)測(cè)試實(shí)驗(yàn)程序;使用外部22.1184MHz晶振. 功能:定義 0 ~ 3 、 A 、 F 為功能鍵。按"A" 鍵顯示輸入位碼界面,按 0 鍵頁位置加1,按 1 鍵字位置加1, 按 2 鍵頁位置減1,按 3 鍵字位置減1,并在LCD上顯示該漢字。按"F"返回顯示待機(jī)界面。
標(biāo)簽: 22.1184 C8051 2312 MHz
上傳時(shí)間: 2015-09-02
上傳用戶:rocketrevenge
4位乘法器,4位除法器 8位數(shù)據(jù)鎖存器,8位相等比較器,帶同步復(fù)位的狀態(tài) 機(jī),元件例化與層次設(shè)計(jì),最高優(yōu)先級(jí)編碼器
標(biāo)簽: 乘法器 8位 除法器 數(shù)據(jù)
上傳時(shí)間: 2014-12-07
上傳用戶:pompey
通信中位同步的gardner算法的matlab仿真
標(biāo)簽: gardner matlab 通信 位同步
上傳時(shí)間: 2015-11-03
上傳用戶:zhichenglu
位同步gardner 算法的simulink仿真
標(biāo)簽: simulink gardner 位同步 仿真
上傳時(shí)間: 2014-01-25
上傳用戶:咔樂塢
基于FPGA的新型數(shù)據(jù)位同步時(shí)鐘提取(CDR)實(shí)現(xiàn)方法
標(biāo)簽: FPGA CDR 數(shù)據(jù) 位同步時(shí)鐘
上傳時(shí)間: 2013-12-22
上傳用戶:天涯
xilinx設(shè)計(jì)并完成一個(gè)10位的D/F轉(zhuǎn)換器,輸入的數(shù)字量分別由按鍵K1,K2來調(diào)節(jié),其中K1完成加1功能,而K2則完成減1功能,并把轉(zhuǎn)換的結(jié)構(gòu)西哦女冠到BUZZ蜂鳴器上。
標(biāo)簽: xilinx 轉(zhuǎn)換器
上傳時(shí)間: 2013-12-08
上傳用戶:yoleeson
摘要:分析了影響同步電動(dòng)機(jī)矢m:控制電流控制環(huán)動(dòng)態(tài)特性的主要因索.指出同步電動(dòng)機(jī)反電動(dòng)勢(shì)是 其中最重要的{一擾因索針對(duì)通常采用的F I(比例一積分)電流調(diào) y器因下作頻帶的限制無法在較高轉(zhuǎn)速時(shí) 抑制反電動(dòng)勢(shì)的影響.提出了前饋補(bǔ)償和變電流環(huán)增益的設(shè)計(jì)方法.少}應(yīng)用于基于數(shù)-f_信寫處理器的矢m:控 制系統(tǒng)給出了系統(tǒng)結(jié)構(gòu)及軟硬件設(shè)計(jì)方案實(shí)驗(yàn)結(jié)果表明.該系統(tǒng)硬件簡(jiǎn)的一控制精l夏高.動(dòng)態(tài)}h I能良好(.caj)
標(biāo)簽: 同步電動(dòng)機(jī) 電流 分 動(dòng)態(tài)特性
上傳時(shí)間: 2016-05-22
上傳用戶:奇奇奔奔
I0口驅(qū)動(dòng)74LS164,8位同步移位寄存器,將data_buf的數(shù)據(jù)逐位輸出到simuseri_DATA
標(biāo)簽: 164 74 LS 驅(qū)動(dòng)
上傳用戶:yuanyuan123
基于數(shù)碼管的四位動(dòng)態(tài)同步顯示,內(nèi)有asm程序、原理圖
標(biāo)簽: 數(shù)碼管 動(dòng)態(tài) 同步顯示
上傳時(shí)間: 2014-01-16
上傳用戶:498732662
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1