基于FPGA的新型數據位同步時鐘提取(CDR)實現方法
標簽: FPGA CDR 數據 位同步時鐘
上傳時間: 2013-08-28
上傳用戶:huyahui
數據采集 基于DSP和FPGA的高精度數據采集卡設計
標簽: FPGA DSP 高精度 數據采集卡
上傳時間: 2013-08-29
上傳用戶:2728460838
是關于對數據采集卡的基于PC104總線的讀寫程序,開發環境Quarters , 用VHDL語言編寫。
標簽: 104 PC 數據采集卡 總線
上傳用戶:qw12
這是篇, 覺得甚是有用,大家共同學學。
標簽: FPGA OFDM 寬帶數據 同步系統
上傳時間: 2013-08-31
上傳用戶:ming52900
采用Verilog語言,實現了FPGA控制視頻芯片的數據采集,并將數據按幀存儲起來
標簽: Verilog FPGA 語言 控制
上傳時間: 2013-09-01
上傳用戶:喵米米米
FPGA同步設計技術,對在FPGA設計中出現的同步問題,毛刺的處理等問題,給出了相應的對策
標簽: FPGA 同步設計
上傳時間: 2013-09-03
上傳用戶:lijianyu172
實現基于CPLD的CCD采集系統設計源碼
標簽: CPLD CCD 采集 系統設計
上傳時間: 2013-09-04
上傳用戶:zhuyibin
同步復位和異步復位,FPGA設計
標簽: FPGA 同步復位 異步復位
上傳時間: 2013-09-05
上傳用戶:swaylong
基于SOPC技術設計了一個綜合應用系統:實現了鍵值數據采集、顯示,并將采集到的數據通過串口送給上位機;也可以接收上位機送來的數據,控制點亮相應的二極管且將接收到的數據顯示在數碼管上。系統硬件由FPGA及外圍電路組成,采用了性能優良的Nios II軟核處理器;軟件在Altera公司的軟件集成開發工具Nios II IDE下應用C語言編程。該系統工作可靠,在實際的應用設計中有一定的參考價值。
標簽: SOPC 數據采集 控制系統
上傳時間: 2013-10-10
上傳用戶:jjj0202
空間多媒體通信過程中存在的不可預測的分組數據丟失、亂序,可變的鏈路傳輸及處理時延抖動以及收發端時鐘不同步與漂移等問題,這可能導致接收端在對音視頻數據進行顯示播放時產生音視頻不同步現象。為了解決此問題,提出了一種改進的基于時間戳的空間音視頻同步方法,該方法采用一種相對時間戳映射模型,結合接收端同步檢測和緩沖設計,能夠在無需全網時鐘和反饋通道的情況下,實現空間通信中的音視頻同步傳輸,并在接收端進行同步播放顯示。對該方法進行了仿真,結果表明了設計的可行性。同步前的均方根誤差SPD值平均在150 ms左右,最大能達到176.1 ms。文中方法能將SPD值控制在60 ms左右,不僅能實現音視頻同步傳輸,并且開銷很小,可應用在空間多媒體通信中。
標簽: 音視頻
上傳時間: 2013-11-21
上傳用戶:comer1123
蟲蟲下載站版權所有 京ICP備2021023401號-1