圖1所示電路可將高頻單端輸入信號(hào)轉(zhuǎn)換為平衡差分信號(hào),用于驅(qū)動(dòng)16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來(lái)驅(qū)動(dòng)ADC,最大限度提升AD7626的高頻輸入信號(hào)音性能。此器件組合的真正優(yōu)勢(shì)在于低功耗、高性能
上傳時(shí)間: 2013-10-21
上傳用戶:佳期如夢(mèng)
帶有異步復(fù)位端的D觸發(fā)器#2
上傳時(shí)間: 2014-12-23
上傳用戶:caiqinlin
設(shè)計(jì)了一款用于UHF RFID射頻前端接收機(jī)的高線性度LNA。該低噪聲放大器采用噪聲消除技術(shù),具有單端輸入差分輸出的功能,能夠同時(shí)實(shí)現(xiàn)輸出平衡,噪聲消除和非線性失真抵消,具有高的線性度。該電路采用TSMC 0.18 μm工藝設(shè)計(jì),芯片面積只有0.02 mm2。電源電壓為1.8 V,總電流為8 mA,后仿真結(jié)果增益為19.2 dB,噪聲因子為2.5 dB,輸入1 dB壓縮點(diǎn)為-5.2 dBm。
上傳時(shí)間: 2014-01-21
上傳用戶:kachleen
本設(shè)計(jì)通過采用分割電容陣列對(duì)DAC進(jìn)行優(yōu)化,在減小了D/A轉(zhuǎn)換開關(guān)消耗的能量、提高速度的基礎(chǔ)上,實(shí)現(xiàn)了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數(shù)轉(zhuǎn)換器。使用cadence spectre 工具進(jìn)行仿真,仿真結(jié)果表明,設(shè)計(jì)的D/A轉(zhuǎn)換器和比較器等電路滿足10-bit A/D 轉(zhuǎn)換的要求,逐次逼近A/D轉(zhuǎn)換器可以正常工作。
上傳時(shí)間: 2013-11-21
上傳用戶:chukeey
三端穩(wěn)壓器,主要有兩種,一種輸出電壓是固定的,稱為固定輸出三端穩(wěn)壓器,另一種輸出電壓是可調(diào)的,稱為可調(diào)輸出三端穩(wěn)壓器,其基本原理相同,均采用串聯(lián)型穩(wěn)壓電路。在線性集成穩(wěn)壓器中,由于三端穩(wěn)壓器只有三個(gè)引出端子,具有外接元件少,使用方便,性能穩(wěn)定,價(jià)格低廉等優(yōu)點(diǎn),因而得到廣泛應(yīng)用。
標(biāo)簽: 三端穩(wěn)壓器 性能
上傳時(shí)間: 2013-10-21
上傳用戶:qwe1234
LNA的功能和指標(biāo)二端口網(wǎng)絡(luò)的噪聲系數(shù)Bipolar LNAMOS LNA非準(zhǔn)靜態(tài)(NQS)模型和柵極感應(yīng)噪聲CMOS最小噪聲系數(shù)和最佳噪聲匹配參考文獻(xiàn)LNA 的功能和指標(biāo)• 第一級(jí)有源電路,其噪聲、非線性、匹配等性能對(duì)整個(gè)接收機(jī)至關(guān)重要• 主要指標(biāo)– 噪聲系數(shù)(NF)取決于系統(tǒng)要求,可從1 dB 以下到好幾個(gè)dB, NF與工作點(diǎn)有關(guān)– 增益(S21)較大的增益有助于減小后級(jí)電路噪聲的影響,但會(huì)引起線性度的惡化– 輸入輸出匹配(S11, S22)決定輸入輸出端的射頻濾波器頻響– 反向隔離(S12)– 線性度(IIP3, P1dB)未經(jīng)濾除的干擾信號(hào)可通過互調(diào)(Intermodulation) 等方式使接收質(zhì)量降低
上傳時(shí)間: 2013-11-20
上傳用戶:xaijhqx
使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析一)回顧源同步時(shí)序計(jì)算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數(shù)的意義:Etch Delay:與常說(shuō)的飛行時(shí)間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結(jié)果的后處理得來(lái)。請(qǐng)看下面圖示:圖一為實(shí)際電路,激勵(lì)源從輸出端,經(jīng)過互連到達(dá)接收端,傳輸延時(shí)如圖示Rmin,Rmax,F(xiàn)min,F(xiàn)max。圖二為對(duì)應(yīng)輸出端的測(cè)試負(fù)載電路,測(cè)試負(fù)載延時(shí)如圖示Rising,F(xiàn)alling。通過這兩組值就可以計(jì)算得到Etch Delay 的最大和最小值。
標(biāo)簽: PLL 時(shí)鐘 同步系統(tǒng) 時(shí)序分析
上傳時(shí)間: 2013-11-05
上傳用戶:VRMMO
PCB布線后檢查有錯(cuò)誤的處理方法
上傳時(shí)間: 2013-11-15
上傳用戶:ginani
Allegro后仿真流程介紹
上傳時(shí)間: 2014-11-26
上傳用戶:851197153
橋架設(shè)計(jì)合理,保證合適的線纜彎曲半徑。上下左右繞過其他線槽時(shí),轉(zhuǎn)彎坡度要平緩,重點(diǎn)注意兩端線纜下垂受力后是否還能在不壓損線纜的前提下蓋上蓋板。放線過程中主要是注意對(duì)拉力的控制,對(duì)于帶卷軸包裝的線纜,建議兩頭至少各安排一名工人,把卷軸套在自制的拉線桿上,放線端的工人先從卷軸箱內(nèi)預(yù)拉出一部分線纜,供合作者在管線另一端抽取,預(yù)拉出的線不能過多,避免多根線在場(chǎng)地上纏結(jié)環(huán)繞。拉線工序結(jié)束后,兩端留出的冗余線纜要整理和保護(hù)好,盤線時(shí)要順著原來(lái)的旋轉(zhuǎn)方向,線圈直徑不要太小,有可能的話用廢線頭固定在橋架、吊頂上或紙箱內(nèi),做好標(biāo)注,提醒其他人員勿動(dòng)勿踩。
標(biāo)簽: 綜合布線系統(tǒng)
上傳時(shí)間: 2013-10-18
上傳用戶:zhangjinzj
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1