隨著鋰電池技術(shù)的發(fā)展和節(jié)能環(huán)保概念的普及,大容量鋰離子電池在大功率場(chǎng)合的應(yīng)用前景也越來越廣闊,比如電動(dòng)汽車、電動(dòng)自行車、混合動(dòng)力汽車、太陽能發(fā)電系統(tǒng)等新能源以及航空航天領(lǐng)域。 但是鋰離子電池組串聯(lián)使用時(shí)容量不均衡的問題大大限制其廣泛應(yīng)用,加入均衡電路是有效的解決方法。尤其是對(duì)于大容量的鋰電池組,價(jià)格昂貴,更是需要有效可靠的均衡電路與均衡策略。可以說,要實(shí)現(xiàn)大容量鋰離子電池在大功率場(chǎng)合的廣泛應(yīng)用,電池單體的有效均衡是目前的技術(shù)瓶頸之一。因此深入研究鋰離子電池組均衡電路的關(guān)鍵問題很有意義。 本文主要研究了以下幾個(gè)方面的內(nèi)容: 1.總結(jié)和比較了現(xiàn)在均衡電路的研究現(xiàn)狀,包括均衡拓?fù)浜涂刂撇呗浴?2.結(jié)合均衡電路的需要,對(duì)鋰電池的特性做了詳細(xì)的測(cè)試和深入的研究,得出了對(duì)均衡有指導(dǎo)意義的結(jié)論。 3.介紹了本課題所采用的鋰離子電池組均衡電路的工作原理和設(shè)計(jì)流程,并給出了具體電路和參數(shù)設(shè)計(jì)的結(jié)果。 4.基于鋰離子電池的特性,提出了新穎的過均衡加滯環(huán)控制的方案。最后,給出了實(shí)驗(yàn)和仿真結(jié)果,驗(yàn)證了方案的可行性。 5.基于本文的研究工作對(duì)串聯(lián)鋰離子電池的均衡做了一些總結(jié)和展望。
標(biāo)簽: 串聯(lián) 鋰離子電池組 均衡電路
上傳時(shí)間: 2013-06-11
上傳用戶:liuchee
隨著對(duì)電能應(yīng)用高效率的要求,基于電力電子技術(shù)的非線性負(fù)載等開關(guān)設(shè)備的應(yīng)用越來越普遍,這些開關(guān)設(shè)備造成的諧波成分對(duì)電網(wǎng)的污染也越來越嚴(yán)重。這些諧波會(huì)影響其它電氣設(shè)備的正常工作,危及電網(wǎng)安全。電力有源濾波器由于能對(duì)頻率和幅值都變化的諧波進(jìn)行跟蹤補(bǔ)償,得到了廣泛的研究。 本文是在課題組380V、260kVA純有源電力濾波器項(xiàng)目方案的論證階段,為提高大容量單臺(tái)純有源濾波器的效率和動(dòng)、穩(wěn)態(tài)性能而做的分析、設(shè)計(jì)和仿真驗(yàn)證工作。論文首先介紹了通過LCL濾波器與電網(wǎng)相連的并聯(lián)電力有源濾波器的主電路結(jié)構(gòu),進(jìn)而分析了這種主電路結(jié)構(gòu)在大容量和低開關(guān)頻率場(chǎng)合對(duì)開關(guān)紋波衰減的優(yōu)勢(shì)。通過比較PI控制和狀態(tài)反饋控制,選取全狀態(tài)反饋來達(dá)到對(duì)系統(tǒng)的穩(wěn)定控制。 將電網(wǎng)處理為擾動(dòng)輸入,對(duì)LCL主電路在靜止abc坐標(biāo)系中進(jìn)行了建模,然后選取系統(tǒng)閉環(huán)期望極點(diǎn)設(shè)計(jì)了控制系統(tǒng)。為消除電網(wǎng)這個(gè)外部輸入對(duì)指令電流跟蹤的影響,引入了電壓前饋,并從理論上推導(dǎo)了前饋的具體關(guān)系式。之后引入了觀測(cè)器,并把對(duì)電網(wǎng)輸入的建模考慮進(jìn)了觀測(cè)器,消除了電網(wǎng)輸入對(duì)狀態(tài)估計(jì)和補(bǔ)償輸出造成的偏差。在電力有源濾波器實(shí)際安裝時(shí),電網(wǎng)進(jìn)線和變壓器的電感是不確定的,其會(huì)加在LCL的網(wǎng)側(cè)電感上,從而使對(duì)系統(tǒng)基于狀態(tài)空間的建模產(chǎn)生偏差,因此文章研究了所設(shè)計(jì)的控制器對(duì)LCL網(wǎng)側(cè)電感變化的適應(yīng)性。為保證電力有源濾波器的穩(wěn)態(tài)指標(biāo),對(duì)狀態(tài)反饋后的系統(tǒng)設(shè)計(jì)了重復(fù)控制器。 最后,基于設(shè)計(jì)的控制器在MATLAB/Simulink環(huán)境下建立了對(duì)1MW不控整流負(fù)載進(jìn)行補(bǔ)償?shù)碾娏τ性礊V波器系統(tǒng)模型,進(jìn)行了仿真;并對(duì)動(dòng)靜態(tài)性能進(jìn)行了分析,驗(yàn)證了設(shè)計(jì)和理論分析的正確性。
上傳時(shí)間: 2013-06-20
上傳用戶:哇哇哇哇哇
工業(yè)生產(chǎn)過程中,時(shí)滯對(duì)象普遍存在,同時(shí)也是較難控制的,尤其是大時(shí)滯對(duì)象的控制一直都是一個(gè)難題。而很多溫度控制系統(tǒng)都是屬于大時(shí)滯系統(tǒng),常見的智能溫度控制器雖然在溫度控制的實(shí)際應(yīng)用中表現(xiàn)了比較理想的控制效果,但它仍然屬于將參數(shù)整定與系統(tǒng)控制分開處理的離線整定方法,如果工況發(fā)生變化就必須重新調(diào)整參數(shù)。針對(duì)這一問題,為了實(shí)現(xiàn)時(shí)滯系統(tǒng)參數(shù)自整定的控制,本文將神經(jīng)網(wǎng)路控制、模糊控制和PID控制結(jié)合起來,設(shè)計(jì)了基于神經(jīng)網(wǎng)路的模糊自適應(yīng)PID控制器。 首先,本論文分析了時(shí)滯系統(tǒng)的特點(diǎn),討論了幾種時(shí)滯系統(tǒng)較為成熟的常規(guī)控制算法:微分先行控制算法、史密斯預(yù)估控制算法、大林控制算法,并深入研究了它們的控制性能;并且通過仿真對(duì)這三種控制方法在溫控系統(tǒng)中的控制性能進(jìn)行了比較。 其次,在分析PID參數(shù)自整定傳統(tǒng)方法的基礎(chǔ)上,設(shè)計(jì)了一種改進(jìn)方法,并設(shè)計(jì)了相應(yīng)的控制器。該控制器綜合了模糊控制、神經(jīng)網(wǎng)絡(luò)控制和PID控制各自的長處,既具備了模糊控制簡單有效的控制作用以及較強(qiáng)的邏輯推理功能,也具備了神經(jīng)網(wǎng)絡(luò)的自適應(yīng)、自學(xué)習(xí)的能力,同時(shí)也具備了傳統(tǒng)PID控制的廣泛適應(yīng)性。該方法不需要離線整定參數(shù),實(shí)現(xiàn)了在線自整定參數(shù)。仿真實(shí)驗(yàn)表明了該控制器對(duì)模型和環(huán)境都具有較好的適應(yīng)能力和較強(qiáng)的魯棒性。 最后將基于神經(jīng)網(wǎng)路的模糊自適應(yīng)PID控制器應(yīng)用于貝加萊PID溫控裝置,能夠出色地實(shí)現(xiàn)參數(shù)的在線自整定。理論分析、系統(tǒng)仿真、實(shí)驗(yàn)結(jié)果都證實(shí)了這種控制策略能有效地減少系統(tǒng)超調(diào)量,并減少了調(diào)節(jié)時(shí)間,提高了系統(tǒng)的實(shí)時(shí)性和控制精度。
標(biāo)簽: 時(shí)滯系統(tǒng) 參數(shù) 自整定控制
上傳時(shí)間: 2013-07-05
上傳用戶:xinyuzhiqiwuwu
太陽能作為一種新型能源以其清潔、儲(chǔ)量大、無污染等優(yōu)點(diǎn)使其利用越來越受到人們的重視,而光伏發(fā)電技術(shù)的應(yīng)用更是人們普遍關(guān)注的焦點(diǎn)。本文主要研究了光伏并網(wǎng)發(fā)電系統(tǒng)的控制方法。由于目前光伏電池的價(jià)格高,轉(zhuǎn)換效率比較低,為了降低系統(tǒng)造價(jià)和有效的利用太陽能,對(duì)光伏并網(wǎng)系統(tǒng)的控制方法的研究顯得尤為重要。 本文針對(duì)光伏并網(wǎng)發(fā)電系統(tǒng)的特點(diǎn),將其分為三部分進(jìn)行研究。研究了光伏電池的工作原理及輸出特性,在此基礎(chǔ)上建立了其仿真模型。利用PSIM仿真軟件對(duì)不同環(huán)境及不同日照強(qiáng)度下的太陽能電池輸出特性進(jìn)行了仿真。仿真與實(shí)測(cè)數(shù)據(jù)的對(duì)比驗(yàn)證了其仿真模型的正確性,為后續(xù)的仿真奠定基礎(chǔ)。 光伏板的最大功率點(diǎn)的控制是實(shí)現(xiàn)光伏并網(wǎng)高效率的輸出的必要條件。采用基于模糊控制的方法求取最大功率點(diǎn)驅(qū)動(dòng)boost升壓變換器,用以實(shí)現(xiàn)最大功率點(diǎn)跟蹤和控制。針對(duì)電導(dǎo)增量法和干擾法的不足,研究了基于模糊控制的方法。從仿真及實(shí)驗(yàn)的結(jié)果均能看出系統(tǒng)的穩(wěn)態(tài)功率損耗大大縮小,提高了其穩(wěn)態(tài)性能。 闡述了并網(wǎng)逆變器的工作原理和控制策略。基于逆變控制方法的研究,對(duì)系統(tǒng)進(jìn)行了仿真與實(shí)驗(yàn)。其中控制方法采用電流滯環(huán)跟蹤控制。從仿真及實(shí)驗(yàn)結(jié)果中可以看出實(shí)現(xiàn)了輸出功率因數(shù)為1的控制目標(biāo)。 開發(fā)了光伏并網(wǎng)的實(shí)驗(yàn)系統(tǒng),設(shè)計(jì)了基于DSP的最大功率點(diǎn)控制系統(tǒng)和逆變并網(wǎng)系統(tǒng)。實(shí)驗(yàn)結(jié)果表明,本文采用的控制策略和設(shè)計(jì)方法是可行有效的,主電路和控制電路的設(shè)計(jì)是合理的。
標(biāo)簽: 光伏并網(wǎng)發(fā)電 系統(tǒng)控制 法的研究
上傳時(shí)間: 2013-07-28
上傳用戶:yepeng139
本文主要的研究為對(duì)轉(zhuǎn)永磁無刷直流電動(dòng)機(jī)控制問題,對(duì)轉(zhuǎn)永磁無刷直流電動(dòng)機(jī)在艦船、水下航行器等對(duì)轉(zhuǎn)推進(jìn)系統(tǒng)中有著廣泛的應(yīng)用前景。它具有無刷直流電動(dòng)機(jī)的一切優(yōu)點(diǎn):功率密度大、調(diào)速性能好、運(yùn)行效率高、結(jié)構(gòu)簡單、運(yùn)行可靠、維護(hù)方便等等。其與普通的永磁無刷直流電動(dòng)機(jī)的差別僅僅在于原來靜止的電樞部分和旋轉(zhuǎn)的永磁體部分都可以相對(duì)于靜止部分旋轉(zhuǎn),即有兩個(gè)轉(zhuǎn)子,根據(jù)作用力與反作用力的原理,兩個(gè)轉(zhuǎn)子受到的電磁轉(zhuǎn)矩在任意時(shí)刻都是大小相等、方向相反的。因此兩個(gè)轉(zhuǎn)子必將沿著相反的方向旋轉(zhuǎn)。 論文主要工作和創(chuàng)新點(diǎn)如下: 1)介紹了對(duì)轉(zhuǎn)永磁無刷直流電機(jī)與普通永磁無刷直流電機(jī)的區(qū)別、優(yōu)點(diǎn)及應(yīng)用,詳細(xì)分析了其工作原理,并建立對(duì)轉(zhuǎn)永磁無刷直流電機(jī)本體的數(shù)學(xué)模型,接著利用MATLAB/Simulink建立對(duì)轉(zhuǎn)永磁無刷直流電機(jī)的仿真模型。 2)研究了無位置傳感器對(duì)轉(zhuǎn)永磁無刷直流電機(jī)的控制方法。采用基于DSP的三次諧波過零點(diǎn)檢測(cè)方法來檢測(cè)電機(jī)轉(zhuǎn)子的位置與轉(zhuǎn)速,采用數(shù)字鎖相環(huán)對(duì)三次諧波過零點(diǎn)進(jìn)行90°延遲: 3)控制系統(tǒng)采用雙閉環(huán)控制,即速度環(huán)與電流環(huán)來組成調(diào)速控制系統(tǒng),其中速度環(huán)采用了基于改進(jìn)的BP神經(jīng)網(wǎng)絡(luò)PID自適應(yīng)控制,電流環(huán)采用滯環(huán)控制,并對(duì)整個(gè)系統(tǒng)進(jìn)行仿真。 4)在仿真研究的基礎(chǔ)上,本文進(jìn)行了以TMS320I~F2407A的DSP芯片為控制核心的無位置傳感器對(duì)轉(zhuǎn)永磁無刷直流電機(jī)數(shù)字控制系統(tǒng)的軟硬件設(shè)計(jì)。
標(biāo)簽: DSP 無刷直流電動(dòng)機(jī) 控制
上傳時(shí)間: 2013-04-24
上傳用戶:lw852826
圖像是人類智能活動(dòng)重要的信息來源之一,是人類相互交流和認(rèn)識(shí)世界的主要媒體。隨著信息高速公路、數(shù)字地球概念的提出,人們對(duì)圖像處理技術(shù)的需求與日劇增,同時(shí)VLSI技術(shù)的發(fā)展給圖像處理技術(shù)的應(yīng)用提供了廣闊的平臺(tái)。圖像處理技術(shù)是圖像識(shí)別和分析的基礎(chǔ),所以圖像處理技術(shù)對(duì)整個(gè)圖像工程來說就非常重要,對(duì)圖像處理技術(shù)的實(shí)現(xiàn)的研究也就具有重要的理論意義與實(shí)用價(jià)值,包括對(duì)傳統(tǒng)算法的改進(jìn)和硬件實(shí)現(xiàn)的研究。仿生算法的興起為圖像處理問題的解決提供了一條十分有效的新途徑;FPGA技術(shù)的發(fā)展為圖像處理的硬件實(shí)現(xiàn)提供了有效的平臺(tái)。 @@ 本文在詳細(xì)介紹鄰域圖像處理算法及其數(shù)據(jù)結(jié)構(gòu)、遺傳算法和蟻群算法基本原理的基礎(chǔ)上,將其應(yīng)用于圖像增強(qiáng)和圖像分割的圖像處理問題之中,并將其用FPGA技術(shù)實(shí)現(xiàn)。論文中采用遺傳算法自適應(yīng)的確定非線性變換函數(shù)的參數(shù)對(duì)圖像進(jìn)行增強(qiáng),在采用FPGA來實(shí)現(xiàn)的過程中先對(duì)系統(tǒng)進(jìn)行模塊劃分,主要分為初始化模塊、選擇模塊、適應(yīng)度模塊、控制模塊等,然后利用VHDL語言描述各個(gè)功能模塊,為了提高設(shè)計(jì)效率,利用IP核進(jìn)行存儲(chǔ)器設(shè)計(jì),利用DSP Builder進(jìn)行數(shù)學(xué)運(yùn)算處理。時(shí)序控制是整個(gè)系統(tǒng)設(shè)計(jì)的核心,為盡量避免毛刺現(xiàn)象,各模塊的時(shí)序控制都是采用單進(jìn)程的Moore狀態(tài)機(jī)實(shí)現(xiàn)的。在圖像分割環(huán)節(jié)中,圖像分割問題轉(zhuǎn)換為求圖像的最大熵問題,采用蟻群算法對(duì)改進(jìn)的最大熵確定的適應(yīng)度函數(shù)進(jìn)行優(yōu)化,并對(duì)基于FPGA和蟻群算法實(shí)現(xiàn)圖像分割的各個(gè)模塊設(shè)計(jì)進(jìn)行了詳細(xì)介紹。 @@ 對(duì)實(shí)驗(yàn)結(jié)果進(jìn)行分析表明遺傳算法和蟻群算法在數(shù)字圖像處理中的使用明顯改善了處理的效果,在利用FPGA實(shí)現(xiàn)遺傳算法和蟻群算法的整個(gè)設(shè)計(jì)過程中由于充分發(fā)揮了FPGA的并行計(jì)算能力及流水線技術(shù)的應(yīng)用,大大提高算法的運(yùn)行速度。 @@關(guān)鍵詞:圖像處理;遺傳算法;蟻群算法;FPGA
標(biāo)簽: FPGA 數(shù)字圖像處理
上傳時(shí)間: 2013-06-03
上傳用戶:小火車?yán)怖怖?/p>
PID算法自從問世以來,一直受到廣泛的關(guān)注。隨著現(xiàn)代控制理論及智能控制技術(shù)的發(fā)展,PID算法也得到了長足的發(fā)展。結(jié)合傳統(tǒng)的PID控制算法,針對(duì)特定的控制領(lǐng)域,出現(xiàn)了一些新的控制算法,模糊PID控制算法就是在此基礎(chǔ)上漸漸形成并凸顯其控制特色。 同時(shí)隨著微電子技術(shù)的發(fā)展,現(xiàn)場(chǎng)可編程邏輯器件FPGA的發(fā)展及其EDA技術(shù)的日漸成熟,為集成控制芯片開拓了廣闊的發(fā)展空間。FPGA的發(fā)展為基于硬件的算法模塊的實(shí)現(xiàn)提供了可能性,同時(shí)節(jié)省了外圍的電路,使算法模塊的集成度大大提高。 本文針對(duì)當(dāng)前國內(nèi)外在算法研究方面的熱點(diǎn)問題,對(duì)模糊PID算法進(jìn)行了深入的分析和研究。通過對(duì)汽輪機(jī)調(diào)節(jié)系統(tǒng)的結(jié)構(gòu)分析,對(duì)其進(jìn)行了數(shù)學(xué)建模。采用某汽輪機(jī)的實(shí)際設(shè)計(jì)運(yùn)行參數(shù),利用Matlab仿真軟件,對(duì)該汽輪機(jī)的數(shù)學(xué)模型進(jìn)行了甩負(fù)荷動(dòng)態(tài)特性仿真。仿真結(jié)果表明,模糊PID可以更好地解決汽輪發(fā)電機(jī)組在甩負(fù)荷過程中由于機(jī)組轉(zhuǎn)子飛升量太大而導(dǎo)致危急保安裝置動(dòng)作,使得汽輪發(fā)電機(jī)組意外停機(jī)的問題,能夠保證汽輪發(fā)電機(jī)組在意外甩負(fù)荷時(shí)機(jī)組正常的機(jī)械運(yùn)轉(zhuǎn)。根據(jù)模糊控制理論的特點(diǎn)及EDA技術(shù)和FPGA可編程邏輯器件的發(fā)展現(xiàn)狀,提出了在FPGA上實(shí)現(xiàn)模糊PID算法的具體實(shí)現(xiàn)方案。在綜合分析算法特性的基礎(chǔ)上,選擇Altera公司生產(chǎn)的CycloneⅡ系列中的EP2C35F672C6作為目標(biāo)芯片,利用分層模塊化設(shè)計(jì)思想,在Altera公司提供的QuartusⅡ開發(fā)環(huán)境中,利用原理圖設(shè)計(jì)輸入和VHDL設(shè)計(jì)輸入相結(jié)合的方式實(shí)現(xiàn)了模糊PID控制算法,同時(shí)分別對(duì)實(shí)現(xiàn)的各個(gè)功能模塊和整個(gè)算法模塊進(jìn)行了功能時(shí)序仿真。根據(jù)仿真結(jié)果分析,該設(shè)計(jì)實(shí)現(xiàn)了的模糊PID控制功能。 該控制算法模塊的FPGA實(shí)現(xiàn)很好的避免了因CPU或者其它問題導(dǎo)致算法程序跑飛、程序死循環(huán)、復(fù)位不可靠等問題,提高了控制的可靠性。同時(shí)加強(qiáng)了模塊的通用性,減少了系統(tǒng)硬件開發(fā)周期,節(jié)省了外圍設(shè)備的電路,降低了設(shè)計(jì)開發(fā)成本。
上傳時(shí)間: 2013-07-21
上傳用戶:thinode
卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等多種通信系統(tǒng)的信道編碼方式。Viterbi算法是卷積碼的最大似然譯碼算法,該算法譯碼性能好、速度快,并且硬件實(shí)現(xiàn)結(jié)構(gòu)比較簡單,是最佳的卷積碼譯碼算法。隨著可編程邏輯技術(shù)的不斷發(fā)展,使用FPGA實(shí)現(xiàn)Viterbi譯碼器的設(shè)計(jì)方法逐漸成為主流。不同通信系統(tǒng)所選用的卷積碼不同,因此設(shè)計(jì)可重配置的Viterbi譯碼器,使其能夠滿足多種通信系統(tǒng)的應(yīng)用需求,具有很重要的現(xiàn)實(shí)意義。 本文設(shè)計(jì)了基于FPGA的高速Viterbi譯碼器。在對(duì)Viterbi譯碼算法深入研究的基礎(chǔ)上,重點(diǎn)研究了Viterbi譯碼器核心組成模塊的電路實(shí)現(xiàn)算法。本設(shè)計(jì)中分支度量計(jì)算模塊采用只計(jì)算可能的分支度量值的方法,節(jié)省了資源;加比選模塊使用全并行結(jié)構(gòu)保證處理速度;幸存路徑管理模塊使用3指針偶算法的流水線結(jié)構(gòu),大大提高了譯碼速度。在Xilinx ISE8.2i環(huán)境下,用VHDL硬件描述語言編寫程序,實(shí)現(xiàn)(2,1,7)卷積碼的Viterbi譯碼器。在(2,1,7)卷積碼譯碼器基礎(chǔ)上,擴(kuò)展了Viterbi譯碼器的通用性,使其能夠?qū)Σ煌木矸e碼譯碼。譯碼器根據(jù)不同的工作模式,可以對(duì)(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四種廣泛運(yùn)用的卷積碼譯碼,并且可以修改譯碼深度等改變譯碼器性能的參數(shù)。 本文用Simulink搭建編譯碼系統(tǒng)的通信鏈路,生成測(cè)試Viterbi譯碼器所需的軟判決輸入。使用ModelSim SE6.0對(duì)各種模式的譯碼器進(jìn)行全面仿真驗(yàn)證,Xilinx ISE8.2i時(shí)序分析報(bào)告表明譯碼器布局布線后最高譯碼速度可達(dá)200MHz。在FPGA和DSP組成的硬件平臺(tái)上進(jìn)一步測(cè)試譯碼器,譯碼器運(yùn)行穩(wěn)定可靠。最后,使用Simulink產(chǎn)生的數(shù)據(jù)對(duì)本文設(shè)計(jì)的Viterbi譯碼器的譯碼性能進(jìn)行了分析,仿真結(jié)果表明,在同等條件下,本文設(shè)計(jì)的Viterbi譯碼器與Simulink中的Viterbi譯碼器模塊的譯碼性能相當(dāng)。
上傳時(shí)間: 2013-06-24
上傳用戶:myworkpost
在現(xiàn)代電子系統(tǒng)中,數(shù)字化已經(jīng)成為發(fā)展的必然趨勢(shì),接收機(jī)數(shù)字化是電子系統(tǒng)數(shù)字化中的一項(xiàng)重要內(nèi)容,對(duì)數(shù)字化接收機(jī)的研究具有重要的意義。隨著數(shù)字化理論和微電子技術(shù)的迅速發(fā)展,高速的中頻數(shù)字化接收機(jī)的實(shí)現(xiàn)已經(jīng)成為可能。本文研究了一種基于FPGA的軟件無線電數(shù)字接收平臺(tái)的設(shè)計(jì),并著重研究了其中數(shù)字中頻處理單元的設(shè)計(jì)和實(shí)現(xiàn)。FPGA器件具有設(shè)計(jì)靈活、開發(fā)周期短和開發(fā)成本低等優(yōu)點(diǎn),所以廣泛應(yīng)用于各種通信系統(tǒng)中。相比于傳統(tǒng)的DSP串行結(jié)構(gòu),F(xiàn)PGA能夠進(jìn)行流水線性設(shè)計(jì),對(duì)數(shù)據(jù)進(jìn)行并行處理,所以FPGA在進(jìn)行數(shù)據(jù)量大,要求實(shí)時(shí)處理的系統(tǒng)設(shè)計(jì)時(shí)有很大的優(yōu)勢(shì)。 本文首先首先分析了軟件無線電當(dāng)前的發(fā)展趨勢(shì)及技術(shù)現(xiàn)狀,針對(duì)存在的處理速度跟不上的DSP瓶頸問題,提出了中頻軟件無線電的FPGA實(shí)現(xiàn)方案。本文以FPGA實(shí)現(xiàn)為重點(diǎn),在深入分析軟件無線電相關(guān)理論的基礎(chǔ)上,著重研究和完成了中頻軟件無線電數(shù)字接收平臺(tái)兩大模塊的FPGA實(shí)現(xiàn):數(shù)字下變頻相關(guān)模塊和數(shù)字調(diào)制解調(diào)模塊。其中,在深入研究數(shù)字下變頻實(shí)現(xiàn)結(jié)構(gòu)的基礎(chǔ)上,首先對(duì)數(shù)字下變頻模塊的數(shù)控振蕩器(NCO)采用了直接頻率合成技術(shù)(DDS)實(shí)現(xiàn),其頻率分辨率高,靈活,易于實(shí)現(xiàn);高效抽取濾波器組由積分梳狀濾波器(CIC),半帶濾波器(HB),F(xiàn)IR濾波器組成。對(duì)積分梳狀濾波器(CIC)本文采用了Hogenaur“剪除”理論對(duì)內(nèi)部寄存器的位寬進(jìn)行改進(jìn),極大地節(jié)約了資源,提高了運(yùn)行速率。對(duì)FIR濾波器和半帶濾波器采用了(DA)分布式算法,它的運(yùn)行速度只與數(shù)據(jù)的寬度有關(guān),只有加減法運(yùn)算和二進(jìn)制除法,既縮減了系統(tǒng)資源又大大節(jié)省了運(yùn)算時(shí)間,實(shí)現(xiàn)了高效的實(shí)時(shí)處理。對(duì)數(shù)字調(diào)制解調(diào)模塊,重點(diǎn)研究和完成了2ASK和2FSK的調(diào)制解調(diào)的FPGA實(shí)現(xiàn),模塊有很好的通用性,能方便地移植到其它的系統(tǒng)中。在文章的最后還對(duì)整個(gè)系統(tǒng)進(jìn)行了Matlab仿真,驗(yàn)證了系統(tǒng)設(shè)計(jì)思想的正確性。在系統(tǒng)各個(gè)關(guān)鍵模塊的設(shè)計(jì)過程中,都是先依據(jù)一定的設(shè)計(jì)指標(biāo)進(jìn)行verilog編程,然后再在Quartus軟件中編譯,時(shí)序仿真測(cè)試,并與Matlab仿真結(jié)果進(jìn)行對(duì)比,驗(yàn)證設(shè)計(jì)的正確性。
標(biāo)簽: FPGA 軟件無線電 數(shù)字接收機(jī)
上傳時(shí)間: 2013-05-18
上傳用戶:450976175
MPEG-2是MPEG組織在1994年為了高級(jí)工業(yè)標(biāo)準(zhǔn)的圖象質(zhì)量以及更高的傳輸率所提出的視頻編碼標(biāo)準(zhǔn),其優(yōu)秀性使之成為過去十年應(yīng)用最為廣泛的標(biāo)準(zhǔn),也是未來十年影響力最為廣泛的標(biāo)準(zhǔn)之一。 本文以MPEG-2視頻標(biāo)準(zhǔn)為研究內(nèi)容,建立系統(tǒng)級(jí)設(shè)計(jì)方案,設(shè)計(jì)FPGA原型芯片,并在FPGA系統(tǒng)中驗(yàn)證視頻解碼芯片的功能。最后在0.18微米工藝下實(shí)現(xiàn)ASIC的前端設(shè)計(jì)。完成的主要工作包括以下幾個(gè)方面: 1.完成解碼系統(tǒng)的體系結(jié)構(gòu)的設(shè)計(jì),采用了自頂而下的設(shè)計(jì)方法,實(shí)現(xiàn)系統(tǒng)的功能單元的劃分;根據(jù)其視頻解碼的特點(diǎn),確定解碼器的控制方式;把視頻數(shù)據(jù)分文幀內(nèi)數(shù)據(jù)和幀間數(shù)據(jù),實(shí)現(xiàn)兩種數(shù)據(jù)的并行解碼。 2.實(shí)現(xiàn)了具體模塊的設(shè)計(jì):根據(jù)本文研究的要求,在比特流格式器模塊設(shè)計(jì)中提出了特有的解碼方式;在可變長模塊中的變長數(shù)據(jù)解碼采用組合邏輯外加查找表的方式實(shí)現(xiàn),大大減少了變長數(shù)據(jù)解碼的時(shí)間;IQ、IDCT模塊采用流水的設(shè)計(jì)方法,減少數(shù)據(jù)計(jì)算的時(shí)間:運(yùn)動(dòng)補(bǔ)償模塊,針對(duì)模塊數(shù)據(jù)運(yùn)算量大和訪問幀存儲(chǔ)器頻繁的特點(diǎn),采用四個(gè)插值單元同時(shí)處理,增加像素緩沖器,充分利用并行性結(jié)構(gòu)等方法來加快運(yùn)動(dòng)補(bǔ)償速度。 3.根據(jù)視頻解碼的參考軟件,通過解碼系統(tǒng)的仿真結(jié)果和軟件結(jié)果的比較來驗(yàn)證模塊的功能正確性。最后用FPGA開發(fā)板實(shí)現(xiàn)了解碼系統(tǒng)的原型芯片驗(yàn)證,取得了良好的解碼效果。 整個(gè)設(shè)計(jì)采用Verilog HDL語言描述,通過了現(xiàn)場(chǎng)可編程門陣列(FPGA)的原型驗(yàn)證,并采用SIMC0.18μm工藝單元庫完成了該電路的邏輯綜合。經(jīng)過實(shí)際視頻碼流測(cè)試,本文設(shè)計(jì)可以達(dá)到MPEG-2視頻主類主級(jí)的實(shí)時(shí)解碼的技術(shù)要求。
上傳時(shí)間: 2013-07-27
上傳用戶:ice_qi
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1