光伏發電陣列是一種隨機的非線性、多變量對象,平穩且高效地進行最優光能捕獲(MPPT)是光伏并網前級控制系統的關鍵。文中以光伏陣列仿真模型為基礎,以模型輸出的PV曲線作為調節光伏陣列工作電壓的依據,提出了最大功率點曲線擬合+PID的控制模型。仿真實驗表明,該控制模型能夠有效提高光伏陣列的效率,較好的解決了傳統恒壓法效率低、擾動法穩定性不足等問題。
上傳時間: 2013-11-02
上傳用戶:tianyi996
在高性能交-直-交變頻調速傳動系統中,PWM 逆變器作為四象限變流器(4QC)的典型負載,其直流側的靜、動態行為對于4QC 的建模、控制方法及靜動態性能研究和系統設計都具有重要作用。通過研究逆變器與4QC 拓撲結構的統一性,將4QC 的狀態空間平均(SSA)模型經過移植得到逆變器的SSA 模型,進而提出四象限變流器的負載等效模型和近似簡化等效模型;通過理論分析和仿真研究揭示四象限變流器的負載等效模型與逆變器及交流側電路參數之間的定量關系,并給出等效模型的參數設計公式。仿真與實驗研究結果證明了所建模型及理論分析的有效性。
上傳時間: 2013-11-07
上傳用戶:大融融rr
Verilog_HDL的基本語法詳解(夏宇聞版):Verilog HDL是一種用于數字邏輯電路設計的語言。用Verilog HDL描述的電路設計就是該電路的Verilog HDL模型。Verilog HDL既是一種行為描述的語言也是一種結構描述的語言。這也就是說,既可以用電路的功能描述也可以用元器件和它們之間的連接來建立所設計電路的Verilog HDL模型。Verilog模型可以是實際電路的不同級別的抽象。這些抽象的級別和它們對應的模型類型共有以下五種: 系統級(system):用高級語言結構實現設計模塊的外部性能的模型。 算法級(algorithm):用高級語言結構實現設計算法的模型。 RTL級(Register Transfer Level):描述數據在寄存器之間流動和如何處理這些數據的模型。 門級(gate-level):描述邏輯門以及邏輯門之間的連接的模型。 開關級(switch-level):描述器件中三極管和儲存節點以及它們之間連接的模型。 一個復雜電路系統的完整Verilog HDL模型是由若干個Verilog HDL模塊構成的,每一個模塊又可以由若干個子模塊構成。其中有些模塊需要綜合成具體電路,而有些模塊只是與用戶所設計的模塊交互的現存電路或激勵信號源。利用Verilog HDL語言結構所提供的這種功能就可以構造一個模塊間的清晰層次結構來描述極其復雜的大型設計,并對所作設計的邏輯電路進行嚴格的驗證。 Verilog HDL行為描述語言作為一種結構化和過程性的語言,其語法結構非常適合于算法級和RTL級的模型設計。這種行為描述語言具有以下功能: · 可描述順序執行或并行執行的程序結構。 · 用延遲表達式或事件表達式來明確地控制過程的啟動時間。 · 通過命名的事件來觸發其它過程里的激活行為或停止行為。 · 提供了條件、if-else、case、循環程序結構。 · 提供了可帶參數且非零延續時間的任務(task)程序結構。 · 提供了可定義新的操作符的函數結構(function)。 · 提供了用于建立表達式的算術運算符、邏輯運算符、位運算符。 · Verilog HDL語言作為一種結構化的語言也非常適合于門級和開關級的模型設計。因其結構化的特點又使它具有以下功能: - 提供了完整的一套組合型原語(primitive); - 提供了雙向通路和電阻器件的原語; - 可建立MOS器件的電荷分享和電荷衰減動態模型。 Verilog HDL的構造性語句可以精確地建立信號的模型。這是因為在Verilog HDL中,提供了延遲和輸出強度的原語來建立精確程度很高的信號模型。信號值可以有不同的的強度,可以通過設定寬范圍的模糊值來降低不確定條件的影響。 Verilog HDL作為一種高級的硬件描述編程語言,有著類似C語言的風格。其中有許多語句如:if語句、case語句等和C語言中的對應語句十分相似。如果讀者已經掌握C語言編程的基礎,那么學習Verilog HDL并不困難,我們只要對Verilog HDL某些語句的特殊方面著重理解,并加強上機練習就能很好地掌握它,利用它的強大功能來設計復雜的數字邏輯電路。下面我們將對Verilog HDL中的基本語法逐一加以介紹。
標簽: Verilog_HDL
上傳時間: 2013-11-23
上傳用戶:青春給了作業95
Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上達到均衡; (2)包括低功耗6G和10G串行收發器; (3)總功耗比6G Arria II FPGA低40%; (4)豐富的硬核IP模塊,提高了集成度 (5)目前市場上支持10.3125Gbps收發器技術、功耗最低的中端FPGA。
上傳時間: 2013-10-26
上傳用戶:wsq921779565
為了克服已有的雙向MIMO中繼系統模型中預編碼技術計算量大的缺點,提出了一種基于雙向MIMO系統的三時段預編碼策略,給出了該策略的模型和算法。該模型的中繼節點預均衡各信道狀態信息影響(CSI)后將合并信號分時段發送給不同通信節點,簡化了傳統中繼轉發矩陣對多信道信息的聯合設計。理論計算和仿真結果表明,該策略在性能和復雜度之間得到了良好的折衷
上傳時間: 2014-12-28
上傳用戶:攏共湖塘
為了改善企業資產管理(EAM)系統在用戶體驗、模塊間數據傳輸效率及耦合度等方面的不足,構建了基于Silverlight與WCF技術研究與實現EAM系統中的通信模型。利用Silverlight構建客戶端提升了用戶體驗;使用WCF服務封裝業務邏輯。客戶端Silverlight應用程序通過代理調用WCF服務,提高了數據傳輸效率,降低了系統模塊間的耦合性。
上傳時間: 2013-10-26
上傳用戶:吾學吾舞
從LVS的通用體系結構入手,分析了IPVS軟件的工作原理,討論了三種IP負載均衡技術;在分析網絡地址轉換方法(VS/NAT)的缺點和網絡服務的非對稱性的基礎上,給出了通過IP隧道實現虛擬服務器的方法VS/TUN,和通過直接路由實現虛擬服務器的方法VS/DR,極大地提高了系統的可伸縮性。該技術為建立和維護大型網絡服務具有實際應用價值和指導意義。
上傳時間: 2013-11-20
上傳用戶:15736969615
針對目前架空輸電線路巡線機器人連續巡線能力低、對大型障礙物越障適應能力弱的問題,提出基于仿生學原理的巡線機器人越障模型。設計兩吊臂式巡線機器人,建立機器人的動力學模型,通過調整機器人兩個手臂的相對角度和輪爪與障礙物的相對位置,求解模型的周期跨越動作,通過連續的兩次擺動,完成了巡線機器人在輸電線路上的越障過程。結果表明,當θ1為2.41(rad)時,巡線機器人以靜止狀態開始擺動,完成了周期的越障的運動過程。文中為巡線機器人的越障問題提供了新的思路和設計方法。
上傳時間: 2013-10-11
上傳用戶:zhuyibin
雷達的抗干擾(ECCM)性能成為現代雷達的重要參數,如何客觀、全面地評估雷達性能,是裝備研制和使用均關注的問題,分析了雷達干擾環境,構建了雷達評估指標體系,建立了抗干擾評估模型,得到了評估結果,最后對結果進行了簡要分析。
上傳時間: 2013-12-06
上傳用戶:xiaoyuer
根據平行因子(PARAFAC)模型,研究DS-CDMA盲多用戶檢測算法。將直接三線性分解算法(DTLD)與三線性交替最小二乘(TALS)算法結合,提出一種新的DTALS-PARAFAC盲接收機,解決了三線性交替最小二乘(TALS)算法中因為初始值估計不當引起的收斂速度差的問題。仿真結果表明,與TALS-PARAFAC接收機相比,DTALS-PARAFAC接收機改善了誤碼率性能,并且具有更快的收斂速度。
上傳時間: 2013-11-24
上傳用戶:songkun