亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基于串行

  • 基于串行接口的GPS驅動程序

    基于串行接口的GPS驅動程序,大家參考一下

    標簽: GPS 串行接口 驅動程序

    上傳時間: 2013-12-23

    上傳用戶:dianxin61

  • SerialGPS 基于串行接口的GPS驅動程序

    SerialGPS 基于串行接口的GPS驅動程序,大家參考一下 基于MATLAB

    標簽: SerialGPS GPS 串行接口 驅動程序

    上傳時間: 2014-01-03

    上傳用戶:gxmm

  • 基于串行接口方式單片機通用數據采集系統設計

    基于串行接口方式單片機通用數據采集系統設計

    標簽: 串行接口 方式 單片機 通用數據

    上傳時間: 2013-12-30

    上傳用戶:haoxiyizhong

  • 基于串行通訊的PLC遠程控制

    基于串行通訊的PLC遠程控制,詳細描述了如何通過rs232跟PLC遠程通訊,比較實用。

    標簽: PLC 串行通訊 遠程控制

    上傳時間: 2017-02-26

    上傳用戶:Late_Li

  • 采用FPGA實現基于ATCA架構的2.5Gbps串行背板接口

    當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。

    標簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 實現千兆位串行I_O的相關技術

    一名設計工程師怎樣才能真正充分利用串行I/O的各種技術呢?在開始設計之前,我們需要知道什么對于實現串行I/O是有益的。我們需要研究一些基于串行設計的單元器件,從而了解一下是否有現成的工具可以幫助實現串行I/O。

    標簽: I_O 串行

    上傳時間: 2013-11-18

    上傳用戶:杜瑩12345

  • USS 協議(Universal Serial Interface Protocol通用串行接口協議)是 SIEMENS 公 司所有傳動產品的通用通訊協議

    USS 協議(Universal Serial Interface Protocol通用串行接口協議)是 SIEMENS 公 司所有傳動產品的通用通訊協議,它是一種基于串行總線進行數據通訊的協議。U

    標簽: Interface Universal Protocol SIEMENS

    上傳時間: 2014-12-22

    上傳用戶:playboys0

  • 基于USB的串行通信軟硬件設計

    基于USB的串行通信軟硬件設計

    標簽: USB 串行通信 軟硬件設計

    上傳時間: 2013-08-04

    上傳用戶:eeworm

  • 基于USB的串行通信軟硬件設計-41頁-0.8M.pdf

    專輯類-數字處理及顯示技術專輯-106冊-9138M 基于USB的串行通信軟硬件設計-41頁-0.8M.pdf

    標簽: USB 0.8 41

    上傳時間: 2013-07-19

    上傳用戶:yatouzi118

  • 基于FPGA的高速串行接口模塊仿真設計.rar

    現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。

    標簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

主站蜘蛛池模板: 宁化县| 永宁县| 利川市| 开鲁县| 莎车县| 新宾| 页游| 收藏| 海口市| 长泰县| 孝义市| 广灵县| 襄汾县| 惠安县| 陕西省| 河间市| 邯郸县| 湄潭县| 道真| 新晃| 磐石市| 伊川县| 偏关县| 铁岭县| 嘉义县| 孙吴县| 郧西县| 九龙县| 晋州市| 唐山市| 海晏县| 怀集县| 梁山县| 宜丰县| 大埔县| 咸阳市| 大邑县| 灵璧县| 浮梁县| 卓资县| 宁城县|