目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域,信號處理算法理論己趨于成熟,但其具體硬件實現方法卻值得探討。FPGA是近年來廣泛應用的超大規模、超高速的可編程邏輯器件,由于其具有高集成度、高速、可編程等優點,大大推動了數字系統設計的單片化、自動化,縮短了單片數字系統的設計周期、提高了設計的靈活性和可靠性,在超高速信號處理和實時測控方面有非常廣泛的應用。本文對FPGA的數據采集與處理技術進行研究,基于FPGA在數據采樣控制和信號處理方面的高性能和單片系統發展的新熱點,把FPGA作為整個數據采集與處理系統的控制核心。主要研究內容如下: FPGA的單片系統研究。針對數據采集與處理,對FPGA進行選型,設計了基于FPGA的單片系統的結構。把整個控制系統分為三個部分:多通道采樣控制模塊,數據處理模塊,存儲控制模塊。 多通道采樣控制模塊的設計。利用4片AD7506和一片AD7862對64路模擬量進行周期采樣,分別設計了通道選擇控制模塊和A/D轉換控制模塊,并進行了仿真,完成了基于FPGA的多通道采樣控制。 數據處理模塊的設計。FFT算法在數字信號處理中占有重要的地位,因此本文研究了FFT的硬件實現結構,提出了用FPGA實現FFT的一種設計思想,給出了總體實現框圖。分別設計了旋轉因子復數乘法器,碟形運算單元,存儲器,控制器,并分別進行了仿真。重點設計實現了FFT算法中的蝶形處理單元,采用了一種高效乘法器算法設計實現了蝶形處理單元中的旋轉因子乘法器,從而提高了蝶形處理器的運算速度,降低了運算復雜度。理論分析和仿真結果表明,狀態機控制器成功地對各個模塊進行了有序、協調的控制。 存儲控制模塊的設計。利用閃存芯片K9K1G08UOA對采集處理后的數據進行存儲,設計了FPGA與閃存的硬件連接,設計了存儲控制模塊。 本文對FFT算法的硬件實現進行了研究,結合單片系統的特點,把整個系統分為多通道采樣控制模塊,數據處理模塊,存儲控制模塊進行設計和仿真。設計采用VHDL編寫程序的源代碼。仿真測試結果表明,此FPGA單片系統可完成對實時信號的高速采集與處理。
標簽: FPGA 數據采集 處理技術
上傳時間: 2013-07-06
上傳用戶:eclipse
本文針對應用于軍用直升機上的Doppler/SINS組合導航系統對導航計算機高精度、高性能的要求,設計出一種基于DSP(TMS320C6713)和FPGA(Spartan-3E XC3S500E) 協同合作的機載導航計算機系統。在分析Doppler/SINS組合導航系統模型的特點和系統對導航計算機的需求后,提出了基于DSP和FPGA的機載導航計算機整體設計方案,該方案采用DSP負責導航解算,利用FPGA強大的內部資源擴展系統的通信接口,完成外圍通信模塊控制信號的整合。在導航計算機整體設計方案,包括硬件設計方案和軟件設計方案確立的基礎上,首先對 DSP和FPGA芯片進行選型,其次對實現各個功能模塊的關鍵技術進行研究和開發,包括基于FPGA的數據通信模塊、基于DSP的處理器模塊以及數據存儲模塊,開發過程中做了大量的仿真和驗證,最后對系統進行綜合測試和聯調,并進行了地面跑車實驗。實驗結果證明:系統能夠實時采集IMU角速率和加速度、Doppler雷達的速度等信息,能夠對IMU、Doppler、GPS、航姿系統、高度表等信息進行導航解算,生成當前位置、姿態等導航數據,并能夠完成與機載電子設備間的數據通信與控制。多次的聯調和跑車實驗結果證明,機載導航計算機達到了預期設計的目的,可以有效提高導航系統的運算精度,實現了高性能、小體積、低成本的要求,系統具有較高的應用價值。關鍵詞:Doppler/SINS組合導航,導航計算機,DSP,FPGA
標簽: FPGA DSP 機載 導航計算機
上傳時間: 2013-07-25
上傳用戶:cc1915
隨著電子技術的快速發展,計算機的性能得到了極大的提高,使得利用計算機實現人類的視覺功能成為目前計算機領域中最熱門的課題之一。基于視頻的目標檢測與跟蹤技術是計算機視覺領域中最主要的研究方向之一,它是智能監控、人機交互、移動機器人視覺導航、工業機器人手眼系統等應用的基礎和關鍵技術。在科學研究和工程應用上都有十分誘人的前景。 論文提出了以FPGA為核心的思想,設計出一套應用于背景靜止視頻序列的動態目標檢測與跟蹤系統。通過位置固定的攝像頭監控某一區域,分析攝像頭采集到的動態視頻序列,計算出目標的運動參數。與傳統的基于PC機的視頻動態目標跟蹤系統相比,適應了目標跟蹤系統對圖像處理速度的實時性與數據帶寬越來越高的要求,同時成本較低、設計更靈活,而且硬件重構性好、處理速度快、系統易于升級。 論文的主要工作包括:構建目運動標跟蹤系統軟件平臺和硬件平臺。應用MATLAB對目標檢測算法進行仿真分析比較。采用Synplifty Pro、ModelSim和TimingDesigner等各種EDA軟件工具對系統中各個層次的模塊進行時序設計、代碼編寫、仿真驗證等。最后使用QuartusⅡ將整個系統工程文件綜合、布局布線。在察看時序報告無誤后,將系統配置文件下載至FPGA開發板中。 實現結果表明:所設計的系統能很好地工作在FPGA中,實現了設計要求,為視覺智能監控打下基礎。
標簽: FPGA 目標跟蹤 系統設計
上傳時間: 2013-08-05
上傳用戶:亮劍2210
· 摘要: 本文詳細介紹了無線傳感器網絡平臺的軟硬件實現.設計了以TI MSP430F1611單片機為基礎的低功耗硬件平臺;并基于TinyOS實現了將外界環境中采集到的溫度及振動數據傳送至網關節點進行處理的軟件平臺.經實驗證明,該系統能夠滿足無線傳感器網絡低功耗的要求,具有一定的應用價值.
標簽: TinyOS 無線傳感器 網絡平臺
上傳時間: 2013-04-24
上傳用戶:CHINA526
隨著經濟的發展,科學技術的進步,永磁電機的研發和控制技術都有了快速的發展。永磁電機的發展也帶來了永磁電機控制器的發展,電機控制器已經由傳統的模擬元件控制器,逐漸轉向數模混合控制器、全數字控制器。基于現場可編程門陣列(FPGA——Field Programmable Gate Array)的新一代數字電機控制技術得到越來越多的關注。現在的FPGA不僅實現了軟件需求和硬件設計的完美集合,還實現了高速與靈活性的完美結合,使其已超越了ASIC器件的性能和規模。在工業控制領域,FPGA雖然起步較晚,但是發展勢頭迅猛。 本文在介紹了傳統無刷直流電機控制技術的基礎上,分析了采用FPGA實現電機控制的優點。詳細介紹了使用硬件編程語言,在FPGA中編程實現永磁無刷直流電機速度閉環控制的各個關鍵環節,如:PI調節器、數字PWM等等。在實現永磁無刷直流電機速度閉環控制的同時,將速度檢測環節采用FPGA實現,減小了系統硬件開銷。在實現單臺永磁無刷直流電機速度閉環控制的基礎上,本文在一片FPGA芯片上實現了多臺永磁無刷直流電機的速度閉環獨立控制系統。介紹了采用FPGA進行多臺電機控制具有獨特的優勢,這些優勢使得FPGA在實現多臺電機控制時非常方便,具有單片機(MCU)和數字信號處理器(DSP)無法比擬的優點。文中對基于FPGA的單臺和多臺永磁無刷直流電機控制系統分別進行了實驗驗證。 FPGA編程靈活,設計方便,本文在FPGA中實現了各種不同的PWM調制方式。從電路方面詳細分析了采用不同的PWM調制,換相時無刷直流電機母線的反向電流問題。借助FPGA平臺,對各種PWM調制方式進行了實驗,對理論分析進行了驗證。 另外,本文介紹了目前非常流行的一種FPGA圖形化設計方法,即基于XSG(Xilinx System Generator)的FPGA設計。這種設計方法具有圖形化、模塊化的優點,大大方便了用戶的FPGA開發設計。在XSG中建立的仿真系統,區別于傳統的Simulink仿真,可以直接生成相應的硬件編程語言代碼下載到FPGA中運行。本文借助XSG軟件設計在XSG/Simulink中實現了永磁同步電機矢量控制系統的混合建模算法,并進行了仿真。
標簽: FPGA 永磁電機 控制系統
上傳用戶:wangyi39
介紹了如何基于CPLD開發單片機,其中詳細介紹了單片機的結構和工作原理以及CPLD的詳細開發技術
標簽: CPLD 單片機
上傳時間: 2013-08-31
上傳用戶:Aidane
基于matlab軟件開發平臺,介紹FPGA開發環境的構建
標簽: matlab 軟件 開發平臺
上傳時間: 2013-09-02
上傳用戶:xhwst
基于圖形處理器單元(GPU)提出了一種幀間差分與模板匹配相結合的運動目標檢測算法。在CUDA-SIFT(基于統一計算設備架構的尺度不變特征變換)算法提取圖像匹配特征點的基礎上,優化隨機采樣一致性算法(RANSAC)剔除圖像中由于目標運動部分產生的誤匹配點,運用背景補償的方法將靜態背景下的幀間差分目標檢測算法應用于動態情況,實現了動態背景下的運動目標檢測,通過提取目標特征與后續多幀圖像進行特征匹配的方法最終實現自動目標檢測。實驗表明該方法對運動目標較小、有噪聲、有部分遮擋的圖像序列具有良好的目標檢測效果。
標簽: 幀間差分 模板匹配 運動目標檢測
上傳時間: 2013-10-09
上傳用戶:ifree2016
半導體的產品很多,應用的場合非常廣泛,圖一是常見的幾種半導體元件外型。半導體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為 PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array 雖然半導體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。 從半導體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導體元件真正的的核心,是包覆在膠體或陶瓷內一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內部的晶片,圖三是以顯微鏡將內部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請注意圖三中有一條銲線從中斷裂,那是使用不當引發過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。 圖四是常見的LED,也就是發光二極體,其內部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負極的腳上,經由銲線連接正極的腳。當LED通過正向電流時,晶片會發光而使LED發亮,如圖六所示。 半導體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產品,稱為IC封裝製程,又可細分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節中將簡介這兩段的製造程序。
標簽: 封裝 IC封裝 制程
上傳時間: 2014-01-20
上傳用戶:蒼山觀海
隨著便攜式終端產品處理能力的不斷提升以及功能的不斷豐富,終端產品的功耗也越來越大,因此待機時間就成為產品的關鍵性能指標之一。由于便攜式終端設備受到體積的限制,不能簡單地通過不斷增加單節鋰電池容量來延長待機時間,因此主電池+備電池的雙電池供電方案不啻成為延長待機時間的優選方案。本文介紹了基于充電管理芯片bq24161 以及ORing 控制芯片TPS2419 的雙電池供電方案的設計,文中分析了雙電池供電方案的設計要求,給出了設計框圖以及原理圖,在此基礎上分析了充電管理電路、ORing 電路的具體設計方法,并且詳細分析了各部分電路的工作原理。基于所設計的電路,對其供電可靠性等性能指標進行了測試。測試內容包括在靜態負載電流以及動態負載電流條件下,備電插入、拔出過程中對系統供電可靠性的測試。測試結果表明:該方案能夠在備電插入、拔出過程中保證系統供電的可靠性,并且能夠對充電管理電路進行靈活管理,是一個適合于多種終端設備的雙電池供電解決方案。
標簽: 24161 2419 TPS bq
上傳時間: 2014-12-24
上傳用戶:u789u789u789
蟲蟲下載站版權所有 京ICP備2021023401號-1