亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基于FPGA的超聲波避障系統(tǒng)(tǒng)設(shè)(shè)計(jì)(jì)

  • 基于FPGA的圖像壓縮卡設(shè)計(jì)

    目前的國內(nèi)的CCD高清攝相頭能夠輸出一組視頻信號和數(shù)字圖像信號,雖然視頻信號能夠直接在監(jiān)視器顯示,但是輸出的數(shù)字圖像信號占用存儲空間太大,不便于進(jìn)行傳輸。本文設(shè)計(jì)了一種基于FPGA的數(shù)字圖像壓縮卡。 在過去的十幾年中,國際標(biāo)準(zhǔn)化組織制訂了一系列的國際視頻編碼標(biāo)準(zhǔn)并廣泛應(yīng)用到各種領(lǐng)域。It.264/AVC是ITU-T和ISO聯(lián)合推出的新標(biāo)準(zhǔn),采用了近幾年視頻編碼方面的先進(jìn)技術(shù),以較高編碼效率和網(wǎng)絡(luò)友好性成為新一代國際視頻編碼標(biāo)準(zhǔn)。 新發(fā)展的H.264/AVC比原有的視頻編碼標(biāo)準(zhǔn)大幅度提高了編碼效率,但其運(yùn)算復(fù)雜度也大大增加,本文簡要分析了H.264/AVC的復(fù)雜度及其優(yōu)化的途徑,給出了主要模塊的優(yōu)化算法實(shí)驗(yàn)結(jié)果。 H.264/AVC仍基于以前視頻編碼標(biāo)準(zhǔn)的運(yùn)動(dòng)補(bǔ)償混合編碼方案,主要不同有:增強(qiáng)的運(yùn)動(dòng)預(yù)測能力,準(zhǔn)確匹配的較小塊變換,自適應(yīng)環(huán)內(nèi)濾波器,增強(qiáng)的熵編碼。測試結(jié)果表明這些新特征使H.264/AVC編碼器提高50%編碼效率的同時(shí),增加了一個(gè)數(shù)量級的復(fù)雜度。實(shí)際中恰當(dāng)?shù)厥褂肏.264/AVC編碼工具可以較低的實(shí)現(xiàn)復(fù)雜度得到與復(fù)雜配置相當(dāng)?shù)木幋a效率。故實(shí)際編碼系統(tǒng)開發(fā)需要在運(yùn)算復(fù)雜性和編碼效率之間進(jìn)行折衷、兼顧考慮。H.264/AVC引入的新編碼特征既增加基本模塊的復(fù)雜度,也成倍增加算法的復(fù)雜度。針對它們的作用和實(shí)現(xiàn)方法的不同,可采用不同的硬件實(shí)現(xiàn)方法。本文基于上述思路進(jìn)行優(yōu)化,具體的工作包括:針對去塊濾波的復(fù)雜性,本文提出一種適合硬件實(shí)現(xiàn)的算法,使其在節(jié)省了資源的同時(shí),很好的達(dá)到了標(biāo)準(zhǔn)所定義的性能。針對變換量化的復(fù)雜性,本文提出一種既滿足整體的硬件流水結(jié)構(gòu),又極大的降低了硬件資源的實(shí)現(xiàn)方法。針對碼率控制的實(shí)現(xiàn),本文提出了一種有別于傳統(tǒng)實(shí)現(xiàn)方式的算法,在保證實(shí)時(shí)性的同時(shí),極大的提高了編碼器的性能。本文基于上述算法還進(jìn)行Baseline Profile編碼器的研究,給出了一種實(shí)時(shí)編碼器結(jié)構(gòu),實(shí)現(xiàn)了對高清圖像格式(720P)的實(shí)時(shí)編碼,并將其和當(dāng)前業(yè)界先進(jìn)水平進(jìn)行了對比,表明本文所實(shí)現(xiàn)得結(jié)構(gòu)能夠達(dá)到當(dāng)前業(yè)界的先進(jìn)水平。

    標(biāo)簽: FPGA 圖像 壓縮卡

    上傳時(shí)間: 2013-07-23

    上傳用戶:yepeng139

  • 基于FPGA的圖像壓縮系統(tǒng)

    隨著信息技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,數(shù)字信號處理已經(jīng)逐漸發(fā)展成一門關(guān)鍵的技術(shù)科學(xué)。圖像處理作為一種重要的現(xiàn)代技術(shù),己經(jīng)在通信、航空航天、遙感遙測、生物醫(yī)學(xué)、軍事、信息安全等領(lǐng)域得到廣泛的應(yīng)用。圖像處理特別是高分辨率圖像實(shí)時(shí)處理的實(shí)現(xiàn)技術(shù)對相關(guān)領(lǐng)域的發(fā)展具有深遠(yuǎn)意義。另外,現(xiàn)場可編程門陣列FPGA和高效率硬件描述語言Verilog HDL的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計(jì)方法,加速了系統(tǒng)的設(shè)計(jì)進(jìn)程,為圖像壓縮系統(tǒng)的實(shí)現(xiàn)提供了硬件支持和軟件保障。 本文主要包括以下幾個(gè)方面的內(nèi)容: (1)結(jié)合某工程的具體需求,設(shè)計(jì)了一種基于FPGA的圖像壓縮系統(tǒng),核心硬件選用XILINX公司的Virtex-Ⅱ Pro系列FPGA芯片,存儲器件選用MICRON公司的MT48LC4M16A2SDRAM,圖像壓縮的核心算法選用近無損壓縮算法JPEG-LS。 (2)用Verilog硬件描述語言實(shí)現(xiàn)了JPEG-LS標(biāo)準(zhǔn)中的基本算法,為課題組成員進(jìn)行算法改進(jìn)提供了有力支持。 (3)用Verilog硬件描述語言設(shè)計(jì)并實(shí)現(xiàn)了SDRAM控制器模塊,使核心壓縮模塊能夠方便靈活地訪問片外存儲器。 (4)構(gòu)建了圖像壓縮系統(tǒng)的測試平臺,對實(shí)現(xiàn)的SDRAM控制器模塊和JPEG-LS基本算法模塊進(jìn)行了軟件仿真測試和硬件測試,驗(yàn)證了其功能的正確性。

    標(biāo)簽: FPGA 圖像壓縮系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:stampede

  • 基于FPGA的圖像增強(qiáng)技術(shù)研究

    圖像增強(qiáng)技術(shù)是數(shù)字圖像處理領(lǐng)域中的一項(xiàng)重要內(nèi)容,隨著數(shù)字圖像處理應(yīng)用領(lǐng)域的不斷擴(kuò)大,快速、實(shí)時(shí)圖像處理技術(shù)成為研究的熱點(diǎn)。超大規(guī)模集成電路技術(shù)的飛速發(fā)展為數(shù)字圖像實(shí)時(shí)處理技術(shù)提供了硬件基礎(chǔ),尤其是FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)憑借其高速并行、可重配置的架構(gòu)和基于查找表的獨(dú)特結(jié)構(gòu)等優(yōu)點(diǎn)使得在數(shù)字信號處理領(lǐng)域的應(yīng)用持續(xù)上升。國內(nèi)外,越來越多的實(shí)時(shí)圖像處理應(yīng)用逐漸轉(zhuǎn)向FPGA平臺。 本文基于FPGA的圖像增強(qiáng)技術(shù)研究主要是針對空間域方法,這種方法是指在空間域內(nèi)直接對像素灰度值進(jìn)行運(yùn)算處理,算法簡單并且存在并行性,非常適合于用硬件實(shí)現(xiàn)。FPGA可以靈活地實(shí)現(xiàn)并行、實(shí)時(shí)處理圖像數(shù)據(jù),正是利用這一特點(diǎn),本文提出了一種基于FPGA的圖像增強(qiáng)處理系統(tǒng)設(shè)計(jì)。該系統(tǒng)采用SOPC技術(shù),完成圖像增強(qiáng)處理。文中給出了系統(tǒng)設(shè)計(jì)思路,并分析了該系統(tǒng)的結(jié)構(gòu)及功能實(shí)現(xiàn),說明了系統(tǒng)實(shí)現(xiàn)過程。其硬件平臺的核心部分是Altera公司Stratix系列的.FPGA EPlS40芯片,采用自頂向下的設(shè)計(jì)方法構(gòu)造圖像增強(qiáng)處理功能模塊,利用硬件描述語言vHDL對圖像增強(qiáng)模塊進(jìn)行電路描述,并進(jìn)行設(shè)計(jì)優(yōu)化、仿真,在生成系統(tǒng)配置文件后加載到FPGA上進(jìn)行板級調(diào)試。完成了基于FPGA的圖像增強(qiáng)算法模塊的設(shè)計(jì),重點(diǎn)設(shè)計(jì)實(shí)現(xiàn)了點(diǎn)運(yùn)算增強(qiáng)處理模塊、中值濾波器模塊,并對中值濾波器進(jìn)行了改進(jìn)設(shè)計(jì)實(shí)現(xiàn),采用FPGA完成了對圖像增強(qiáng)算法的硬件加速。

    標(biāo)簽: FPGA 圖像增強(qiáng) 技術(shù)研究

    上傳時(shí)間: 2013-06-16

    上傳用戶:songrui

  • 基于FPGA的無人機(jī)氣壓高度測量系統(tǒng)

    無人機(jī)大氣數(shù)據(jù)的采集和處理在無人機(jī)中占有很重要的位置和作用,它是保障飛機(jī)安全飛行以及保證地面控制和操縱人員正確引導(dǎo)飛機(jī)、順利完成飛行任務(wù)的關(guān)鍵所在。在目前廣泛應(yīng)用的無人機(jī)大氣數(shù)據(jù)測量系統(tǒng)中,多數(shù)采用單片機(jī)作為大氣數(shù)據(jù)處理計(jì)算機(jī),但是單片機(jī)在高速數(shù)據(jù)采集和處理方面卻存在著抗干擾性差、速度慢等缺點(diǎn),使測量系統(tǒng)的穩(wěn)定性和實(shí)時(shí)性受到了很大的影響。 本文采用FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)芯片作為大氣數(shù)據(jù)處理器,以大氣數(shù)據(jù)中的氣壓高度為例,介紹了一種基于FPGA技術(shù)的無人機(jī)氣壓高度測量系統(tǒng)。由于該測量系統(tǒng)中的FPGA數(shù)據(jù)處理器具有可靠性高、速度快、邏輯功能強(qiáng)等特點(diǎn),有效地解決了單片機(jī)在高速無人機(jī)大氣數(shù)據(jù)測量系統(tǒng)中處理速度較慢、實(shí)時(shí)性較差的問題。 論文首先介紹了FPGA的基本結(jié)構(gòu)、工作原理、開發(fā)設(shè)計(jì)流程和FPGA編程所采用的VHDL硬件描述語言,還介紹了數(shù)字式大氣數(shù)據(jù)測量系統(tǒng)的基本組成和工作原理,并且詳細(xì)闡述了氣壓高度測量的原理和方法;然后提出了基于FPGA的無人機(jī)氣壓高度測量系統(tǒng)的整體設(shè)計(jì),并對該測量系統(tǒng)各組成部分的硬件電路進(jìn)行詳細(xì)的分析和設(shè)計(jì);隨后論文又介紹了氣壓高度測量系統(tǒng)中FPGA的相關(guān)軟件設(shè)計(jì),并就FPGA內(nèi)部所設(shè)計(jì)的各功能模塊的作用、模塊內(nèi)部結(jié)構(gòu)和工作流程進(jìn)行詳細(xì)的論述;最后使用Modelsim和QuartusII仿真軟件對程序進(jìn)行功能和時(shí)序的仿真,以驗(yàn)證FPGA內(nèi)部各功能模塊和FPGA總體設(shè)計(jì)的正確性,并在所有仿真通過后將程序產(chǎn)生的配置文件下載到FPGA芯片中,在制作和安裝測量系統(tǒng)的電路板后對整個(gè)測量系統(tǒng)進(jìn)行實(shí)際的測試,將測試結(jié)果與理論值比較并分析測量系統(tǒng)的誤差來源。 根據(jù)系統(tǒng)測試的結(jié)果,本文驗(yàn)證了以FPGA芯片為核心的無人機(jī)氣壓高度測量系統(tǒng)的可行性,并對該測量系統(tǒng)提出了今后的進(jìn)一步改進(jìn)和完善的思路。

    標(biāo)簽: FPGA 無人機(jī) 氣壓 測量系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:cx111111

  • 基于FPGA的諧波分析儀

    隨著各種非線性電力電子設(shè)備的大量應(yīng)用,電網(wǎng)中的諧波污染日益嚴(yán)重。為了保證電力系統(tǒng)的安全經(jīng)濟(jì)運(yùn)行,保證電氣設(shè)備和用電人員的安全,治理電磁環(huán)境污染、維護(hù)綠色環(huán)境,研究實(shí)時(shí)、準(zhǔn)確的電力諧波分析系統(tǒng),對電網(wǎng)中的諧波進(jìn)行實(shí)時(shí)檢測、分析和監(jiān)控,都具有重要的理論和工程實(shí)際意義。 目前實(shí)際應(yīng)用的電力諧波分析系統(tǒng)大多是以單片機(jī)為核心組成。單片機(jī)運(yùn)行速度慢,實(shí)時(shí)性較差,不能滿足實(shí)際應(yīng)用中對系統(tǒng)實(shí)時(shí)性越來越高的要求。另外,單片機(jī)的地址線和數(shù)據(jù)線位數(shù)較少,這使得由單片機(jī)構(gòu)成的電力諧波分析系統(tǒng)外圍電路龐大,系統(tǒng)的可靠性和可維護(hù)性上都大打折扣。 本文首先研究了電力諧波的產(chǎn)生,危害及國內(nèi)外研究現(xiàn)狀,對電力諧波檢測中常用的各種算法進(jìn)行分析和比較;然后介紹了FPGA芯片的特性和SOPC系統(tǒng)的特點(diǎn),并分析比較了傳統(tǒng)測量諧波裝置和基于FPGA的新型諧波測量儀器的特性。綜述了可編程元器件的發(fā)展過程、主要工藝發(fā)展及目前的應(yīng)用情況。 然后,對整個(gè)諧波處理器系統(tǒng)的框架及結(jié)構(gòu)進(jìn)行描述,包括系統(tǒng)的功能結(jié)構(gòu)分配,外圍硬件電路的結(jié)構(gòu)及軟件設(shè)計(jì)流程。其后,針對系統(tǒng)外圍硬件電路、FFTIP核設(shè)計(jì)和SOPC系統(tǒng)的組建,進(jìn)行詳細(xì)的分析與設(shè)計(jì)。系統(tǒng)采用NiosⅡ處理器核和FFT運(yùn)算協(xié)處理器相結(jié)合的結(jié)構(gòu)。FFT運(yùn)算用專門的FFT運(yùn)算協(xié)處理器核完成,使得系統(tǒng)克服的單片機(jī)系統(tǒng)實(shí)時(shí)性差和速度慢的缺點(diǎn)。FFTIP核采用現(xiàn)在ASIC領(lǐng)域的一種主流硬件描述語言VHDL進(jìn)行編寫,采用順序的處理結(jié)構(gòu)和IEEE浮點(diǎn)標(biāo)準(zhǔn)運(yùn)算,具有系統(tǒng)簡單、占用硬件資源少和高運(yùn)算精度的優(yōu)點(diǎn)。諧波分析儀系統(tǒng)組建采用SOPC系統(tǒng)。SOPC系統(tǒng)具有可對硬件剪裁和添加的特點(diǎn),使得系統(tǒng)的更簡單,應(yīng)用面更廣,專用性更強(qiáng)的優(yōu)點(diǎn)。最后,給出了對系統(tǒng)中各模塊進(jìn)行仿真及系統(tǒng)生成的結(jié)果。

    標(biāo)簽: FPGA 諧波分析儀

    上傳時(shí)間: 2013-04-24

    上傳用戶:cy_ewhat

  • 基于FPGA的液晶顯示控制系統(tǒng)

    本文對基于FPGA的液晶顯示控制系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究。設(shè)計(jì)中從LCD技術(shù)參數(shù)著手,通過對顯示驅(qū)動(dòng)系統(tǒng)結(jié)構(gòu)與工作原理的研究,設(shè)計(jì)出顯示控制系統(tǒng)的框圖及各功能模塊的VHDL程序,通過單片機(jī)系統(tǒng)配置FPGA芯片,控制LCD顯示相應(yīng)的漢字和圖形。LCD顯示控制系統(tǒng)由顯示控制電路、顯示驅(qū)動(dòng)電路和相關(guān)外圍輔助電路組成。顯示控制電路從電路中各個(gè)功能模塊所需要的控制時(shí)序信號出發(fā),通過對其工作過程的研究,設(shè)計(jì)出控制器、RAM控制器等各功能模塊。顯示驅(qū)動(dòng)電路從LCD工作所需要的掃描時(shí)序信號出發(fā),設(shè)計(jì)出時(shí)序發(fā)生電路等各功能模塊。所有的VHDL程序通過了MAX+PLUS—II軟件實(shí)現(xiàn)編譯及仿真后,在實(shí)際的硬件中調(diào)試通過。

    標(biāo)簽: FPGA 液晶顯示 控制系統(tǒng)

    上傳時(shí)間: 2013-05-24

    上傳用戶:portantal

  • 基于FPGA的指紋識別模塊設(shè)計(jì)

    隨著 EDA 技術(shù)及微電子技術(shù)的飛速發(fā)展,現(xiàn)場可編程門陣列(Field Programmable Gate Array,簡稱 FPGA)的性能有了大幅度的提高,F(xiàn)PGA的設(shè)計(jì)水平也達(dá)到了一個(gè)新的高度。基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)為現(xiàn)代電子產(chǎn)品設(shè)計(jì)帶來了更大的靈活性,以Nios Ⅱ軟核處理器為核心的SOPC(System on Programmable Chip)系統(tǒng)便是把嵌入式系統(tǒng)應(yīng)用在FPGA上的典型例子,本文設(shè)計(jì)的指紋識別模塊就是基于FPGA的Nios Ⅱ處理器為核心的SOPC設(shè)計(jì)。通過IP核技術(shù)和靈活的軟硬件編程,實(shí)現(xiàn)Nios Ⅱ?qū)PGA外圍器件的控制,并對指紋處理算法進(jìn)行了改進(jìn),研究了指紋識別算法到Nios Ⅱ系統(tǒng)的移植。 本文首先闡述了指紋識別模塊的SOPC設(shè)計(jì)方案,然后是對模塊的詳細(xì)設(shè)計(jì)。在硬件方面,完成了指紋識別模塊的 FPGA 硬件設(shè)計(jì),包括 FPGA 內(nèi)部的Nios Ⅱ系統(tǒng)硬件設(shè)計(jì)和 FPGA 外圍電路設(shè)計(jì)。前者利用 SOPC Builder將Nios Ⅱ處理器、指紋讀取接口 UART、鍵盤與LCD顯示接口、FLASH接口、SDRAM控制器構(gòu)建成NiosⅡ硬件系統(tǒng),后者是電源和時(shí)鐘電路、SDRAM存儲器電路、FLASH存儲器電路、LCD顯示電路、指紋傳感器電路、FPGA 配置電路這些純實(shí)物硬件設(shè)計(jì),給出了設(shè)計(jì)方法和電路連接圖。 在軟件方面,包括下面兩個(gè)內(nèi)容: 完成 FPGA 外圍器件程序設(shè)計(jì),實(shí)現(xiàn)對外圍器件的操作。 深入的研究了指紋識別算法。對指紋圖像識別算法中的指紋圖像濾波和匹配算法進(jìn)行了分析,提出了指紋圖像增強(qiáng)改進(jìn)算法和匹配改進(jìn)算法,通過試驗(yàn),改進(jìn)后的指紋圖像濾波算法取得了較好的指紋圖像增強(qiáng)效果。改進(jìn)后的匹配算法速度較快,誤識率較低。最后研究了指紋識別算法如何在FPGA中的Nios Ⅱ系統(tǒng)的實(shí)現(xiàn)。

    標(biāo)簽: FPGA 指紋識別 模塊設(shè)計(jì)

    上傳時(shí)間: 2013-06-12

    上傳用戶:yx007699

  • 基于FPGA的中頻數(shù)字化若干關(guān)鍵算法

    軟件無線電技術(shù)自20世紀(jì)90年代提出以后,在許多通信系統(tǒng)中得到了廣泛應(yīng)用。本文研究了一種軟件無線電數(shù)字通信系統(tǒng)方案的設(shè)計(jì),并著重研究了其中中頻處理單元的設(shè)計(jì)和實(shí)現(xiàn)。針對實(shí)際應(yīng)用,本文提出了一個(gè)基于FPGA和DSP的軟件無線電中頻/基帶數(shù)字化處理系統(tǒng)的設(shè)計(jì)方案。該系統(tǒng)的特點(diǎn)是所有的中頻信號處理算法全部由軟件實(shí)現(xiàn),它主要包括高速A/D、超大規(guī)模FPGA芯片、高速DSP芯片和外部存儲器等,其中超大規(guī)模FPGA芯片和高速的DSP芯片是系統(tǒng)的核心。DSP芯片采用的是TI公司的C6416,F(xiàn)PGA芯片采用的是Xilinx公司的XC2V2000FG676,既兼顧速度和靈活性,又具有較強(qiáng)的通用性。 本文根據(jù)“基于FPGA的中頻數(shù)字化處理平臺的建立及若干關(guān)鍵算法的實(shí)現(xiàn)”研究課題,主要完成了軟件無線電通信系統(tǒng)中頻數(shù)字化若干關(guān)鍵算法實(shí)現(xiàn)的任務(wù),具體包括通用數(shù)字中頻板的設(shè)計(jì)、中頻板上FPGA和DSP、D/A的接口設(shè)計(jì)、各種數(shù)字通信關(guān)鍵技術(shù)(數(shù)字上/下變頻、調(diào)制解調(diào)、信道編譯碼、交織解交織等)的FPGA實(shí)現(xiàn)。本文研究的系統(tǒng)分別在Matlab、ISE、Modelsim、Visual DSP++、ChipScope Pro等軟件中進(jìn)行了仿真和驗(yàn)證,并已交付使用。結(jié)果表明,本文提出的方案正確可行,達(dá)到了預(yù)定要求。本文的工作對其它軟件無線電系統(tǒng)的實(shí)現(xiàn)也具有較大的參考價(jià)值。

    標(biāo)簽: FPGA 中頻數(shù)字化 關(guān)鍵算法

    上傳時(shí)間: 2013-04-24

    上傳用戶:thinode

  • 基于FPGA的GPS中頻數(shù)字接收機(jī)

    本文進(jìn)行了基于FPGA的GPS直序偽碼擴(kuò)頻接收機(jī)的設(shè)計(jì)和數(shù)字化硬件實(shí)現(xiàn)。論文首先對GPS衛(wèi)星導(dǎo)航定位系統(tǒng)進(jìn)行了分析,并對與數(shù)字化接收機(jī)直接相關(guān)聯(lián)的GPS信號中頻部分結(jié)合實(shí)際系統(tǒng)要求進(jìn)行了設(shè)計(jì)和分析,由此確定了數(shù)字化偽碼捕獲跟蹤接收機(jī)研制的具體要求,之后完成了接收機(jī)中頻數(shù)字化方案設(shè)計(jì)。同時(shí)對偽碼捕獲跟蹤后端的載波捕獲跟蹤的實(shí)現(xiàn)方案進(jìn)行了描述和分析。最后利用EDA工具在FPGA芯片上實(shí)現(xiàn)了GPS數(shù)字化接收機(jī)的偽碼捕獲跟蹤。 受工作環(huán)境的制約,GPS衛(wèi)星接收機(jī)系統(tǒng)首先表現(xiàn)為功率受限系統(tǒng),接收機(jī)必須滿足在低信噪比條件下工作。同時(shí)接收機(jī)與衛(wèi)星間高動(dòng)態(tài)產(chǎn)生的多普勒頻率,給接收機(jī)實(shí)現(xiàn)快速捕獲帶來了難度。通過仿真分析,綜合了實(shí)現(xiàn)難度和性能兩方面因素,針對小信噪比工作條件提出了改進(jìn)型的序貫偽碼捕獲實(shí)施方案。同時(shí)按照捕獲概率和時(shí)間的要求,對接收機(jī)偏壓、上、下門限、NCO增益等進(jìn)行了設(shè)計(jì)和仿真分析,確定了捕獲的數(shù)字化實(shí)現(xiàn)方案,偽碼跟蹤采用超前滯后環(huán)方案。捕獲完成后可使本地偽碼與接收偽碼的相對誤差保持在±1/4碼元范圍內(nèi),而跟蹤環(huán)路的跟蹤范圍為±4/3碼元,保證了捕獲到跟蹤的可靠銜接,同時(shí)采用可變環(huán)路帶寬措施解決了跟蹤速度和精度的矛盾。 在數(shù)字化實(shí)現(xiàn)設(shè)計(jì)中,給出了詳細(xì)的數(shù)字化實(shí)現(xiàn)方案和分析,這樣在保證工作精度的同時(shí)盡量減少硬件資源的開銷,利用EDA工具,采用Veilog設(shè)計(jì)語言在Xilinx的VirtexII系列的XC2V500fg256的FPGA上完成數(shù)字化接收機(jī)偽碼捕獲跟蹤的實(shí)現(xiàn),并在其開發(fā)平臺上對數(shù)字化接收機(jī)進(jìn)行了仿真驗(yàn)證,在給定的工作條件下達(dá)到了設(shè)計(jì)性能和指標(biāo)要求。

    標(biāo)簽: FPGA GPS 中頻 數(shù)字接收機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶:15510133306

  • 基于FPGA的HDB3編譯碼設(shè)計(jì)

    一般由信源發(fā)出的數(shù)字基帶信號含有豐富的低頻分量,甚至直流分量,這些信號往往不宜直接用于傳輸,易產(chǎn)生碼間干擾進(jìn)而直接影響傳輸?shù)目煽啃裕蚨獙ζ溥M(jìn)行編碼以便傳輸。傳統(tǒng)的井下信號在傳輸過程中普遍采用曼徹斯特碼的編解碼方式,而該方式的地面解碼電路復(fù)雜。FPGA(現(xiàn)場可編程門陣列)作為一種新興的可編程邏輯器件,具有較高的集成度,能將編解碼電路集成在一片芯片上,而HDB3碼(三階高密度雙極性碼)具有解碼規(guī)則簡單,無直流,低頻成份少,可打破長連0和提取同步方便等優(yōu)點(diǎn)。基于上述情況,本文提出了基于FPGA的}tDB3編譯碼設(shè)計(jì)方案。 該研究的總體設(shè)計(jì)方案包括用MATLAB進(jìn)行HDB3編譯碼算法的驗(yàn)證,基于FPGA的HDB3碼編譯碼設(shè)計(jì)與仿真,結(jié)果分析與比較三大部分。為了保證該設(shè)計(jì)的可靠性,首先是進(jìn)行編譯碼的算法驗(yàn)證;其次通過在FPGA的集成設(shè)計(jì)環(huán)境QuartusⅡ軟件中完成HDB3碼的編譯、綜合、仿真等步驟,通過下載電纜下載到特定的FPGA芯片上,用邏輯分析儀進(jìn)行時(shí)序仿真;最后將算法驗(yàn)證結(jié)果與仿真結(jié)果作一對比,分析該研究的可行性與可靠性。 研究表明,基于FPGA的HDB3編譯碼設(shè)計(jì)具有體積小,譯碼簡單,編程靈活,集成度高,可靠等優(yōu)點(diǎn)。

    標(biāo)簽: FPGA HDB3 編譯碼

    上傳時(shí)間: 2013-04-24

    上傳用戶:siguazgb

主站蜘蛛池模板: 府谷县| 林周县| 吉木乃县| 仙居县| 关岭| 彭水| 象州县| 樟树市| 合川市| 甘南县| 红河县| 黔西| 屏山县| 古蔺县| 新乡县| 镇平县| 浑源县| 临洮县| 松潘县| 德清县| 祁连县| 廉江市| 华阴市| 延庆县| 冕宁县| 绥中县| 离岛区| 安阳县| 阳曲县| 红河县| 佛学| 潮安县| 佛冈县| 安达市| 松原市| 巴楚县| 通城县| 太湖县| 易门县| 托克托县| 区。|