亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

場特性

  • 基于FPGA的OQPSK調制解調器設計與實現.rar

    偏移正交相移鍵控(OQPSK:Offset Quadrature Phase Shift Keying)調制技術是一種恒包絡調制技術,具有頻譜利用率高、頻譜特性好等特點,廣泛應用于衛星通信和移動通信領域。 論文以某型偵收設備中OQPSK解調器的全數字化為研究背景,設計并實現了基于FPGA的全數字OQPSK調制解調器,其中調制器主要用于仿真未知信號,作為測試信號源。論文研究了全數字OQPSK調制解調的基本算法,包括成形濾波器、NCO模型、載波恢復、定時恢復等;完成了整個調制解調算法的MATLAB仿真。在此基礎上,采用VHDL硬件描述語言在Xilinx公司ISE7.1開發環境下設計并實現了各個算法模塊,并在硬件平臺上加以實現。通過實際現場測試,實現了對所偵收信號的正確解調。論文還實現了解調器的百兆以太網接口,使得系統可以方便地將解調數據發送給計算機進行后續處理。

    標簽: OQPSK FPGA 調制

    上傳時間: 2013-06-30

    上傳用戶:Miyuki

  • 《信號完整性分析》.rar

    國外信號完整性的經典之作,中文譯本 本書全面論述了信號完警性問題,主要講述了信號完整性和物理設概念,帶寬、電感和特性阻抗的實質含義,電阻、電容、電感和阻擾的相關分析,解決信號完整性問題的四個實用技術手段,物理互連世計對信號完格性的影響,數學推導背后隱藏的解決方案,以及改進信號完整推薦的設計準則等。該書與其他大多數同類書籍相比更強調直觀理解、實用工具和工程實踐,它以入門式的切入方式,使得讀者很容易認識到物理互連影響電氣性能的實質,從而可以盡快掌握信號完整性設計技術。本書作者以實踐專家的視角指出了造成信號完整性問題的根源,特別給出了在設計前期階段的問題解決方案,這是面向電子工業界的設技工程師和產品負責人的一本具有實用價值的參考書,其目的在于幫助也們在信號完整性問題出現之前能提前發現并及早加以解決,同時也可作為相關專業水本科生及研究生的教學指導用書

    標簽: 信號完整性

    上傳時間: 2013-04-24

    上傳用戶:bangbangbang

  • 基于DM642的X264開源代碼實現的研究

    本文概述了 H.264 視頻壓縮編碼標準的主要特性,簡要介紹了當前H.264 的幾種開源軟件。詳細分析了其中 X264 參考程序的具體結構,并針對TMS320DM642 平臺建議了可能的優化方向。

    標簽: X264 642 DM 開源

    上傳時間: 2013-07-05

    上傳用戶:米卡

  • 光耦的設計及電氣特性解析

    LED 所能承受的最大反向電壓。當超過此電壓時,發光二極管會突然有反向電流流過,此時,LED無法發光。另外,當有反向電流流過時,可能導致此后發光效率會降低。因此,此反向電壓超過

    標簽: 光耦 電氣特性

    上傳時間: 2013-06-23

    上傳用戶:lwt123

  • 設有合金型溫度保險絲的壓敏電阻產品說明書

    金屬氧化物壓敏電阻器(MOV),簡稱為壓敏電阻器,它以其優越的非線性伏安特性,廣泛用作線路、設備及元器件的過電壓保護和浪涌吸收元件。MOV 雖有卓越的功能和作用,但是它在各種應力的作用下,總是會失效的

    標簽: 合金 壓敏電阻 產品說明書 溫度保險絲

    上傳時間: 2013-05-18

    上傳用戶:xinyuzhiqiwuwu

  • SmartSOPC 多功能教學實驗開發平臺

    SmartSOPC 多功能教學實驗開發平臺――產品特性及技術參數概述:SmartSOPC 多功能教學實驗開發平臺集眾多種功能于一體,是SOPC

    標簽: SmartSOPC 多功能 教學實驗 開發平臺

    上傳時間: 2013-06-07

    上傳用戶:lunshaomo

  • 應用VHDL基于FPGA設計FIR濾波器

    伴隨高速DSP技術的廣泛應用,實時快速可靠地進行數字信號處理成為用戶追求的目標。同時,由于可編程器件在速度和集成度方面的飛速提高,使得利用硬件實現數字信號實時快速可靠處理有了新的途徑。 FIR濾波器是數字信號處理中常用部件,它的最大優點在于:設計任何幅頻特性時,可以具有嚴格的線性相位,這一點對數字信號的實時處理非常關鍵。 FPGA是常用的可編程器件,它所具有的查找表結構非常適用于實現實時快速可靠的FIR濾波器,在加上VHDL語言靈活的描述方法以及與硬件無關的特點,使得使用VHDL語言基于FPGA芯片實現FIR濾波器成為研究的方向。 本文對基于FPGA的FIR數字濾波器實現進行了研究,并設計了一個16階的FIR低通濾波器。所做的主要工作為: 1.以FIR數字濾波器的基本理論為依據,使用分布式算法作為濾波器的硬件實現算法,并對其進行了詳細的討論。針對分布式算法中查找表規模過大的缺點,采用多塊查找表的方式減小硬件規模。 2.在設計中采用了自頂向下的層次化、模塊化的設計思想,將整個濾波器劃分為多個模塊,利用VHDL語言的描述方法進行了各個功能模塊的設計,最終完成了FIR數字濾波器的系統設計。 3.采用FLEX10K系列器件實現一個16階的FIR低通濾波器的設計實例,用MAX+PLUSII軟件進行了仿真,并用MATLAB對仿真結果進行了分析,證明所設計的FIR數字濾波器功能正確。 仿真結果表明,本論文所設計的FIR濾波器硬件規模較小,采樣率達到了17.73MHz。同時只要將查找表進行相應的改動,就能分別實現低通、高通、帶通FIR濾波器,體現了設計的靈活性。

    標簽: VHDL FPGA FIR 濾波器

    上傳時間: 2013-04-24

    上傳用戶:zdluffy

  • FPGA的測試

    隨著FPGA(FieldProgrammableGateArray)器件的應用越來越廣泛且重要,FPGA的測試技術也得到了廣泛重視和研究。基于FPGA可編程的特性,應用獨立的測試(工廠測試)需要設計數個測試編程和測試向量來完成FPGA的測試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對上述問題,以XilinxXC4000E系列FPGA為主要的研究對象,在詳細研究FPGA內部結構的基礎上,基于“分治法”的基本思路對FPGA的測試理論和方法做了探索性研究。 研究完成了對可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測試。主要基于“分治法”對CLB及其子模塊進位邏輯(CLM)、查找表(LUT)的RAM工作模式等進行了測試劃分,分別實現了以“一維陣列”為基礎的測試配置和測試向量,以較少了測試編程次數完成了所有CLB資源的測試。 研究完成了對互連資源(ConfigrableInterconnectResource)的測試。基于普通數據總線的測試方法,針對互連資源主要由線段和NMOS開關管組成的特點及其自身的故障模型,通過手工連線實現測試配置,僅通過4次編程就實現了對其完全測試。 在測試理論研究的基礎上,我們開發了能對FPGA器件進行實際測試的測試平臺。基于硬件仿真器的測試平臺通過高速光纖連接工作站上的EDA仿真軟件,把軟件語言描述的測試波形通過硬件仿真器轉化為真實測試激勵,測試響應再讀回到仿真軟件進行觀察,能夠靈活、快速的完成FPGA器件的配置和測試。該平臺在國內首次實現了軟硬件協同在線測試FPGA。在該平臺支持下,我們成功完成了對各軍、民用型號FPGA的測試任務。 本研究成果為國內自主研發FPGA器件提供了有力保障,具有重大科研與實踐價值,成功解決了國外公司在FPGA測試技術上的壟斷問題,幫助國產FPGA器件實現完全國產化。

    標簽: FPGA 測試

    上傳時間: 2013-05-17

    上傳用戶:wangyi39

  • 基于FPGA實現數控步進電機多軸連動

    數控系統在工礦領域已得到廣泛應用,計算機數控系統通過對數字化信息的處理和運算,并轉化成脈沖信號,實現對步進電機的控制,進而控制數控機床動作和零件加工。隨著嵌入式技術的發展,我們可以設計規模更小,成本更低,功能更特定的嵌入式系統來完成傳統計算機數控系統所完成的工作。 步進電機以其精度高、控制靈活、定位準確、起停迅速、工作可靠、能直接接受數字信號的特點,成為數控系統中的重要執行部件。然而根據步進電機的特性,必須要采取適當而有效的升降速控制策略,特別是在多電機連動的系統中,對多個電機連動的速度控制和脈沖分配也很值得研究。在本文中作者將介紹一種三軸連動的速度控制和脈沖分配的優化算法,以及其在基于FPGA和ARM配合的高速數控雕刻機控制系統中的實現。 在本文中還可以看見,為了減小本系統中主控MCU的壓力,作者還將利用FPGA來設計一個針對多電機連動的速度控制和脈沖分配優化算法的外圍定制控制器。 最終實驗結果表明,作者所提出的優化算法及其在本系統的實現方案,完全達到客戶所提出的高速數控雕刻機控制系統的各項設計性能指標。

    標簽: FPGA 數控 步進電機

    上傳時間: 2013-07-02

    上傳用戶:dreamboy36

  • 二維DCT/IDCT處理核的FPGA設計與實現

    離散余弦變換(DCT)及其反變換(IDCT)在圖像編解碼方面應用十分廣泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等國際標準所采用。由于其計算量較大,軟件實現往往難以滿足實時處理的要求,因而在很多實際應用中需要采用硬件設計的DCT/IDCT處理電路來滿足我們對處理速度的要求。本文所研究的內容就是針對圖像處理應用的8×8二維DCT/IDCT處理核的硬件實現。 本文首先介紹了DCT和IDCT在圖像處理中的作用和原理,詳細說明了DCT變換實現圖像壓縮的過程,并與其它變換比較說明了用DCT變換實現圖像壓縮的優勢。接著,分析研究了DCT的各種快速算法,總結了前人對DCT快速算法及其實現所做的研究。本文給出了兩種性能、資源上有一定差異的二維DCT/IDCT的FPGA設計方案。兩種方案均利用DCT的行列分離特性,采用流水線設計技術,將二維DCT/IDCT實現轉化為兩個一維DCT/IDCT實現。在一維DCT/IDCT設計中,根據圖像處理的特點對Loeffler算法的數據流進行了優化,通過合理安排時鐘周期數和簡化各周期內的操作,大大縮短了關鍵路徑的執行時間,從而提高了流水線的執行速度。最后,對所設計的DCT/IDCT處理核進行了綜合和時序仿真。 結果表明,當使用Altera公司的MERCURY系列FPGA器件時,本文設計的方案一能夠在116M時鐘頻率下正確完成8×8的二維DCT或IDCT的邏輯運算,消耗2827個邏輯單元;方案二能夠在74M時鐘頻率下正常工作,消耗1629個邏輯單元。

    標簽: IDCT FPGA DCT 二維

    上傳時間: 2013-07-14

    上傳用戶:3291976780

主站蜘蛛池模板: 芒康县| 阜新| 梧州市| 淮滨县| 伊金霍洛旗| 虞城县| 乐昌市| 吉首市| 高密市| 金湖县| 司法| 南宁市| 张家港市| 扬州市| 武鸣县| 彝良县| 仪征市| 遵义县| 精河县| 于都县| 梓潼县| 峨山| 河北区| 庐江县| 武义县| 清远市| 曲周县| 运城市| 靖宇县| 巴林右旗| 武邑县| 名山县| 晴隆县| 芦溪县| 泾源县| 邵阳县| 佛坪县| 都昌县| 罗山县| 伊川县| 清镇市|