定時(shí)器T1中斷實(shí)驗(yàn)。 1、定時(shí)器中斷實(shí)驗(yàn)。定時(shí)器產(chǎn)生10mS周期中斷,通過(guò)計(jì)數(shù)讓PB1電平產(chǎn)生周期變化。 2、內(nèi)部1 M晶振。
標(biāo)簽: 定時(shí)器 實(shí)驗(yàn) 10 mS
上傳時(shí)間: 2016-07-14
上傳用戶:CHINA526
東芯IVSEP3203F50移動(dòng)終端應(yīng)用處理器用戶手冊(cè) 第1 章 東芯IV SEP3203F50 概述. 第2 章 ARM7TDMI 內(nèi)核 第3 章 EMI 外部存儲(chǔ)器接口 第4 章 片上SRAM 第5 章 時(shí)鐘與功耗管理模塊PMC 第6 章 LCD 控制器 第7 章 MMA 多媒體加速器 第8 章 DMA 控制器 第9 章 INTC 中斷控制器. 第10 章 RTC 實(shí)時(shí)時(shí)鐘控制器. 第11 章 TIMER 通用定時(shí)器 第12 章 UART 通用異步收發(fā)器. 第13 章 SPI 串行外設(shè)接口 第14 章 USB 設(shè)備接口 第15 章 PWM 脈沖調(diào)制器. 第16 章 多媒體卡控制器MMC/SD 第17 章 AC 97 控制器 第18 章 GPIO 通用輸入輸出.
標(biāo)簽: 3203F 3203 F50 ARM7TDMI
上傳時(shí)間: 2014-01-23
上傳用戶:源碼3
EDA實(shí)驗(yàn)--UART串口實(shí)驗(yàn):UART 主要有由數(shù)據(jù)總線接口、控制邏輯、波特率發(fā)生器、發(fā)送部分和接收部分等組成。UART 發(fā)送器 --- 發(fā)送器每隔16 個(gè)CLK16 時(shí)鐘周期輸出1 位,次序遵循1位起始位、8位數(shù)據(jù)位(假定數(shù)據(jù)位為8位)、1位校驗(yàn)位(可選)、1位停止位。 UART 接收器 --- 串行數(shù)據(jù)幀和接收時(shí)鐘是異步的,發(fā)送來(lái)的數(shù)據(jù)由邏輯1 變?yōu)檫壿? 可以視為一個(gè)數(shù)據(jù)幀的開(kāi)始。接收器先要捕捉起始位,確定rxd 輸入由1 到0,邏輯0 要8 個(gè)CLK16 時(shí)鐘周期,才是正常的起始位,然后在每隔16 個(gè)CLK16 時(shí)鐘周期采樣接收數(shù)據(jù),移位輸入接收移位寄存器rsr,最后輸出數(shù)據(jù)dout。還要輸出一個(gè)數(shù)據(jù)接收標(biāo)志信號(hào)標(biāo)志數(shù)據(jù)接收完。 波特率發(fā)生器 --- UART 的接收和發(fā)送是按照相同的波特率進(jìn)行收發(fā)的。波特率發(fā)生器產(chǎn)生的時(shí)鐘頻率不是波特率時(shí)鐘頻率,而是波特率時(shí)鐘頻率的16 倍,目的是為在接收時(shí)進(jìn)行精確地采樣,以提出異步的串行數(shù)據(jù)。 --- 根據(jù)給定的晶振時(shí)鐘和要求的波特率算出波特率分頻數(shù)。
標(biāo)簽: UART EDA CLK 實(shí)驗(yàn)
上傳時(shí)間: 2014-01-25
上傳用戶:xsnjzljj
功能:ZY886A液晶顯示模塊顯示控制。啟動(dòng)程序即進(jìn)入正常顯示狀態(tài)(循環(huán)顯示一系列數(shù)字0~F)。 說(shuō)明:將跳線器題J6、J19、J20分別短接到LCM_/WR、LCM_DAT、LCM_/CS端。 通過(guò)跳線器J8、J9選擇高頻晶振6MHZ。 在DP-932下載實(shí)驗(yàn)儀上,通過(guò)JP2與ZY886A液晶模塊進(jìn)行連接。
標(biāo)簽: LCM LCM_DAT 886A 886
上傳時(shí)間: 2014-01-07
上傳用戶:manking0408
主要方法和要求:(1)用匯編語(yǔ)言對(duì)定時(shí)器8253和中斷控制器8259A編程計(jì)數(shù)、定時(shí)和中斷,進(jìn)行定時(shí)計(jì)數(shù)(在規(guī)定的時(shí)間內(nèi)記錄外部脈沖的數(shù)目),計(jì)算出頻率,用LED數(shù)碼管顯示出來(lái)。
標(biāo)簽: 8259A 8253 匯編語(yǔ)言 定時(shí)器
上傳時(shí)間: 2014-12-02
上傳用戶:黑漆漆
2.1 設(shè)計(jì)總要求 2.1.1 實(shí)驗(yàn)計(jì)算機(jī)的外設(shè)需求 該實(shí)驗(yàn)計(jì)算機(jī)具有鍵盤(pán)和打印機(jī)兩種外部設(shè)備。外設(shè)和內(nèi)存統(tǒng)一操作指令,程序查詢(xún)法使用外設(shè)。 2.1.2實(shí)驗(yàn)計(jì)算機(jī)運(yùn)算器結(jié)構(gòu) 運(yùn)算器采用單累加器多通用寄存器結(jié)構(gòu) 2.1.3實(shí)驗(yàn)計(jì)算機(jī)功能和用途 能執(zhí)行鍵盤(pán)輸入的奇數(shù)i (i=1-255)回打出來(lái)并存入100H號(hào)開(kāi)始的內(nèi)存單元中。
標(biāo)簽: 2.1 實(shí)驗(yàn) 外設(shè) 計(jì)算機(jī)
上傳時(shí)間: 2016-07-30
上傳用戶:wff
蜂鳴器唱《祝你平安》 * * ********************************************************************************/ SPK bit P2.3 ORG 0000H LJMP START ORG 000BH INC 20H 中斷服務(wù),中斷計(jì)數(shù)器加1 MOV TH0,#0D8H MOV TL0,#0EFH 12M晶振,形成10毫秒中斷
標(biāo)簽: 蜂鳴器
上傳時(shí)間: 2014-11-08
上傳用戶:bruce5996
CS1150中文用戶手冊(cè):CS1150是低功耗模數(shù)轉(zhuǎn)換芯片。有效分辨率17位,輸出24位 數(shù)據(jù)。工作電壓2.7V~5.5V、集成50Hz、60Hz陷波、128倍增益放大器、參考電壓為 0.1V~5V、集成SPI接口。可以廣泛使用在工業(yè)控制、量重、液體/氣體化學(xué)分析、 血液分析、智能發(fā)送器、便攜測(cè)量?jī)x器領(lǐng)域。 目 錄: 1 CS1150功能說(shuō)明. 1.1 CS1150主要功能特性. 1.2 應(yīng)用場(chǎng)合. 1.3 功能描述. 2 芯片絕對(duì)最大極限值. 2.1 CS1150數(shù)字邏輯特性. 2.2 CS1150的管腳和封裝. 2.3 CS1150時(shí)序. 3 CS1150功能模塊描述. 3.1.可選增益放大器. 3.2.調(diào)制器. 3.3 外接參考電壓. 3.4 時(shí)鐘單元. 3.5 數(shù)字濾波器. 3.6 串行總線接口. 3.6.1 片選信號(hào). 3.6.2 串行時(shí)鐘. 3.6.3 數(shù)據(jù)輸入輸出. 4 CS1150的封裝. 圖 清 單: 圖1 CS1150原理框圖、特性說(shuō)明. 圖2 CS1150管腳圖. 圖3 CS1150時(shí)序圖. 圖4 外部晶振連接圖. 表 清 單: 表1 CS1150極限值. 表2 CS1150數(shù)字邏輯特性. 表3 CS1150管腳描述. 表4 AVDD=5V時(shí)CS1150電氣特性. 表5 CS1150時(shí)序表. 表6 調(diào)制器采樣頻率表.
標(biāo)簽: 1150 CS 用戶手冊(cè) 低功耗
上傳時(shí)間: 2016-08-28
上傳用戶:linlin
根據(jù)freescale XXDZ60的多用途時(shí)鐘發(fā)生器的設(shè)置原理,F(xiàn)EI->PEE模式變化的寄存器設(shè)置,總線頻率由外部晶振的4M調(diào)整為10M MCGOUT
標(biāo)簽: freescale XXDZ 60 多用
上傳時(shí)間: 2016-09-01
上傳用戶:gaojiao1999
電子秒表的設(shè)計(jì) 1、用系統(tǒng)8253定時(shí)器提供的55ms定時(shí)單位,設(shè)計(jì)秒表定時(shí)程序。 2、有關(guān)系統(tǒng)定時(shí)方法: PC機(jī)系統(tǒng)中的8253定時(shí)器0工作于方式3,外部提供一個(gè)時(shí)鐘作為CLK信號(hào), 頻率:f=1.1931816MHz。 定時(shí)器0輸出方波的頻率:fout=1.1931816/65536=18.2Hz。 輸出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中斷
上傳時(shí)間: 2014-06-21
上傳用戶:lhw888
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1