亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多功能虛擬儀器軟件-Multi-<b>Instrument</b> Pro

  • 采用FPGA實現基于ATCA架構的2.5Gbps串行背板接口

    當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。

    標簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 基于ARM的DeviceNet從站開發

    DeviceNet現場總線標準作為工業現場總線的國際標準,其開放性和先進性得到了廣泛關注和充分肯定。開發符合DeviceNet現場標準的自動化產品意義重大,也是必要的。 文中從現場通用的老式串口(RS232和RS485)與新興DeviceNet網絡的兼容問題以及模擬量,數字量和多種總線等多功能的一體化問題為出發點,以Atmel的32位ARM7高速處理器為開發平臺,充分發揮其處理高速和功能多樣的優勢,同時結合DeviceNet現場總線高效和診斷的優點,開發了一個帶8路數字量輸入,8數字量輸出,4路模擬量輸入以及RS232為底層自定義協議串口,RS485為底層的在線可配置Modbus協議的DevciceNet一體化通訊網關。 最后文中還利用雙口RAM的協同處理能力,構成雙CPU處理能力的結構,將avr162的8位處理器處理PROFIBUS總線數據,而將32位的ARM7處理器處理DeviceNet總線數據。文中特別從系統硬件開發和軟件開發兩方面加以闡述,并結合OMRON PLC主站測試系統,最終成功給于測試。 為了便于讀者理解和文章的完整性,本文首先對DeviceNet現場總線標準做了簡單介紹;后根據DeviceNet標準對所需求的產品的進行總體設計,以及相應的DeviceNet網關的硬件和軟件的設計和開發。最后,搭建了DeviceNet-Modbus測試系統和DeviceNet-PROFIBUS DP兩套測試系統對所開發產品進行的了功能測試。本課題按照預期設計思想完成了DeviceNet多功能網關的軟硬件的開發,并將系統程序下載到處理器中,在測試平臺下能夠長時間的正常運行,達到了期望效果。

    標簽: DeviceNet ARM

    上傳時間: 2013-04-24

    上傳用戶:huangzchytems

  • 基于ARM的嵌入式閘門智能測控儀表的設計

    儀器儀表產品的總體發展趨勢是傳統的儀器儀表將仍然朝著高性能、高精度、高靈敏、高穩定、高可靠、高環保和長壽命的“六高一長”的方向發展;新型的儀器儀表與元器件將朝著微型化、集成化、電子化、數字化、多功能化、智能化、網絡化、計算機化的方向發展;其中占主導地位、起核心或關鍵的作用是微型化、智能化和網絡化。而我國儀器儀表在工業自動化儀表方面重點發展基本上是基于現場總線技術的主控系統裝置及智能化儀表和專用自動化儀表;閘門測控儀表一般的功能都是控制閘門開度、荷重,以及超限報警等基本功能。處理器核心也一般都是8/16位的單片機,8/16位單片機功能簡單難以滿足嵌入式設備的網絡、圖像傳輸等要求,而且對人際交互功能的支持也相對較弱。 本文正是針對現有閘門測控儀存在的功能單一、網絡功能差、接口標準不統一、不具備監控功能等問題,開發設計高性能新型智能儀表。以設計出一種智能型閘門測控儀表為研究出發點,在分析國內主流儀表廠家的儀表操作方式和儀表功能的基礎上,合理地進行軟硬件設計,為在同一硬件平臺下實現多種儀表的功能進行創新性和探索性研究。提出基于ARM的嵌入式閘門智能測控儀表的設計,構建基于ARM系統的硬件平臺和基于嵌入式Linux操作系統的軟件平臺。應用嵌入式系統技術設計開發全新的智能閘門測控儀主要功能包括:閘門開度和荷重自動檢測、實時性控制;過閘流量實時自動監測;閘門運行狀態診斷與故障報警;實時工況圖像處理;工業以太網現場總線接口與網絡傳輸等。

    標簽: ARM 嵌入式 儀表 閘門

    上傳時間: 2013-04-24

    上傳用戶:lingduhanya

  • 基于ARM與Linuz的無線傳感器網絡節點設計與實現

    無線傳感器網絡是一項融合計算機技術、半導體技術、通信技術、傳感器技術等的新興技術,它在軍事、工業、農業、建筑、醫療、交通等各個領域均有廣闊的應用前景。無線傳感器網絡中包含眾多關鍵技術,因此需要一種功能強大的節點支持網絡的正常運行,為用戶提供多功能的服務。 目前無線傳感器網絡節點的硬件平臺絕大部分是基于單片機實現的,它們具有有限的存儲和處理能力,只能完成簡單的傳感器數據采集、處理和轉發功能。有少部分硬件平臺采用32位的處理器,但是這些平臺的價格昂貴或者靈活性較差,不利于無線傳感器網絡的實驗研究及應用的拓展。 基于上述研究現狀,本文設計并實現一個基于32位ARM處理器和Linux操作系統的無線傳感器網絡節點。該節點具有強大的存儲、處理能力,而且成本和功耗較低,能夠配合不同類型的傳感器節點使用,便于二次開發,對于無線傳感器網絡各種理論和算法的驗證及實現各種應用有重大意義。論文主要分為三部分: 1、無線傳感器網絡節點硬件設計:在分析現有硬件平臺缺點的基礎上,設計本文的無線傳感器網絡節點硬件結構,進行硬件選型并分析各個模塊的結構和硬件原理,搭建好硬件平臺。 2、無線傳感器網絡節點軟件實現:根據設計的無線傳感器網絡節點硬件結構分析軟件應包含的內容及層次結構。由于Linux支持多種體系結構、開源等優點,因此本文選擇其作為無線傳感器網絡節點的操作系統,并分層次地實現基于Linux的整個軟件系統,包括引導程序、內核、根文件系統、驅動程序。 3、無線傳感器網絡節點的應用:在1、2部分完成的基本功能上需要擴充具體的應用程序才能將該節點應用到實際環境中。這部分首先分析本文所實現的節點的幾種典型應用場景,然后在該節點上實現幾種常用的服務程序,最后設計并實現質心定位應用案例,展示了在此節點上可方便地實現功能擴充和特定應用開發,同時也說明了該節點強大的功能。

    標簽: Linuz ARM 無線傳感器網絡 節點設計

    上傳時間: 2013-04-24

    上傳用戶:wmwai1314

  • 基于LabVIEW溫濕度復合測量系統的設計

    為了解決傳統的溫濕度測量過程中存在的間題,利用集成濕度傳感器HIH-3610測得相對濕度,用多功能芯片DS2438測得工作電壓和濕度補償數據,上位機采用IabVIEW編程進行濕度補償計算和顯示,研制了

    標簽: LabVIEW 溫濕度 測量系統

    上傳時間: 2013-07-06

    上傳用戶:CSUSheep

  • 基于ARMFPGA的雷達伺服控制器設計

    這篇論文在系統分析國內外雷達伺服控制系統研究現狀的基礎上,選定以ARM為內核的基于ARM+FPGA的雷達伺服控制器為研究對象。 首先,根據雷達伺服控制系統功能要求與性能指標,進行系統的硬件設計:選擇基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作為主控芯片,ARM與FPGA的連接形式采用中斷+存儲器的形式;將ARM與FPGA上多余的引腳引出作為將來升級的需要;還畫出ARM+FPGA的雷達伺服控制器的系統圖并制作了PCB板。 其次,選用PID對伺服系統進行控制,模糊神經網絡綜合了模糊控制和神經網絡的優點,并利用模糊神經網絡算法對PID參數進行在線調整。用Matlab7.1進行仿真,其結果表明:該控制算法對系統具有良好的控制效果,性能較常規PID得到較大改善。 最后,根據FPGA在伺服系統主要任務,用VHDL語言和原理圖在FPGA芯片中分別編制實現DAC0832接口控制功能、光電編碼器與脈沖發生電路的程序代碼;并在Quartus II6.0環境下通過仿真,且得到仿真的波形符合系統功能要求。采用C語言編寫在ARM中實現模糊神經網絡PID控制算法的代碼,通過CodeWarrior for ARM的編譯無誤后,生成可執行文件.axf,,調用AXD進行在線仿真調試。仿真結果表明:模糊神經網絡PID算法對伺服系統能夠進行有效控制。 結果表明:ARM作為伺服控制器的內核,其性價比與集成度高:用FPGA芯片實現接口電路使伺服控制器的可靠性高、速度快、可配置及連接方式靈活。因此采用基于ARM+FPGA的雷達伺服控制器,提高了系統的開放性、實時性、可靠性,降低了系統功耗,具有重要的應用價值。

    標簽: ARMFPGA 雷達 伺服 制器設計

    上傳時間: 2013-06-30

    上傳用戶:Ruzzcoy

  • 基于ARMLinux的流媒體網絡廣播平臺設計

    論文的工作是基于“流媒體網絡廣播系統”項目。在調研和消化多套國內外相關實驗平臺系統的基礎上,研究開發了基于ARM9處理器和嵌入式Linux操作系統的多功能實時計算機處理系統,并且根據實際需要構建了此系統的軟硬件平臺。流媒體網絡廣播系統是當前IT領域比較熱門的前沿技術,正是因為這前沿技術使得實際構建出的系統功能強大、體積小、成本低、具有相當強的可擴展性,完全能夠取代當前傳統廣播系統中廣泛采用的模擬信號傳輸方式,同時也更好解決了以往這種結構帶來的價格昂貴、體積龐大、系統利用率低等諸多劣勢。 本文設計開發了基于AMR-Linux的流媒體網絡廣播平臺,該系統基于SamsLlmgS3C2410處理器,采用嵌入式ARM-Linux操作系統,通過HTTP協議傳輸流媒體,利用MP3標準實現對音頻的解碼,從而支持流媒體網絡廣播功能。本論文設計了系統的軟件部分,包括底層軟件BootLoader、ARM-Linux操作系統、根文件系統、網卡的驅動程序等并提出了下一步工作的建議和設想。 基于ARM-Linux系統的軟件設計方法是本論文的重點和難點,也是論文的核心內容。流媒體網絡廣播系統已經經過測試,實際的應用效果表明該系統是可行的也是可靠的,同傳統的廣播系統相比,體現出了明顯的優勢。

    標簽: ARMLinux 流媒體 平臺設計 網絡廣播

    上傳時間: 2013-05-29

    上傳用戶:zhenyushaw

  • 基于ARM處理器的小型衛星通信網終端軟件研究

    采用多功能終端構成一種小型衛星通信網,要求各個終端能夠像計算機一樣支持多種各樣的外部設備,并能實現組網功能。采用能支持嵌入式Linux操作系統的ARM處理器可很好地滿足這種需求。本文重點研究這種智能終端中基于ARM處理器的嵌入式軟件及其實現,主要內容有: (1)在分析嵌入式系統、ARM處理器、Linux操作系統特點的基礎上,論證了這種基于ARM處理器和Linux操作系統實現組網多功能終端方案的可行性和優越性。 (2)介紹了嵌入式系統的組成、開發流程和步驟,搭建了嵌入式系統開發和調試平臺,包括軟件開發工具、硬件調試工具,軟件組件等。 (3)分析了該衛星通信網終端的需求,并詳細闡述了本系統的硬件配置,包括ARM處理器、存儲器和輸入/輸出接口。 (4)論證了本系統軟件部分設計的目標,提出了一種軟件結構方案,包括Bootloader、LinuX內核、文件系統、圖形用戶界面、網絡應用程序這幾個方面的選型和開發目標。 (5)完成ARM嵌入式軟件平臺的設計與實現,包括U-Boot的修改和移植、Linux系統內核的移植和剪裁、嵌入式Linux文件系統的制作、圖形用戶界面的安裝和編程基礎,以及Linux系統中驅動程序的設計。關鍵詞:衛星通信網,地面終端,嵌入式系統,ARM,Linux

    標簽: ARM 處理器 衛星通信網 軟件

    上傳時間: 2013-04-24

    上傳用戶:liu_yuankang

  • 基于ARM的H264編解碼實現

    由國際電信聯合會視頻編碼專家組和國際化標準組織運動圖像專家組聯合制定的H.264視頻壓縮標準,憑借相對其它標準較高的壓縮效率和優秀的圖像質量,已經成為目前最流行的視頻處理協議,具有廣闊的前景和巨大的應用價值,考慮其復雜的計算度,目前主流的實現方式包括ASIC的專用集成電路實現和DSP的純軟件實現等等。 ARM處理器伴隨著技術的進步,加入對數字信號處理的有效支持之后,在視頻編解碼領域的應用也越來越廣泛,本文就是在考慮這點的基礎上,研究利用深圳武耀博德公司設計的,基于Intel高性能的PXA270處理器的多功能嵌入式開發平臺EEliod來實現H.264的編解碼。 本文對H.264協議主要算法進行了研究,在基于ARM的EEliod平臺上利用WINCE嵌入式實時操作系統,通過EVC編譯環境,實現對Windows Visual C++下x264-060805代碼的編碼移植和對JM10.1的解碼移植。

    標簽: H264 ARM 編解碼

    上傳時間: 2013-06-09

    上傳用戶:17854267178

  • 基于ARM的車載GPS系統的研究

    隨著社會經濟和科學技術的發展,公路交通已經成為了關系國民經濟命脈和社會、經濟發展的重大系統。汽車導航觀念也逐漸深入人心,成為公路交通中極其重要的一個環節。人們已經不再滿足于用基于PC機的導航系統,因為它過于昂貴并且功耗高。現在,基于嵌入式設備的導航系統在迅速發展,但目前流行的是基于WinCE操作系統,它的成本比較高。 本文設計的導航系統采用基于ARM9結構的低功耗、高性能嵌入式SOC芯片S3C2410作為主控制器,使用嵌入式linux作為系統的內核。Linux是一個開放并且免費使用的操作系統,而CPU使用了32位RISC(精簡指令集)。基于ARM的嵌入式Llinux作為系統的內核解決了成本高的問題。因為嵌入式操作系統是本課題設計系統過程中應用的基礎,所以本文會詳細介紹。 系統可以采集GPS信號,支持RS-232接口,采用液晶顯示屏(LCD)的人機接口,為操作人員提供了良好的監控界面。軟件系統在嵌入式Linux操作系統下開發,實現了Linux操作系統和QT圖形系統的移植,設備驅動程序、控制應用程序、人機交互界面的設計。 本文從理論、硬件設計、軟件設計等方面介紹了基于ARM S3C2410多功能車載導航系統的設計與開發。

    標簽: ARM GPS 車載

    上傳時間: 2013-07-01

    上傳用戶:dong

主站蜘蛛池模板: 云南省| 新乐市| 永兴县| 苍山县| 宁都县| 信丰县| 新津县| 绥江县| 苗栗市| 莱州市| 黑河市| 莱阳市| 苗栗县| 卓尼县| 玛沁县| 礼泉县| 宿州市| 汪清县| 互助| 柘城县| 阳城县| 西乌珠穆沁旗| 秦安县| 沁阳市| 博白县| 绵阳市| 陕西省| 乌海市| 鄢陵县| 汾阳市| 西吉县| 湟源县| 乾安县| 伊金霍洛旗| 巴林右旗| 宿迁市| 曲阳县| 定结县| 黄浦区| 浪卡子县| 清原|