亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多目標(biāo)

  • 基于RS-485的多點數(shù)據(jù)采集與顯示系統(tǒng).rar

    基于RS-485的多點數(shù)據(jù)采集與顯示系統(tǒng)。

    標簽: 485 RS 多點

    上傳時間: 2013-05-24

    上傳用戶:huql11633

  • 基于FPGA的磁盤陣列控制器的硬件設計與實現(xiàn).rar

    隨著存儲技術的迅速發(fā)展,存儲業(yè)務需求的不斷增長,獨立的磁盤冗余陣列可利用多個磁盤并行存取提高存儲系統(tǒng)的性能。磁盤陣列技術采用硬件和軟件兩種方式實現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實現(xiàn)磁盤冗余陣列功能,對系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計算提高軟件RAID性能。針對RAID5采用FPGA(Field Programmable Gate Array)技術實現(xiàn)RAID控制器硬件設計,完成磁盤陣列啟動、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設計方案:獨立微處理器和較大容量的內存;實現(xiàn)RAID級別遷移,在線容量擴展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級RAID功能;利用Virtex-4內置硬PowerPC完成RAID服務器部分配置和管理工作,運行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務器上使用,也可作為一個獨立的系統(tǒng),成為磁盤陣列的調試平臺。 隨著集成電路的發(fā)展,芯片的體積越來越小,電路的布局布線密度越來越大,信號的工作頻率也越來越高,高速電路的傳輸線效應和信號完整性問題越來越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實現(xiàn)時分別從疊層設計、布局、電源完整性、阻抗匹配和串擾等方面考慮了信號完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進行了信號完整性分析及仿真。

    標簽: FPGA 磁盤陣列 控制器

    上傳時間: 2013-04-24

    上傳用戶:jeffery

  • 基于FPGA的多路脈沖時序控制電路設計與實現(xiàn).rar

    在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復頻率等方便可調。為此,本論文基于FPGA設計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調高精度延遲、可調脈沖寬度及占空比等。論文討論了FPGA芯片結構及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實現(xiàn)方法,以及如何利用VHDL語言實現(xiàn)硬件電路軟件化設計的技巧與方法,給出了整個系統(tǒng)設計的原理與實現(xiàn)。討論了高精密電源的PWM技術原理及實現(xiàn),并由此設計了FPGA所需電源系統(tǒng)。給出了配置電路設計、數(shù)據(jù)通信及接口電路的實現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達到10ns,最大寬度可達到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調,調節(jié)步長為5ns。

    標簽: FPGA 多路 脈沖

    上傳時間: 2013-06-15

    上傳用戶:ZJX5201314

  • 多功能EDA仿真/教學實驗系統(tǒng)

    多功能EDA仿真/教學實驗系統(tǒng)產品簡介北京普立華電子科技有限公司研發(fā)部提供核心模塊-單片機系統(tǒng)核心模塊-CPLD核心模塊-FP

    標簽: EDA 多功能 仿真 教學實驗系統(tǒng)

    上傳時間: 2013-05-26

    上傳用戶:rocwangdp

  • SmartSOPC 多功能教學實驗開發(fā)平臺

    SmartSOPC 多功能教學實驗開發(fā)平臺――產品特性及技術參數(shù)概述:SmartSOPC 多功能教學實驗開發(fā)平臺集眾多種功能于一體,是SOPC

    標簽: SmartSOPC 多功能 教學實驗 開發(fā)平臺

    上傳時間: 2013-06-07

    上傳用戶:lunshaomo

  • 基于FPGA實現(xiàn)數(shù)控步進電機多軸連動

    數(shù)控系統(tǒng)在工礦領域已得到廣泛應用,計算機數(shù)控系統(tǒng)通過對數(shù)字化信息的處理和運算,并轉化成脈沖信號,實現(xiàn)對步進電機的控制,進而控制數(shù)控機床動作和零件加工。隨著嵌入式技術的發(fā)展,我們可以設計規(guī)模更小,成本更低,功能更特定的嵌入式系統(tǒng)來完成傳統(tǒng)計算機數(shù)控系統(tǒng)所完成的工作。 步進電機以其精度高、控制靈活、定位準確、起停迅速、工作可靠、能直接接受數(shù)字信號的特點,成為數(shù)控系統(tǒng)中的重要執(zhí)行部件。然而根據(jù)步進電機的特性,必須要采取適當而有效的升降速控制策略,特別是在多電機連動的系統(tǒng)中,對多個電機連動的速度控制和脈沖分配也很值得研究。在本文中作者將介紹一種三軸連動的速度控制和脈沖分配的優(yōu)化算法,以及其在基于FPGA和ARM配合的高速數(shù)控雕刻機控制系統(tǒng)中的實現(xiàn)。 在本文中還可以看見,為了減小本系統(tǒng)中主控MCU的壓力,作者還將利用FPGA來設計一個針對多電機連動的速度控制和脈沖分配優(yōu)化算法的外圍定制控制器。 最終實驗結果表明,作者所提出的優(yōu)化算法及其在本系統(tǒng)的實現(xiàn)方案,完全達到客戶所提出的高速數(shù)控雕刻機控制系統(tǒng)的各項設計性能指標。

    標簽: FPGA 數(shù)控 步進電機

    上傳時間: 2013-07-02

    上傳用戶:dreamboy36

  • 基于DSP/FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實現(xiàn)

    現(xiàn)代雷達系統(tǒng)廣泛采用脈沖壓縮技術,用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術的迅猛發(fā)展和廣泛應用,為雷達脈沖壓縮處理的數(shù)字化實現(xiàn)提供了可能。 本文主要研究雷達多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現(xiàn)。在匹配濾波理論的指導下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內、帶寬在5MHz以下的線性調頻信號(LFM),非線性調頻信號(NLFM)和Taylor四相碼信號,且技術指標完全滿足實用系統(tǒng)的設計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉換器AD10242設計高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產生,以實現(xiàn)高精度采樣。 (2)根據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結果送出。 (4)以一片ADSP21160M和一片EP1K100QC208為核心,設計輸出板電路,完成數(shù)據(jù)對齊、求模和數(shù)據(jù)向下一級的輸出,并產生模擬輸出。 (5)調試并改進處理板和輸出板。

    標簽: FPGA DSP 多波形 壓縮系統(tǒng)

    上傳時間: 2013-06-11

    上傳用戶:qq277541717

  • 基于FPGA組的ASIC邏輯驗證技術研究

    隨著ASIC設計規(guī)模的增長,功能驗證已成為整個開發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗證方法已難以滿足應用的要求,基于FPGA組的原型驗證方法能有效縮短系統(tǒng)的開發(fā)周期,可提供更快更全面的驗證。由于FPGA芯片容量的增加跟不上ASIC設計規(guī)模的增長,單芯片已無法容納整個設計,所以常常需要對設計進行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對邏輯驗證系統(tǒng)的可配置互連結構和ASIC邏輯分割算法進行了深入的研究,提出了FPGA陣列的非對稱可配置互連結構。與現(xiàn)有的對稱互連結構相比,該結構能提供更多的互連通道,可實現(xiàn)對I/O數(shù)量、電平類型和互連路徑的靈活配置。 本文對邏輯分割算法進行了較深入的研究。針對現(xiàn)有的兩類分割算法存在的不足,提出并實現(xiàn)了基于設計模塊的邏輯分割算法,該算法有三個重要特征:1)基于設計代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導邏輯分割過程,避免了設計分割過程的盲目性,簡化了邏輯分割過程。 本文還對并行邏輯分割方法進行了研究,提出了兩種基于不同任務分配策略的并行分割算法,并對其進行了模擬和性能分析;驗證了采用并行方案對ASIC邏輯進行分割和映射的可行性。 最后基于改進的芯片互連結構,使用原型系統(tǒng)驗證方法對某一大規(guī)模ASIC設計進行了邏輯分割和功能驗證。實驗結果表明,使用改進后的FPGA陣列互連結構可以更方便和快捷地實現(xiàn)ASIC設計的分割和驗證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個驗證過程提供更好的支持,滿足現(xiàn)在和將來大規(guī)模ASIC邏輯驗證的需求。

    標簽: FPGA ASIC 邏輯 驗證技術

    上傳時間: 2013-06-12

    上傳用戶:極客

  • 基于WEB實現(xiàn)FPGA的遠程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對由單片機構成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題提出了基于現(xiàn)場可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對三片A/D芯片進行控制的遠程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫串口通信程序,通過串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進行現(xiàn)場數(shù)據(jù)采集,并通過串行通信將數(shù)據(jù)發(fā)送到PC機,在通信過程中完全遵守RS-232協(xié)議,具有較強的通用性和推廣價值。然后本文重點介紹了該采集系統(tǒng)的硬件設計原理和軟件設計框架,實現(xiàn)實時嵌入式微機數(shù)據(jù)采集系統(tǒng)的軟件和硬件設計方法,將部分軟件的功能改由硬件實現(xiàn),從邏輯上大大簡化了嵌入式軟件的設計。

    標簽: FPGA WEB 遠程 多路數(shù)據(jù)采集

    上傳時間: 2013-04-24

    上傳用戶:yaohe123

  • 基于WEB實現(xiàn)FPGA的遠程多路數(shù)據(jù)采集系統(tǒng)

      本文首先研究了常規(guī)的數(shù)據(jù)采集的方法,針對由單片機構成的數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題提出了基于現(xiàn)場可編程門陣列(FieldProgrammableGateArray,FPGA)為邏輯控制芯片對三片A/D芯片進行控制的遠程多路數(shù)據(jù)采集的解決方案。 本文利用VisualBasic編寫串口通信程序,通過串行端口向FPGA數(shù)據(jù)采集板發(fā)送數(shù)據(jù)采集的參數(shù)指令,FPGA數(shù)據(jù)采集板接受指令后進行現(xiàn)場數(shù)據(jù)采集,并通過串行通信將數(shù)據(jù)發(fā)送到PC機,在通信過程中完全遵守RS-232協(xié)議,具有較強的通用性和推廣價值。然后本文重點介紹了該采集系統(tǒng)的硬件設計原理和軟件設計框架,實現(xiàn)實時嵌入式微機數(shù)據(jù)采集系統(tǒng)的軟件和硬件設計方法,將部分軟件的功能改由硬件實現(xiàn),從邏輯上大大簡化了嵌入式軟件的設計。

    標簽: FPGA WEB 遠程 多路數(shù)據(jù)采集

    上傳時間: 2013-05-30

    上傳用戶:1193169035

主站蜘蛛池模板: 屯留县| 利川市| 桓台县| 紫金县| 巴林右旗| 余干县| 保靖县| 宜春市| 长兴县| 达日县| 且末县| 白沙| 当涂县| 兴业县| 尤溪县| 绥中县| 肇庆市| 铜山县| 大丰市| 阳曲县| 阜新| 永嘉县| 宁河县| 平果县| 射阳县| 贺兰县| 聂荣县| 武胜县| 界首市| 武冈市| 四川省| 彭阳县| 健康| 苏尼特左旗| 新巴尔虎右旗| 陕西省| 合川市| 宜春市| 巩留县| 桐乡市| 屏东市|