亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

多網(wǎng)融合

  • 基于DDS的多波形信號發生器設計

    基于DDS的多波形信號發生器設計

    標簽: DDS 多波形 信號發生器

    上傳時間: 2013-10-15

    上傳用戶:zhishenglu

  • 大規模FPGA設計中的多點綜合技術

      本文介紹了在大規模FPGA設計中可以提高綜合效率和效果的多點綜合技術,本文適合大規模FPGA的設計者和Synplify pro的用戶閱讀。  

    標簽: FPGA 大規模 多點

    上傳時間: 2013-11-04

    上傳用戶:變形金剛

  • FPGA在信息處理機中的應用

    信息處理機(圖1)用于完成導彈上多路遙測信息的采集、處理、組包發送。主要功能包括高速1553B總線的數據收發、422接口設備的數據加載與檢測、多路數據融合和數據接收、處理、組包發送的功能。其中,總線數據和其他422接口送來的數據同時進行并行處理;各路輸入信息按預定格式進行融合與輸出;數據輸出速率以高速同步422口的幀同步脈沖為源,如果高速同步422口異常不影響總線數據和其它422口的數據融合與輸出功能。在CPU發生異常或總線數據異常時不影響其它422口數據的融合與輸出功能;能夠對從總線上接收的數據進行二次篩選、組包,并發送往總線,供其它設備接收。

    標簽: FPGA 信息處理 中的應用

    上傳時間: 2013-10-22

    上傳用戶:xjz632

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-11-03

    上傳用戶:924484786

  • 多層印制板設計基本要領

    【摘要】本文結合作者多年的印制板設計經驗,著重印制板的電氣性能,從印制板穩定性、可靠性方面,來討論多層印制板設計的基本要求。【關鍵詞】印制電路板;表面貼裝器件;高密度互連;通孔【Key words】Printed Circuit Board;Surface Mounting Device;High Density Interface;Via一.概述印制板(PCB-Printed Circuit Board)也叫印制電路板、印刷電路板。多層印制板,就是指兩層以上的印制板,它是由幾層絕緣基板上的連接導線和裝配焊接電子元件用的焊盤組成,既具有導通各層線路,又具有相互間絕緣的作用。隨著SMT(表面安裝技術)的不斷發展,以及新一代SMD(表面安裝器件)的不斷推出,如QFP、QFN、CSP、BGA(特別是MBGA),使電子產品更加智能化、小型化,因而推動了PCB工業技術的重大改革和進步。自1991年IBM公司首先成功開發出高密度多層板(SLC)以來,各國各大集團也相繼開發出各種各樣的高密度互連(HDI)微孔板。這些加工技術的迅猛發展,促使了PCB的設計已逐漸向多層、高密度布線的方向發展。多層印制板以其設計靈活、穩定可靠的電氣性能和優越的經濟性能,現已廣泛應用于電子產品的生產制造中。下面,作者以多年設計印制板的經驗,著重印制板的電氣性能,結合工藝要求,從印制板穩定性、可靠性方面,來談談多層制板設計的基本要領。

    標簽: 多層 印制板

    上傳時間: 2013-10-08

    上傳用戶:zhishenglu

  • 采用FPGA的多路高壓IGBT驅動觸發器研制

    為有效控制固態功率調制設備,提高系統的可調性和穩定性,介紹了一種基于現場可編程門陣列( FPGA)和微控制器(MCU) 的多路高壓IGBT 驅動觸發器的設計方法和實現電路。該觸發器可選擇內或外觸發信號,可遙控或本控,能產生多路頻率、寬度和延時獨立可調的脈沖信號,信號的輸入輸出和傳輸都使用光纖。將該觸發器用于高壓IGBT(3300 V/ 800 A) 感應疊加脈沖發生器中進行實驗測試,給出了實驗波形。結果表明,該多路高壓IGBT驅動觸發器輸出脈沖信號達到了較高的調整精度,頻寬’脈寬及延時可分別以步進1 Hz、0. 1μs、0. 1μs 進行調整,滿足了脈沖發生器的要求,提高了脈沖功率調制系統的性能。

    標簽: FPGA IGBT 多路 驅動

    上傳時間: 2013-10-17

    上傳用戶:123456wh

  • 數字與模擬電路設計技巧

    數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數字技術的融合由于IC與LSI半導體本身的高速化,同時為了使機器達到正常動作的目的,因此技術上的跨越競爭越來越激烈。雖然構成系統的電路未必有clock設計,但是毫無疑問的是系統的可靠度是建立在電子組件的選用、封裝技術、電路設計與成本,以及如何防止噪訊的產生與噪訊外漏等綜合考慮。機器小型化、高速化、多功能化使得低頻/高頻、大功率信號/小功率信號、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數字電路,經常出現在同一個高封裝密度電路板,設計者身處如此的環境必需面對前所未有的設計思維挑戰,例如高穩定性電路與吵雜(noisy)性電路為鄰時,如果未將噪訊入侵高穩定性電路的對策視為設計重點,事后反復的設計變更往往成為無解的夢魘。模擬電路與高速數字電路混合設計也是如此,假設微小模擬信號增幅后再將full scale 5V的模擬信號,利用10bit A/D轉換器轉換成數字信號,由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結果造成10bit以上的A/D轉換器面臨無法順利運作的窘境。另一典型實例是使用示波器量測某數字電路基板兩點相隔10cm的ground電位,理論上ground電位應該是零,然而實際上卻可觀測到4.9mV數倍甚至數十倍的脈沖噪訊(pulse noise),如果該電位差是由模擬與數字混合電路的grand所造成的話,要測得4.9 mV的信號根本是不可能的事情,也就是說為了使模擬與數字混合電路順利動作,必需在封裝與電路設計有相對的對策,尤其是數字電路switching時,ground vance noise不會入侵analogue ground的防護對策,同時還需充分檢討各電路產生的電流回路(route)與電流大小,依此結果排除各種可能的干擾因素。以上介紹的實例都是設計模擬與數字混合電路時經常遇到的瓶頸,如果是設計12bit以上A/D轉換器時,它的困難度會更加復雜。

    標簽: 數字 模擬電路 設計技巧

    上傳時間: 2014-02-12

    上傳用戶:wenyuoo

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-17

    上傳用戶:hxy200501

  • 基于Verilog HDL設計的多功能數字鐘

    本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中。 關鍵詞:Verilog HDL;硬件描述語言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA

    標簽: Verilog HDL 多功能 數字

    上傳時間: 2013-11-10

    上傳用戶:hz07104032

  • 基于半實物仿真系統的多假目標航跡欺騙研究

    根據半實物仿真的特點和優點,本文提出了基于半實物仿真系統的多假目標航跡欺騙研究的優勢和價值。然后從實現多假目標航跡欺騙的必要條件、航跡欺騙產生的原理、多假目標欺騙的參數匹配、多目標欺騙航跡的數據預算4個方面詳細闡述了多假目標航跡欺騙原理,以及對半實物仿真系統的組成、軟硬件設計特點進行了介紹,最后通過半實物仿真系統驗證了兩批假目標預定航跡的真實性和置信度,結果證明這種方式對研究多假目標航跡欺騙技術和戰術應用的可行性和有效性。

    標簽: 半實物仿真

    上傳時間: 2013-11-11

    上傳用戶:攏共湖塘

主站蜘蛛池模板: 靖州| 即墨市| 沽源县| 卫辉市| 双江| 巨鹿县| 扬州市| 晋宁县| 红河县| 云梦县| 巢湖市| 乐东| 长垣县| 勐海县| 湖南省| 天镇县| 沂水县| 龙江县| 白银市| 江西省| 磐石市| 荆门市| 山东| 察哈| 婺源县| 惠水县| 花莲县| 屏东市| 桂平市| 卢氏县| 清镇市| 库尔勒市| 汉阴县| 西华县| 大同市| 涟源市| 新巴尔虎右旗| 仙桃市| 喜德县| 延庆县| 揭东县|